一种阵列基板、显示面板和显示装置的制作方法

xiaoxiao17天前  15


本发明涉及显示,尤其涉及一种阵列基板、显示面板和显示装置。


背景技术:

1、在现有技术的显示面板中,随着显示面板的尺寸增大,扫描驱动电路的延迟较大,叠加频率较高,导致复位晶体管的复位时间不足,从而导致显示面板的显示效果较差。


技术实现思路

1、本发明实施例提供了一种阵列基板、显示面板和显示装置,以延长像素驱动电路中第一复位晶体管的复位时长,保证第一复位晶体管可以充分复位。

2、第一方面,本发明实施例提供了一种阵列基板,该阵列基板包括显示区以及位于所述显示区的多个子像素;

3、所述子像素包括像素电路,所述显示面板还包括多个像素驱动电路,所述像素驱动电路包括驱动晶体管、第一复位晶体管和阈值补偿晶体管,所述第一复位晶体管的第一极与所述驱动晶体管的栅极电连接,所述第一复位晶体管的栅极与第一复位控制端电连接;所述阈值补偿晶体管的第一极与所述驱动晶体管的栅极电连接,所述阈值补偿晶体管的第二极与所述驱动晶体管的第一极电连接,所述阈值补偿晶体管的栅极与补偿控制端电连接;

4、第一栅极驱动电路;所述第一栅极驱动电路包括多个级联的第一栅极寄存器;第i个所述第一栅极寄存器的输出端既与第g行像素驱动电路的补偿控制端电连接,又与第g+h行像素驱动电路的第一复位控制端电连接;

5、其中,i为正整数,g为正整数,h为大于1的正整数。

6、第二方面,本发明实施例还提供了一种显示面板,包括第一方面任一所述的阵列基板。

7、第三方面,本发明实施例还提供了一种显示装置,包括第二方面的显示面板。

8、本发明实施例中,通过设置第i个第一栅极寄存器的输出端既与第g行像素驱动电路的补偿控制端电连接,又与第g+h行像素驱动电路的第一复位控制端电连接,其中h为大于1的正整数。示例性的,h为2为例进行说明,则第2个第一栅极寄存器的输出端既与第一行像素驱动电路的补偿控制端电连接,又与第三行像素驱动电路的第一复位控制端电连接,第3个第一栅极寄存器的输出端既与第三行像素驱动电路的补偿控制端电连接,又与第五行像素驱动电路的第一复位控制端电连接。则在第2个第一栅极寄存器控制第三行像素驱动电路的第一复位控制端复位,且间隔了1(h-1)行像素驱动电路的驱动时间之后,第3个第一栅极寄存器控制第三行像素驱动电路的补偿控制端进行数据补偿及数据信号的写入。第2个第一栅极寄存器输出的栅极控制信号的截止时刻被限制在第3个第一栅极寄存器输出的栅极控制信号之前。由于间隔了1(h-1)行像素驱动电路的驱动时间,进而可以延长像素驱动电路中第一复位晶体管的复位时长,保证第一复位晶体管可以充分复位,从而提升了像素驱动电路的可靠性。



技术特征:

1.一种阵列基板,其特征在于,包括:

2.根据权利要求1所述的阵列基板,其特征在于,第i-1个所述第一栅极寄存器与所述第g行像素驱动电路的第一复位控制端电连接;

3.根据权利要求1所述的阵列基板,其特征在于,还包括第二栅极驱动电路;所述第二栅极驱动电路包括多个级联的第二栅极寄存器;

4.根据权利要求3所述的阵列基板,其特征在于,第j-1个所述第二栅极寄存器与所述第p行像素驱动电路的第一复位控制端电连接;第j-1个所述第二栅极寄存器的输出端与第j个所述第二栅极寄存器的输入端电连接,j为大于1的正整数。

5.根据权利要求3所述的阵列基板,其特征在于,所述第一栅极寄存器与所述第二栅极寄存器位于同一列。

6.根据权利要求5所述的阵列基板,其特征在于,所述第一栅极寄存器与所述第二栅极寄存器交替排列。

7.根据权利要求5所述的阵列基板,其特征在于,所述第一栅极驱动电路包括第一栅极寄存器组,所述第一栅极寄存器组包括级联的m个所述第一栅极寄存器,所述第二栅极驱动电路包括第二栅极寄存器组,所述第二栅极寄存器组包括级联的m个所述第二栅极寄存器;m为大于1的正整数;

8.根据权利要求1所述的阵列基板,其特征在于,包括显示区、第一边框区和第二边框区,所述第一边框区与所述第二边框区位于所述显示区的相对两侧;

9.根据权利要求8所述的阵列基板,其特征在于,还包括行驱动电路和第一扫描驱动电路,所述行驱动电路包括多个级联的行寄存器,所述第一扫描驱动电路包括多个级联的第一扫描寄存器;

10.根据权利要求3所述的阵列基板,其特征在于,多个级联的所述第一栅极寄存器或者所述第二栅极寄存器顺序输出多个栅极控制信号,所述第一复位控制端接收的所述栅极控制信号包括第一类栅极控制信号,所述补偿控制端接收的所述栅极控制信号包括第二类栅极控制信号;

11.根据权利要求10所述的阵列基板,其特征在于,一个所述显示周期中,相邻行所述像素驱动电路所接收的所述栅极控制信号的起始时刻,间隔一个h;

12.根据权利要求10所述的阵列基板,其特征在于,一个所述显示周期中,相邻行所述像素驱动电路所接收的所述栅极控制信号交叠。

13.根据权利要求10所述的阵列基板,其特征在于,多个所述栅极控制信号包括第一类栅极控制信号;

14.根据权利要求13所述的阵列基板,其特征在于,一个所述显示周期中,至多h-1所述栅极控制信号的起始时刻位于所述第一类栅极控制信号的起始时刻和所述第一类栅极控制信号的截止时刻之间。

15.根据权利要求10所述的阵列基板,其特征在于,所述像素驱动电路还包括数据写入晶体管,所述数据写入晶体管的第一极与所述驱动晶体管的第二极电连接,所述数据写入晶体管的栅极与数据写入控制端电连接;

16.根据权利要求15所述的阵列基板,其特征在于,多个级联的所述行寄存器顺序输出多个行控制信号;

17.根据权利要求15所述的阵列基板,其特征在于,所述显示周期包括写入时段和维持时段;多个级联的所述行寄存器顺序输出多个行控制信号;

18.根据权利要求10所述的阵列基板,其特征在于,所述像素驱动电路还包括第二复位晶体管,所述第二复位晶体管的第一极与发光元件的第一极电连接,所述第二复位晶体管的栅极与第二复位控制端电连接;

19.根据权利要求18所述的阵列基板,其特征在于,第q个所述第一扫描寄存器的输出端与第q+1个所述第一扫描寄存器的输入端电连接,q为正整数。

20.根据权利要求18所述的阵列基板,其特征在于,还包括第二扫描驱动电路,所述第二扫描驱动电路包括多个级联的第二扫描寄存器,所述第二扫描寄存器的输出端与所述第二复位控制端电连接;

21.根据权利要求20所述的阵列基板,其特征在于,多个级联的所述第一扫描寄存器或者所述第二扫描寄存器顺序输出多个扫描控制信号;

22.根据权利要求20所述的阵列基板,其特征在于,多个级联的所述第一扫描寄存器或者所述第二扫描寄存器顺序输出多个扫描控制信号;多个所述扫描控制信号包括第一扫描控制信号;

23.一种显示面板,其特征在于,包括如权利要求1-22任一项所述的阵列基板。

24.一种显示装置,其特征在于,包括权利要求23所述的显示面板。


技术总结
本发明公开了一种阵列基板、显示面板和显示装置,涉及显示技术领域。阵列基板包括多个像素驱动电路和第一栅极驱动电路。像素驱动电路包括第一复位晶体管和阈值补偿晶体管,第一复位晶体管的栅极第一复位控制端电连接,阈值补偿晶体管的控制端与补偿控制端电连接。第i个第一栅极寄存器的输出端既与第g行像素驱动电路的补偿控制端电连接,又与第g+h行像素驱动电路的第一复位控制端电连接,其中h为大于1的正整数。如此,可以延长像素驱动电路中第一复位晶体管的复位时长,保证第一复位晶体管可以充分复位。

技术研发人员:张蒙蒙
受保护的技术使用者:武汉天马微电子有限公司上海分公司
技术研发日:
技术公布日:2024/9/23

最新回复(0)