本发明是与微发光二极管(uled)有关,特别是关于一种微发光二极管显示系统。
背景技术:
1、一般而言,微发光二极管显示系统包括多列微发光二极管集成电路且每一列微发光二极管集成电路包括彼此串接的多个微发光二极管集成电路(uics),每一个微发光二极管集成电路分别驱动多个微发光二极管(uleds)。
2、然而,由于传统的微发光二极管集成电路均需设置有锁相回路(phase-lockedloop,pll)且相邻微发光二极管集成电路之间以及微发光二极管集成电路与面板之间所需的接线数量较多,导致传统的微发光二极管显示系统所需的电路成本及面积难以减少,有待进一步解决。
技术实现思路
1、因此,本发明提出一种微发光二极管显示系统,以有效解决现有技术所遭遇到的上述问题。
2、根据本发明的一较佳具体实施例为一种微发光二极管显示系统。于此实施例中,微发光二极管显示系统包括驱动器及第一列微发光二极管集成电路。驱动器包括时钟数据恢复单元、分频单元及产生单元。时钟数据恢复单元接收内嵌有时钟信号的数据信号并分别输出时钟信号及数据信号。分频单元耦接时钟数据恢复单元,用以接收时钟信号并分别输出第一时钟信号及第二时钟信号。产生单元耦接时钟数据恢复单元及分频单元,用以根据数据信号、第一时钟信号及第二时钟信号分别产生列数据信号及移位时钟信号。第一列微发光二极管集成电路包括彼此串接的多个微发光二极管集成电路,用以依序传送列数据信号及移位时钟信号。
3、于一实施例中,产生单元还根据数据信号、第一时钟信号及第二时钟信号产生致能信号,并由彼此串接的该多个微发光二极管集成电路依序传送致能信号。
4、于一实施例中,驱动器还包括解码单元及储存单元。解码单元耦接时钟数据恢复单元及分频单元,用以解码数据信号及第一时钟信号后输出。储存单元耦接于解码单元与产生单元之间,用以储存数据信号及第一时钟信号以供产生单元存取。储存单元为位元帧缓冲器。
5、于一实施例中,驱动器还包括控制单元及暂存单元。控制单元耦接储存单元,用以控制储存单元的读取/写入动作。暂存单元耦接解码单元,用以暂存产生列数据信号、第二时钟信号、移位时钟信号及致能信号所需相关的参数设定。
6、于一实施例中,每一个微发光二极管集成电路分别耦接多个微发光二极管并根据致能信号、列数据信号及移位时钟信号产生脉宽调变控制信号来控制该多个微发光二极管发光与否。
7、于一实施例中,若储存单元包括第一储存区、第二储存区及第三储存区且数据信号包括第一位元帧、第二位元帧及第三位元帧,于第一时间至第二时间的期间,控制单元将第一位元帧写入至第一储存区;于第二时间至第三时间的期间,控制单元将第二位元帧写入至第二储存区;于第三时间至第四时间的期间,控制单元将第三位元帧写入至第三储存区并从第一储存区读取第一位元帧后输出;于第四时间至第五时间的期间,控制单元从第二储存区读取第二位元帧后输出;于第五时间至第六时间的期间,控制单元从第一储存区读取并输出第一位元帧;于第六时间至第七时间的期间,控制单元从第三储存区读取第三位元帧后输出;于第七时间至第八时间的期间,控制单元将第三位元帧写入至第三储存区并从第一储存区读取第一位元帧后输出。
8、于一实施例中,若储存单元包括第一储存区、第二储存区及第三储存区且数据信号包括第一位元帧、第二位元帧及第三位元帧,于第一时间至第三时间的期间,控制单元将第一位元帧写入至第一储存区;于第三时间至第五时间的期间,控制单元将第二位元帧写入至第二储存区;于第五时间至第六时间的期间,控制单元将第三位元帧写入至第三储存区并从第一储存区读取第一位元帧后输出;于第六时间至第七时间的期间,控制单元继续将第三位元帧写入至第三储存区并从第二储存区读取第二位元帧后输出;于第七时间至第八时间的期间,控制单元从第一储存区读取并输出第一位元帧;于第八时间至第九时间的期间,控制单元从第三储存区读取第三位元帧后输出;于第九时间至第十时间的期间,控制单元将第三位元帧写入至第三储存区并从第一储存区读取第一位元帧后输出;于第十时间至第十一时间的期间,控制单元继续将第三位元帧写入至第三储存区并从第二储存区读取第二位元帧后输出。
9、于一实施例中,若储存单元包括第一储存区、第二储存区及第三储存区且数据信号包括第一位元帧、第二位元帧及第三位元帧,于第一时间至第四时间的期间,控制单元将第一位元帧写入至第一储存区;于第四时间至第七时间的期间,控制单元将第二位元帧写入至第二储存区;于第七时间至第八时间的期间,控制单元将第三位元帧写入至第三储存区并从第一储存区读取第一位元帧后输出;于第八时间至第九时间的期间,控制单元继续将第三位元帧写入至第三储存区并从第二储存区读取第二位元帧后输出;于第九时间至第十时间的期间,控制单元将第三位元帧写入至第三储存区并从第一储存区读取第一位元帧后输出;于第十时间至第十一时间的期间,控制单元从第三储存区读取第三位元帧后输出;于第十一时间至第十二时间的期间,控制单元将第三位元帧写入至第三储存区并从第一储存区读取第一位元帧后输出;于第十二时间至第十三时间的期间,控制单元继续将第三位元帧写入至第三储存区并从第二储存区读取第二位元帧后输出;于第十三时间至第十四时间的期间,控制单元将第三位元帧写入至第三储存区并从第一储存区读取第一位元帧后输出。
10、于一实施例中,微发光二极管显示系统还包括第二列微发光二极管集成电路,其包括彼此串接的多个微发光二极管集成电路,用以依序传送致能信号、列数据信号及移位时钟信号,其中第二列微发光二极管集成电路传送的致能信号的上升沿晚于第一列微发光二极管集成电路传送的致能信号的上升沿。
11、于一实施例中,产生单元还根据数据信号、第一时钟信号及第二时钟信号产生令牌信号,并由彼此串接的该多个微发光二极管集成电路依序传送令牌信号。
12、于一实施例中,驱动器还包括解码单元及储存单元。解码单元耦接时钟数据恢复单元及分频单元,用以接收数据信号及第一时钟信号进行解码后输出。储存单元耦接于解码单元与产生单元之间,用以储存解码后的数据信号及第一时钟信号以供产生单元存取,且储存单元为线缓冲器。
13、于一实施例中,驱动器还包括控制单元及暂存单元。控制单元耦接储存单元,用以控制储存单元的读取/写入动作。暂存单元耦接解码单元,用以暂存产生列数据信号、第二时钟信号、移位时钟信号及令牌信号所需相关的参数设定。
14、于一实施例中,每一个微发光二极管集成电路分别耦接多个微发光二极管并根据令牌信号、列数据信号及移位时钟信号产生脉宽调变控制信号来控制该多个微发光二极管发光。
15、相较于现有技术,本发明的微发光二极管显示系统包括多列微发光二极管集成电路且每一列微发光二极管集成电路中的彼此串接的各微发光二极管集成电路均无需设置锁相回路(phase-locked loop,pll)且相邻微发光二极管集成电路之间的接线数以及微发光二极管集成电路与面板之间的接线数均能减少,故可达到大幅减少微发光二极管显示系统的整体电路成本及面积的实质功效。
1.一种微发光二极管显示系统,其特征在于,包括一驱动器及一第一列微发光二极管集成电路,其中,
2.如权利要求1所述的微发光二极管显示系统,其特征在于,该产生单元还根据该数据信号、该第一时钟信号及该第二时钟信号产生一致能信号,并由彼此串接的该多个微发光二极管集成电路依序传送该致能信号。
3.如权利要求2所述的微发光二极管显示系统,其特征在于,该驱动器还包括:
4.如权利要求3所述的微发光二极管显示系统,其特征在于,该驱动器还包括:
5.如权利要求2所述的微发光二极管显示系统,其特征在于,每一个微发光二极管集成电路分别耦接多个微发光二极管并根据该致能信号、该列数据信号及该移位时钟信号产生脉宽调变控制信号来控制该多个微发光二极管发光与否。
6.如权利要求3所述的微发光二极管显示系统,其特征在于,若该储存单元包括一第一储存区、一第二储存区及一第三储存区且该数据信号包括一第一位元帧、一第二位元帧及一第三位元帧,于一第一时间至一第二时间的期间,该控制单元将该第一位元帧写入至该第一储存区;于该第二时间至一第三时间的期间,该控制单元将该第二位元帧写入至该第二储存区;于该第三时间至一第四时间的期间,该控制单元将该第三位元帧写入至该第三储存区并从该第一储存区读取该第一位元帧后输出;于该第四时间至一第五时间的期间,该控制单元从该第二储存区读取该第二位元帧后输出;于该第五时间至一第六时间的期间,该控制单元从该第一储存区读取并输出该第一位元帧;于该第六时间至一第七时间的期间,该控制单元从该第三储存区读取该第三位元帧后输出;于该第七时间至一第八时间的期间,该控制单元将该第三位元帧写入至该第三储存区并从该第一储存区读取该第一位元帧后输出。
7.如权利要求3所述的微发光二极管显示系统,其特征在于,若该储存单元包括一第一储存区、一第二储存区及一第三储存区且该数据信号包括一第一位元帧、一第二位元帧及一第三位元帧,于一第一时间至一第三时间的期间,该控制单元将该第一位元帧写入至该第一储存区;于该第三时间至一第五时间的期间,该控制单元将该第二位元帧写入至该第二储存区;于该第五时间至一第六时间的期间,该控制单元将该第三位元帧写入至该第三储存区并从该第一储存区读取该第一位元帧后输出;于该第六时间至一第七时间的期间,该控制单元继续将该第三位元帧写入至该第三储存区并从该第二储存区读取该第二位元帧后输出;于该第七时间至一第八时间的期间,该控制单元从该第一储存区读取并输出该第一位元帧;于该第八时间至一第九时间的期间,该控制单元从该第三储存区读取该第三位元帧后输出;于该第九时间至一第十时间的期间,该控制单元将该第三位元帧写入至该第三储存区并从该第一储存区读取该第一位元帧后输出;于该第十时间至一第十一时间的期间,该控制单元继续将该第三位元帧写入至该第三储存区并从该第二储存区读取该第二位元帧后输出。
8.如权利要求3所述的微发光二极管显示系统,其特征在于,若该储存单元包括一第一储存区、一第二储存区及一第三储存区且该数据信号包括一第一位元帧、一第二位元帧及一第三位元帧,于一第一时间至一第四时间的期间,该控制单元将该第一位元帧写入至该第一储存区;于该第四时间至一第七时间的期间,该控制单元将该第二位元帧写入至该第二储存区;于该第七时间至一第八时间的期间,该控制单元将该第三位元帧写入至该第三储存区并从该第一储存区读取该第一位元帧后输出;于该第八时间至一第九时间的期间,该控制单元继续将该第三位元帧写入至该第三储存区并从该第二储存区读取该第二位元帧后输出;于该第九时间至一第十时间的期间,该控制单元将该第三位元帧写入至该第三储存区并从该第一储存区读取该第一位元帧后输出;于该第十时间至一第十一时间的期间,该控制单元从该第三储存区读取该第三位元帧后输出;于该第十一时间至一第十二时间的期间,该控制单元将该第三位元帧写入至该第三储存区并从该第一储存区读取该第一位元帧后输出;于该第十二时间至一第十三时间的期间,该控制单元继续将该第三位元帧写入至该第三储存区并从该第二储存区读取该第二位元帧后输出;于该第十三时间至一第十四时间的期间,该控制单元将该第三位元帧写入至该第三储存区并从该第一储存区读取该第一位元帧后输出。
9.如权利要求2所述的微发光二极管显示系统,其特征在于,还包括一第二列微发光二极管集成电路,其包括彼此串接的多个微发光二极管集成电路,用以依序传送该致能信号、该列数据信号及该移位时钟信号,其中该第二列微发光二极管集成电路传送的该致能信号的上升沿晚于该第一列微发光二极管集成电路传送的该致能信号的上升沿。
10.如权利要求1所述的微发光二极管显示系统,其特征在于,该产生单元还根据该数据信号、该第一时钟信号及该第二时钟信号产生令牌信号,并由彼此串接的该多个微发光二极管集成电路依序传送该令牌信号。
11.如权利要求10所述的微发光二极管显示系统,其特征在于,该驱动器还包括:
12.如权利要求11所述的微发光二极管显示系统,其特征在于,该驱动器还包括:
13.如权利要求10所述的微发光二极管显示系统,其特征在于,每一个微发光二极管集成电路分别耦接多个微发光二极管并根据该令牌信号、该列数据信号及该移位时钟信号产生脉宽调变控制信号来控制该多个微发光二极管发光。
14.如权利要求1所述的微发光二极管显示系统,其特征在于,彼此串接的该多个微发光二极管集成电路还接收令牌信号并依序传送该令牌信号。
15.如权利要求14所述的微发光二极管显示系统,其特征在于,该驱动器还包括:
16.如权利要求15所述的微发光二极管显示系统,其特征在于,该驱动器还包括:
17.如权利要求14所述的微发光二极管显示系统,其特征在于,每一个微发光二极管集成电路分别耦接多个微发光二极管并根据该令牌信号、该列数据信号及该移位时钟信号产生脉宽调变控制信号来控制该多个微发光二极管发光。