一种阵列基板、显示装置及其驱动方法
【技术领域】
[0001]本发明涉及显示技术领域,尤指一种阵列基板、显示装置及其驱动方法。
【背景技术】
[0002]目前,显示技术被广泛应用于电视、手机以及公共信息的显示,用于显示画面的显示装置也多种多样,而且可以显示丰富多彩的画面。随着平板显示技术的快速发展,对显示装置画面品质的需求越来越高。
[0003]残像作为画面品质评价的重要内容,长期以来得到广泛关注。在显示装置,例如液晶显示面板(Liquid Crystal Display,简称IXD),长期保持一个画面显示的情况下,因为长时间电场的影响,切换到其他画面时,画面就会出现残留影像。造成残像的主要原因是显示装置在制造过程中及制造材料中,会引入一些带电离子进入显示装置中,在长期保持一个画面显示的情况下,这些带电离子会在外部电场的作用下分离,形成内部电场。当切换画面时,由带电粒子产生的内部电场使显示装置仍然保持上一个画面,造成残留影像。
[0004]周边残像是在显示装置中经常出现的一种残像。产生周边残像的一个主要原因是位于LCD面板的周边区域的封框胶与LCD面板内部的液晶分子造成污染,污染产生的带电离子分布在LCD面板的周边区域,在显示装置显示一帧图像时,带电离子产生内部电场,当切换图像时,由带电离子产生的内部电场使显示装置仍然保持上一个图像,从而形成周边残像。
[0005]因此,如何解决显示装置周边残像的问题,是本领域技术人员亟待解决的技术问题。
【发明内容】
[0006]有鉴于此,本发明实施例提供一种阵列基板、显示装置及其驱动方法,可以有效解决周边残像的问题,提高显示装置的显示品质。
[0007]因此,本发明实施例提供了一种阵列基板,包括:衬底基板,设置在所述衬底基板上位于显示区域的横纵交叉的多条栅线和多条数据线,还包括:
[0008]每条所述栅线的两端分别设置的与所述栅线一一对应的栅线延长线,每条所述数据线的两端分别设置的与所述数据线一一对应的数据线延长线,以及控制电路;
[0009]所述栅线延长线、数据线延长线和控制电路均位于包围所述显示区域的周边区域;
[0010]所述控制电路用于在显示一帧图像时,控制所述栅线和栅线延长线之间导通,以及控制所述数据线和数据线延长线之间导通;在显示相邻两帧图像之间的时间段内,控制所述栅线和栅线延长线之间断开,控制所述数据线和数据线延长线之间断开,控制相邻两行所述栅线延长线具有电位差,以及控制相邻两行所述数据线延长线具有电位差。
[0011]在一种可能的实现方式中,在本发明实施例提供的上述阵列基板中,所述控制电路包括第一控制电路和第二控制电路;
[0012]所述第一控制电路用于在显示一帧图像时,控制所述栅线和栅线延长线之间导通,以及控制所述数据线和数据线延长线之间导通;在显示相邻两帧图像之间的时间段内,控制所述栅线和栅线延长线之间断开,以及控制所述数据线和数据线延长线之间断开;
[0013]所述第二控制电路用于在显示相邻两帧图像之间的时间段内,控制相邻两行所述栅线延长线具有电位差,以及控制相邻两行所述数据线延长线具有电位差。
[0014]在一种可能的实现方式中,在本发明实施例提供的上述阵列基板中,所述第一控制电路包括第一开关薄膜晶体管和第二开关薄膜晶体管;
[0015]所述第一开关薄膜晶体管用于在显示一帧图像时,控制栅线和栅线延长线之间导通,在显示相邻两帧图像之间的时间段内,控制所述栅线和栅线延长线之间断开;
[0016]所述第二开关晶体管用于在显示一帧图像时,控制所述数据线和数据线延长线之间导通,在显示相邻两帧图像之间的时间段内,控制所述数据线和数据线延长线之间断开。
[0017]在一种可能的实现方式中,在本发明实施例提供的上述阵列基板中,所述第一开关薄膜晶体管的源极与所述栅线延长线连接,漏极与所述栅线连接,栅极用于接入第一电压;
[0018]所述第二开关薄膜晶体管的源极与所述数据线延长线连接,漏极与所述数据线连接,栅极用于接入第二电压。
[0019]在一种可能的实现方式中,在本发明实施例提供的上述阵列基板中,所述第二控制电路包括第三开关薄膜晶体管和第四开关薄膜晶体管;
[0020]所述第三开关薄膜晶体管用于在显示相邻两帧图像之间的时间段内,控制位于间隔行的所述栅线延长线置于高电压状态;
[0021]所述第四开关薄膜晶体管用于在显示相邻两帧图像之间的时间段内,控制位于间隔行的所述数据线延长线置于高电压状态。
[0022]在一种可能的实现方式中,在本发明实施例提供的上述阵列基板中,所述第三开关薄膜晶体管的漏极与位于间隔行的所述栅线延长线连接,栅极用于接入第三电压,源极和栅极连接;
[0023]所述第四开关薄膜晶体管的漏极与位于间隔行的所述数据线延长线连接,栅极用于接入第四电压,源极和栅极连接。
[0024]在一种可能的实现方式中,在本发明实施例提供的上述阵列基板中,所述第二控制电路还包括第五开关薄膜晶体管和第六开关薄膜晶体管;
[0025]所述第五开关薄膜晶体管用于在显示相邻两帧图像之间的时间段内,控制除连接所述第三开关薄膜晶体管之外的其它栅线延长线置于低电压状态;
[0026]所述第六开关薄膜晶体管用于在显示相邻两帧图像之间的时间段内,控制除连接所述第四开关薄膜晶体管之外的其它数据线延长线置于低电压状态。
[0027]在一种可能的实现方式中,在本发明实施例提供的上述阵列基板中,所述第五开关薄膜晶体管的漏极与除连接所述第三开关薄膜晶体管之外的其他栅线延长线连接,源极用于接入低电压,栅极用于接入第五电压;
[0028]所述第六开关薄膜晶体管的漏极与除连接所述第四开关薄膜晶体管之外的其他数据线延长线连接,源极用于接入低电压,栅极用于接入第六电压。
[0029]本发明实施例还提供了一种显示装置,包括相对而置的阵列基板和对向基板,以及电压控制单元;其中,
[0030]所述阵列基板为本发明实施例提供的上述阵列基板;
[0031]所述电压控制单元用于在显示一帧图像时,向所述阵列基板中的控制电路输入第一控制信号,使所述阵列基板中的栅线和栅线延长线之间导通,以及数据线和数据线延长线之间导通;在显示相邻两帧图像之间的时间段内,向所述阵列基板中的控制电路输入第二控制信号,使所述阵列基板中的栅线和栅线延长线之间断开,以及数据线和数据线延长线之间断开,以及向所述阵列基板中的控制电路输入第三控制信号,使相邻两行所述栅线延长线具有电位差,以及控制相邻两行所述数据线延长线具有电位差。
[0032]在一种可能的实现方式中,本发明实施例提供的上述显示装置中,所述电压控制单元的第一电压端与所述阵列基板中的第一开关薄膜晶体管的栅极连接;
[0033]所述电压控制单元的第二电压端与所述阵列基板中的第二开关薄膜晶体管的栅极连接。
[0034]在一种可能的实现方式中,本发明实施例提供的上述显示装置中,所述第一电压端和第二电压端为同一端口,所述端口通过第一控制线分别与所述第一开关薄膜晶体管的栅极和第二开关薄膜晶体管的栅极连接。
[0035]在一种可能的实现方式中,本发明实施例提供的上述显示装置中,所述电压控制单元的第三电压端与所述阵列基板中的第三开关薄膜晶体管的栅极连接;
[0036]所述电压控制单元的第四电压端与所述阵列基板中的第四开关薄膜晶体管的栅极连接。
[0037]在一种可能的实现方式中,本发明实施例提供的上述显示装置中,所述第三电压端和第四电压端为同一端口,所述端口通过第二控制线分别与所述第三开关薄膜晶体管的栅极和第四开关薄膜晶体管的栅极连接。
[0038]在一种可能的实现方式中,本发明实施例提供的上述显示装置中,所述电压控制单元的第五电压端与所述阵列基板中的第五开关薄膜晶体管的栅极连接;
[0039]所述电压控制单元的第六电压端与所述阵列基板中的第六开关薄膜晶体管的栅极连接。
[0040]在一种可能的实现方式中,本发明实施例提供的上述显示装置中,所述第五电压端和第六电压端为同一端口,所述端口通过第三控制线分别与所述第五开关薄膜晶体管的栅极和第六开关薄膜晶体管的栅极连接。
[0041]在一种可能的实现方式中,本发明实施例提供的上述显示装置中,所述阵列基板或所述对向基板上设置有黑矩阵,所述黑矩阵在衬底基板上的正投影至少一部分覆盖所述阵列基板的周边区域。
[0042]本发明实施例还提供了一种本发明实施例提供的上述显示装置的驱动方法,包括:
[0043]在显示一帧图像时,在第一控制信号的控制下,阵列基板中的控制电路控制栅线和栅线延长线之间导通,以及控制数据线和数据延长线之间导通;
[0044]在显示相邻两帧图像之间的时间段内,在第二控制信号的控制下,所述控制电路控制所述栅线和栅线延长线之间断开,以及控制所述数据线和数据延长线之间断开,在第三控制信号的控制下,所述控制电路控制相邻两行所述栅线延长线具有电位差,以及控制相邻两行所述数据线延长线具有电位差。
[0045]本发明实施例的有益效果包括:
[0046]本发明实施例提供的一种阵列基板、显示装置及其驱动方法,该阵列基板包括:衬底基板,设置在衬底基板上位于显示区域的横纵交叉的多条栅线和数据线,还包括:每条栅线的两端分别设置的与栅线一一对应的栅线延长线,每条数据线的两端分别设置的与数据线一一对应的数据线延长线,以及控制电路;栅线延长线、数据线延长线和控制电路均位于包围显示区域的周边区域;控制电路用于在显示一帧图像时,控制栅线和栅线延长线之间导通,以及控制数据线和数据线延长线之间导通;在显示相邻两帧图像之间的时间段内,控制栅线和栅线延长线之间断开,控制数据线和数据线延长线之间断开,控制相邻两行的栅线延长线具有电位差,以及控制相邻两行的数据线延长线具有电位差。通过控制电路的控制,将相邻两行的栅线延长线和相邻两行的数据线延长线均分别导入极性相反的电压,造成电压势,可以吸附阵列基板周边区域的正负带电离子,从而有效解决显示装置周边残像的问题,提高显示装置的显示品质。
【附图说明】
[0047]图1为本发明实施例提供的阵列基板的结构示意图之一;
[0048]图2为本发明实施例提供的阵列基板的结构示意图之二;
[0049]图3为本发明实施例提供的阵列基板的结构示意图之三;
[0050]图4为本发明实施例提供的显示装置的结构示意图之一;
[0051 ]图5为图4中显示装置的工作时序图;
[0052]图6a为本发明实施例提供的显示装置沿A-A’方向吸附离子后的剖面结构示意图;
[0053]图6b为本发明实施例提供的显示装置沿B-B’方向吸附离子后的剖面结构示意图;
[0054]图7为本发明实施例提供的显示装置的结构示意图之二;
[0055]图8为图7中显示装置的工作时序图;
[0056]图9为本发明实施例提供的显示装置的驱动方法的流程图。
【具体实施方式】
[0057]下面结合附图,对本发明实施例提供的阵列基板、显示装置及其驱动方法的【具体实施方式】进行详细地说明。
[0058]其中,附图中各结构的大小和形状不反映阵列基板的真实比例,目的只是示意说明本
【发明内容】
。本发明所有实施例中采用的开关薄膜晶体管的源极、漏极是对称的,所以其源极、漏极是可以互换的。在本发明实施例中,为区分晶体管除栅极之外的两极,将其中一极称为源极,另一极称为漏极。
[0059]要理解到,当元件A与元件B“连接”时,它可能表示A直接连接B,或介于A和B之间的元件可能也存在(即表示A和B间接连接,例如A通过元件C连接B)。相比之下,当元件A称为“直接”连接B时,则表示没有介于A和B其间的元件存在。
[0060]本发明实施例提供了一种阵列基板,如图1所示,包括:衬底基板,设置在衬底基板上位于显示区域的横纵交叉的多条栅线1和多条数据线2,还包括:
[0061]每条栅线1的两端分别设置的与栅线1一一对应的栅线延长线3,数据线2的两端分别设置的与数据线2—一对应的数据线延长线4,以及控制电路;
[0062]栅线延长线3、数据线延长线4和控制电路均位于包围显示区域的周边区域;
[0063]控制电路用于在显示一帧图像时,控制栅线1和栅线延长线3之间导通,以及控制数据线2和数据线延长线4之间导通;在显示相邻两帧图像之间的时间段内(即在显示当前帧图像之后,显示下一帧图像之前的非显示时间段),控制栅线2和栅线延长线3之间断开,控制数据线2和数据线延长线4之间断开,控制相邻两行栅线延长线3具有电位差,以及控制相邻两行数据线延长线4具有电位差。
[0064]在具体实施时,在本发明实施例提供的上述阵列基板中,由于该阵列基板的周边区域设置了栅线延长线、数据线延长线和控制电路,进而形成显示装置后,在显示一帧图像时,控制电路控制栅线和栅线延长线之间导通,以及控制数据线和数据线延长线之间导通,由栅极驱动器通过栅线延长线向栅线传递栅极扫描信号,由数据驱动器通过数据线延长线向数据线传递数据信号,进而可以正常显示画面;在完成正常显示后,在显示相邻两帧图像之间的时间段内,控制电路控制栅线和栅线延长线之间断开,以及控制数据线和数据线延长线之间断开,同时控制电路控制相邻两行栅线延长线具有电位差,以及控制相邻两行数据线延长线具有电位差,这样,通过控制电路的控制,将相邻两行的栅线延长线和相邻两行的数据线延长线均分别导入极性相反的电压,造成电压势,可以吸附显示装置周边区域的正负带电离子,从而有效解决显示装置周边残像的问题,提高显示装置的显示品质。
[0065]在具体实施时,在本发明实施例提供的上述阵列基板中,如图2所示,可以将控制电路分为两部分电路,包括第一控制电路(虚线框标注处100为第一控制电路的一部分)和第二控制电路(虚线框标注处200为第二控制电路的一部分);第一控制电路用于在显示一帧图像时,控制栅线和栅线延长线之间导通,以及控制数据线和数据线延长线之间导通;完成正常显示后,在显示相邻两帧图像之间的时间段内,控制栅线和栅线延长线之间断开,以及控制数据线和数据线延长线之间断开;第二控制电路用于在显示相邻两帧图像之间的时间段内后,控制相邻两行的栅线延长线具有电位差,以及控制相邻两行的数据线延长线具有电位差。
[0066]在具体实施时,在本发明实施例提供的上述阵列基板中,如图2所示,第一控制电路包括第一开关薄膜晶体管101和第二开关薄膜晶体管102;第一开关薄膜晶体管101用于在显示一帧图像时,控制栅线和栅线延长线之间导通,完成正常显示后,在显示相邻两帧图像之间的时间段内,控制栅线和栅线延长线之间断开;第二开关晶体管102用于在显示一帧图像时,控制所述数据线和数据线延长线之间导通,在显示相邻两帧图像之间的时间段内,控制所述数据线和数据线延长线之间断开。
[0067]进一步地,在具体实施时,在本发明实施例提供的上述阵列基板中,如图2所示,第一开关薄膜晶体管101的源极与栅线延长线3连接,漏极与栅线1连接,栅极用于接入第一电压;第二开关薄膜晶体管102的源极与数据线延长线4连接,漏极与数据线2连接,栅极用于接入第二电压。具体地,第一开关薄膜晶体管101可以控制栅线1与栅线延长线3是否相连,第二开关薄膜晶体管102可以控制数据线2与数据线延长线4是否相连,进而在显示一帧图像时,第一开关薄膜晶体管和第二开关薄膜晶体管可以保持打开状态,即保持栅线延长线与栅线连通,数据线延长线与数据线连通,完成正常显示后,在显示相邻两帧图像之间的时间段内,关闭第一开关薄膜晶体管和第二开关薄膜晶体管,即栅线延长线与栅线断开,数据线延长线与数据线断开,可以保持没有与第二控制电路连接的栅线延长线和数据线延长线悬空,相当于处于低电压状态。
[0068]进一步地,在具体实施时,在本发明实施例提供的上述阵列基板中,如图2所示,第二控制电路包括第三开关薄膜晶体管201和第四开关薄膜晶体管202;第三开关薄膜晶体管201用于在显示相邻两帧图像之间的时间段内,控制位于间隔行的栅线延长线置于高电压状态;第四开关薄膜晶体管202用于在显示相邻两帧图像之间的时间段内,控制位于间隔行的数据线延长线置于高电压状态。
[0069]在具体实施时,在本发明实施例提供的上述阵列基板中,如图2所示,第三开关薄膜晶体管201的漏极与位于间隔行的栅线延长线3连接,栅极用于接入第三电压,源极和栅极连接;第四开关薄膜晶体管202的漏极与位于间隔行的数据线延长线4连接,栅极用于接入第四电压,源极和栅极连接。需要说明的是,间隔行的栅线延长线可以为位于奇数行的栅线延长线,也可以为偶数行的栅线延长线,同理间隔行的数据线延长线可以为位于奇数行的数据线延长线,也可以为偶数行的数据线延长线。这样,通过第三开关薄膜晶体管和第四开关薄膜晶体管可以控制位于奇/偶数行的栅线延长线和数据线延长线输出的电压状态,在显示相邻两帧图像之间的时间段内,可以保持分别连接第三开关薄膜晶体管和第四开关薄膜晶体管的栅线延长线和数据线延长线均置于高电压状态。
[0070]在具体实施时,在本发明实施例提供的上述阵列基板中,如图3所示,第二控制电路还可以包括第五开关薄膜晶体管203和第六开关薄膜晶体管204;第五开关薄膜晶体管203用于在显示相邻两帧图像之间的时间段内,控制除连接第三开关薄膜晶体管201之外的其它栅线延长线置于低电压状态;第六开关薄膜晶体管204用于在显示相邻两帧图像之间的时间段内,控制除连接第四开关薄膜晶体管202之外的其它数据线延长线置于低电压状
??τ ο
[0071]进一步地,在具体实施时,在本发明实施例提供的上述阵列基板中,如图3所示,第五开关薄膜晶体管203的漏极与除连接第三开关薄膜晶体管201之外的其他栅线延长线3连接,源极用于接入低电压,栅极用于接入第五电压;第六开关薄膜晶体管204的漏极与除连接第四开关薄膜晶体管202之外的其他数据线延长线4连接,源极用于接入低电压,栅极用于接入第六电压。需要说明的是,当第三开关薄膜晶体管的漏极与位于奇数行的栅线延长线连接时,除连接第三开关薄膜晶体管之外的其他栅线延长线为位于偶数行的栅线延长线,当第三开关薄膜晶体管的漏极与位于偶数行的栅线延长线连接时,除连接第三开
关薄膜晶体管之外的其他栅线延长线为位于奇数行的栅线延长线,同理,当第四开关薄膜晶体管的漏极与位于奇数行的数据线延长线连接时,除连接第四开关薄膜晶体管之外的其他数据线延长线为位于偶数行的数据线延长线,当第四开关薄膜晶体管的漏极与位于偶数行的数据线延长线连接时,除连接第四开关薄膜晶体管之外的其他数据线延长线为位于奇数行的数据线延长线。这样,在显示相邻两帧图像之间的时间段内,关闭第一开关薄膜晶体管和第二开关薄膜晶体管,同时打开第三开关薄膜晶体管、第四薄膜晶体管薄膜晶体管、第五开关薄膜晶体管和第六开关薄膜晶体管,可以将连接第五开关薄膜晶体管和第六开关薄膜晶体管的栅线延长线和数据线延长线置于低电压状态,可以使形成的电场吸附离子能力得到提尚,周边残像的改善能力得到进一步提尚。
[0072]需要说明的是,在具体实施时,第一开关薄膜晶体管、第二开关薄膜晶体管、第三开关薄膜管、第四开关薄膜晶体管、第五开关薄膜晶体管和第六开关薄膜晶体管均可以与显示区域的开关薄膜晶体管通过同一过程制备而成,即可以同步形成,这样可以简化制作工艺,节省成本。
[0073]在具体实施时,本发明实施例提供的阵列基板中一般还会具有诸如绝缘层、钝化层、取向膜等其他膜层结构,以及在衬底基板上还一般形成有公共电极线等结构,这些具体结构可以有多种实现方式,在此不做限定。
[0074]基于同一发明构思,本发明实施例还提供了一种显示装置,如图4所示,包括上述任一种方式的阵列基板和与该阵列基板相对设置的对向基板,以及电压控制单元300。该显示装置的实施可以参见上述阵列基板的实施例,重复之处不再赘述。该显示装置可以为显示面板。上述电压控制单元300用于在显示一帧图像时,向阵列基板中的控制电路输入第一控制信号,使阵列基板中的栅线1和栅线延长线3之间导通,以及数据线2和数据线延长线4之间导通,进而显示装置可以正常显示画面;在完成显示后,在显示相邻两帧图像之间的时间段内,向阵列基板中的控制电路输入第二控制信号,使阵列基板中的栅线1和栅线延长线3之间断开,以及数据线2和数据线延长线4之间断开,以及向阵列基板中的控制电路输入第三控制信号,使相邻两行栅线延长线3具有电位差,以及控制相邻两行数据线延长线4具有电位差。
[0075]在具体实施时,在本发明实施例提供的上述显示装置中,如图4所示,电压控制单元300的第一电压端5与阵列基板中的第一开关薄膜晶体管101的栅极连接,该第一电压端输出第一电压,用于在显示一帧图像时,控制第一开关薄膜晶体管101开启,此时栅线和栅线延长线之间导通,完成正常显示后,在显示相邻两帧图像之间的时间段内,控制第一开关薄膜晶体管101关闭,此时栅线和栅线延长线之间断开;电压控制单元300的第二电压端6与阵列基板中的第二开关薄膜晶体管102的栅极连接,该第二电压端6输出第二电压,用于在显示一帧图像时,控制第二开关薄膜晶体管102开启,此时数据线和数据线延长线之间导通,完成正常显示后,在显示相邻两帧图像之间的时间段内,控制第二开关薄膜晶体管102关闭,此时数据线和数据线延长线之间断开。
[0076]进一步地,在具体实施时,在本发明实施例提供的上述阵列基板中,为了使周边区域的布线设计简单化,如图4所示,第一电压端5和第二电压端6可以设置为同一端口,该端口可以通过第一控制线7分别与第一开关薄膜晶体管101的栅极和第二开关薄膜晶体管102的栅极连接。该第一控制线7在显示一帧图像时可以传输第一控制信号,在显示相邻两帧图像之间的时间段可以传输第二控制信号。需要说明的是,在具体实施时,第一控制线7和栅线1可以同层同材质,即通过同一次构图工艺可以形成第一控制线和栅线的图形,或者,第一控制线7和数据线2可以同层同材质,即通过同一次构图工艺可以形成第一控制线和数据线的图形,这样可以减少制作工艺,节省成本。
[0077]在具体实施时,在本发明实施例提供的上述显示装置中,如图4所示,电压控制单元300的第三电压端8与阵列基板中的第三开关薄膜晶体管201的栅极连接,该第三电压端8输出第三电压,用于在显示相邻两帧图像之间的时间段内,控制第三开关薄膜晶体管201开启,此时位于间隔行的栅线延长线置于高电压状态;电压控制单元300的第四电压端9与阵列基板中的第四开关薄膜晶体管202的栅极连接,该第四电压端9输出第四电压,用于在显示相邻两帧图像之间的时间段内,控制第四开关薄膜晶体管202开启,此时位于间隔行的数据线延长线置于高电压状态。
[0078]进一步地,在具体实施时,在本发明实施例提供的上述阵列基板中,为了使周边区域的布线设计简单化,如图4所示,第三电压端8和第四电压端9可以设置为同一端口,该端口可以通过第二控制线10分别与第三开关薄膜晶体管201的栅极和第四开关薄膜晶体管202的栅极连接。该第二控制线10在显示相邻两帧图像之间的时间段内可以传输第三控制信号。需要说明的是,在具体实施时,第二控制线10和栅线1可以同层同材质,即通过同一次构图工艺可以形成第二控制线和栅线的图形,或者,第二控制线10和数据线2可以同层同材质,即通过同一次构图工艺可以形成第二控制线和数据线的图形,这样可以减少制作工艺,节省成本。
[0079]具体地,如图5所示,在显示一帧图像时,第一控制线传输高电压信号,第一开关薄膜晶体管和第二开关薄膜晶体管保持打开状态,即保持栅线延长线和栅线导通,数据线延长线和数据线导通,这样在栅极驱动器和数据驱动器的作用下,显示装置可以完成正常画面的显示。在显示相邻两帧图像之间的时间段内,第一控制线传输低电压信号,关闭第一开关薄膜晶体管和第二开关薄膜晶体管,此时对栅线延长线和数据线延长线的控制不会影响显示区域的栅线和数据线,在第一控制线传输低电压信号后,第二控制线传输高电压信号,打开第三开关薄膜晶体管和第四开关薄膜晶体管,此时以图4为例,奇数行的栅线延长线和奇数行的数据线延长线置于高电压状态,偶数行的栅线延长线和奇数行的数据线延长线悬空,相邻行的栅线延长线之间和相邻行的数据线延长线之间均形成电场,如图6a和6b所示,将显示装置内部的正负带电离子吸附到周边区域内,可以明显改善显示装置周边残像的问题。
[0080]在具体实施时,在本发明实施例提供的上述显示装置中,如图7所示,电压控制单元300的第五电压端12与阵列基板中的第五开关薄膜晶体管203的栅极连接,该第五电压端12输出第五电压,用于在显示相邻两帧图像之间的时间段内,控制第五开关薄膜晶体管203开启;电压控制单元300的第六电压端13与阵列基板中的第六开关薄膜晶体管204的栅极连接,该第六电压端13输出第六电压,用于在显示相邻两帧图像之间的时间段内,控制第六开关薄膜晶体管204开启。
[0081]需要说明的是,第五开关薄膜晶体管203的源极用于接入低电压,且第六开关薄膜晶体管204的源极用于接入低电压,因此,电压控制单元的低电压端11可以与第五开关薄膜晶体管203的源极以及第六开关薄膜晶体管204的源极连接,低电压端输出低电压,此时除连接第三开关薄膜晶体管201之外的其它栅线延长线置于低电压状态,除连接第四开关薄膜晶体管202之外的其它数据线延长线置于低电压状态。
[0082]进一步地,在具体实施时,在本发明实施例提供的上述阵列基板中,为了使布线设计简单化,简化显示装置的结构,如图7所示,第五电压端12和第六电压端13可以设置为同一端口,该端口通过第三控制线14分别与第五开关薄膜晶体管203的栅极和第六开关薄膜晶体管204的栅极连接。该第三控制线在显示相邻两帧图像之间的时间段内可以传输第三控制信号。需要说明的是,在具体实施时,第三控制线14和栅线1可以同层同材质,即通过同一次构图工艺可以形成第三控制线和栅线的图形,或者,第三控制线14和数据线2可以同层同材质,即通过同一次构图工艺可以形成第三控制线和数据线的图形,这样可以减少制作工艺,节省成本。
[0083]具体地,如图8所示,在显示相邻两帧图像之间的时间段内,第一控制线传输低电压信号,关闭第一开关薄膜晶体管和第二开关薄膜晶体管之后,第二控制线和第三控制线均传输高电压信号,此时以图7为例,奇数行的栅线延长线和数据线延长线均导入高电压,由于第三开关薄膜晶体管、第四开关薄膜晶体管、第五开关薄膜晶体管和第六开关薄膜晶体管同时打开,将低电压端连接的低电压控制线中的低电压加载到偶数行的栅线延长线和数据线延长线,使相邻行的栅线延长线之间和相邻行的数据线延长线之间均形成电场,可以将显示装置内部的正负带电离子吸附到周边区域内,明显进一步改善显示装置周边残像的问题。
[0084]在具体实施时,在本发明实施例提供的上述显示装置中,为了进行遮光,阵列基板或对向基板上设置有黑矩阵,且黑矩阵在衬底基板上的正投影应至少一部分覆盖阵列基板的周边区域,这样可以遮挡阵列基板的周边区域,使周边区域不用来显示画面。
[0085]对于该显示装置的其它必不可少的组成部分均为本领域的普通技术人员应该理解具有的,在此不做赘述,也不应作为对本发明的限制。
[0086]基于同一发明构思,本发明实施例还提供了一种本发明实施例提供的上述显示装置的驱动方法,由于该方法解决问题的原理与前述一种显示装置相似,因此该方法的实施可以参见阵列基板和显示装置的实施,重复之处不再赘述。
[0087]在
具体实施时,本发明实施例提供的显示装置的驱动方法,如图9所示,具体包括以下步骤:
[0088]S901、在显示一帧图像时,在第一控制信号的控制下,阵列基板中的控制电路控制栅线和栅线延长线之间导通,以及控制数据线和数据延长线之间导通;
[0089]S902、在显示相邻两帧图像之间的时间段内,在第二控制信号的控制下,控制电路控制栅线和栅线延长线之间断开,以及控制数据线和数据延长线之间断开,在第三控制信号的控制下,控制电路控制相邻两行栅线延长线具有电位差,以及控制相邻两行数据线延长线具有电位差。
[0090]本发明实施例提供的一种阵列基板、显示装置及其驱动方法,该阵列基板包括:衬底基板,设置在衬底基板上位于显示区域的横纵交叉的多条栅线和数据线,还包括:每条栅线的两端分别设置的与栅线一一对应的栅线延长线,每条数据线的两端分别设置的与数据线一一对应的数据线延长线,以及控制电路;栅线延长线、数据线延长线和控制电路均位于包围显示区域的周边区域;控制电路用于在显示一帧图像时,控制栅线和栅线延长线之间导通,以及控制数据线和数据线延长线之间导通;在显示相邻两帧图像之间的时间段内,控制栅线和栅线延长线之间断开,控制数据线和数据线延长线之间断开,控制相邻两行栅线延长线具有电位差,以及控制相邻两行数据线延长线具有电位差。通过控制电路的控制,将相邻两行的栅线延长线和相邻两行的数据线延长线均分别导入极性相反的电压,造成电压势,可以吸附阵列基板周边区域的正负带电离子,从而有效解决显示装置周边残像的问题,提尚显不装置的显不品质。
[0091]显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。
【主权项】
1.一种阵列基板,包括:衬底基板,设置在所述衬底基板上位于显示区域的横纵交叉的多条栅线和多条数据线,其特征在于,还包括: 每条所述栅线的两端分别设置的与所述栅线一一对应的栅线延长线,每条所述数据线的两端分别设置的与所述数据线一一对应的数据线延长线,以及控制电路; 所述栅线延长线、数据线延长线和控制电路均位于包围所述显示区域的周边区域; 所述控制电路用于在显示一帧图像时,控制所述栅线和栅线延长线之间导通,以及控制所述数据线和数据线延长线之间导通;在显示相邻两帧图像之间的时间段内,控制所述栅线和栅线延长线之间断开,控制所述数据线和数据线延长线之间断开,控制相邻两行所述栅线延长线具有电位差,以及控制相邻两行所述数据线延长线具有电位差。2.如权利要求1所述的阵列基板,其特征在于,所述控制电路包括第一控制电路和第二控制电路; 所述第一控制电路用于在显示一帧图像时,控制所述栅线和栅线延长线之间导通,以及控制所述数据线和数据线延长线之间导通;在显示相邻两帧图像之间的时间段内,控制所述栅线和栅线延长线之间断开,以及控制所述数据线和数据线延长线之间断开; 所述第二控制电路用于在显示相邻两帧图像之间的时间段内,控制相邻两行所述栅线延长线具有电位差,以及控制相邻两行所述数据线延长线具有电位差。3.如权利要求2所述的阵列基板,其特征在于,所述第一控制电路包括第一开关薄膜晶体管和第二开关薄膜晶体管; 所述第一开关薄膜晶体管用于在显示一帧图像时,控制栅线和栅线延长线之间导通,在显示相邻两帧图像之间的时间段内,控制所述栅线和栅线延长线之间断开; 所述第二开关晶体管用于在显示一帧图像时,控制所述数据线和数据线延长线之间导通,在显示相邻两帧图像之间的时间段内,控制所述数据线和数据线延长线之间断开。4.如权利要求3所述的阵列基板,其特征在于,所述第一开关薄膜晶体管的源极与所述栅线延长线连接,漏极与所述栅线连接,栅极用于接入第一电压; 所述第二开关薄膜晶体管的源极与所述数据线延长线连接,漏极与所述数据线连接,栅极用于接入第二电压。5.如权利要求2所述的阵列基板,其特征在于,所述第二控制电路包括第三开关薄膜晶体管和第四开关薄膜晶体管; 所述第三开关薄膜晶体管用于在显示相邻两帧图像之间的时间段内,控制位于间隔行的所述栅线延长线置于高电压状态; 所述第四开关薄膜晶体管用于在显示相邻两帧图像之间的时间段内,控制位于间隔行的所述数据线延长线置于高电压状态。6.如权利要求5所述的阵列基板,其特征在于,所述第三开关薄膜晶体管的漏极与位于间隔行的所述栅线延长线连接,栅极用于接入第三电压,源极和栅极连接; 所述第四开关薄膜晶体管的漏极与位于间隔行的所述数据线延长线连接,栅极用于接入第四电压,源极和栅极连接。7.如权利要求5所述的阵列基板,其特征在于,所述第二控制电路还包括第五开关薄膜晶体管和第六开关薄膜晶体管; 所述第五开关薄膜晶体管用于在显示相邻两帧图像之间的时间段内,控制除连接所述第三开关薄膜晶体管之外的其它栅线延长线置于低电压状态; 所述第六开关薄膜晶体管用于在显示相邻两帧图像之间的时间段内,控制除连接所述第四开关薄膜晶体管之外的其它数据线延长线置于低电压状态。8.如权利要求7所述的阵列基板,其特征在于,所述第五开关薄膜晶体管的漏极与除连接所述第三开关薄膜晶体管之外的其他栅线延长线连接,源极用于接入低电压,栅极用于接入第五电压; 所述第六开关薄膜晶体管的漏极与除连接所述第四开关薄膜晶体管之外的其他数据线延长线连接,源极用于接入低电压,栅极用于接入第六电压。9.一种显示装置,其特征在于,包括相对而置的阵列基板和对向基板,以及电压控制单元;其中, 所述阵列基板为如权利要求1-8任一项所述的阵列基板; 所述电压控制单元用于在显示一帧图像时,向所述阵列基板中的控制电路输入第一控制信号,使所述阵列基板中的栅线和栅线延长线之间导通,以及数据线和数据线延长线之间导通;在显示相邻两帧图像之间的时间段内,向所述阵列基板中的控制电路输入第二控制信号,使所述阵列基板中的栅线和栅线延长线之间断开,以及数据线和数据线延长线之间断开,以及向所述阵列基板中的控制电路输入第三控制信号,使相邻两行所述栅线延长线具有电位差,以及控制相邻两行所述数据线延长线具有电位差。10.如权利要求9所述的显示装置,其特征在于,所述电压控制单元的第一电压端与所述阵列基板中的第一开关薄膜晶体管的栅极连接; 所述电压控制单元的第二电压端与所述阵列基板中的第二开关薄膜晶体管的栅极连接。11.如权利要求10所述的显示装置,其特征在于,所述第一电压端和第二电压端为同一端口,所述端口通过第一控制线分别与所述第一开关薄膜晶体管的栅极和第二开关薄膜晶体管的栅极连接。12.如权利要求9所述的显示装置,其特征在于,所述电压控制单元的第三电压端与所述阵列基板中的第三开关薄膜晶体管的栅极连接; 所述电压控制单元的第四电压端与所述阵列基板中的第四开关薄膜晶体管的栅极连接。13.如权利要求12所述的显示装置,其特征在于,所述第三电压端和第四电压端为同一端口,所述端口通过第二控制线分别与所述第三开关薄膜晶体管的栅极和第四开关薄膜晶体管的栅极连接。14.如权利要求9所述的显示装置,其特征在于,所述电压控制单元的第五电压端与所述阵列基板中的第五开关薄膜晶体管的栅极连接; 所述电压控制单元的第六电压端与所述阵列基板中的第六开关薄膜晶体管的栅极连接。15.如权利要求14所述的阵列基板,其特征在于,所述第五电压端和第六电压端为同一端口,所述端口通过第三控制线分别与所述第五开关薄膜晶体管的栅极和第六开关薄膜晶体管的栅极连接。16.如权利要求9所述的显示装置,其特征在于,所述阵列基板或所述对向基板上设置有黑矩阵,所述黑矩阵在衬底基板上的正投影至少一部分覆盖所述阵列基板的周边区域。17.—种如权利要求9-16任一项所述显示装置的驱动方法,其特征在于,包括: 在显示一帧图像时,在第一控制信号的控制下,阵列基板中的控制电路控制栅线和栅线延长线之间导通,以及控制数据线和数据延长线之间导通; 在显示相邻两帧图像之间的时间段内,在第二控制信号的控制下,所述控制电路控制所述栅线和栅线延长线之间断开,以及控制所述数据线和数据延长线之间断开,在第三控制信号的控制下,所述控制电路控制相邻两行所述栅线延长线具有电位差,以及控制相邻两行所述数据线延长线具有电位差。
【专利摘要】本发明公开了一种阵列基板、显示装置及其驱动方法,阵列基板的周边区域设置了栅线延长线、数据线延长线和控制电路;控制电路用于在显示一帧图像时,控制栅线和栅线延长线之间导通,以及控制数据线和数据线延长线之间导通;在显示相邻两帧图像之间的时间段内,控制栅线和栅线延长线之间断开,控制数据线和数据线延长线之间断开,控制相邻两行栅线延长线具有电位差,以及相邻两行的数据线延长线具有电位差。这样通过控制电路的控制,将相邻两行的栅线延长线和相邻两行的数据线延长线均造成电压势,可以吸附阵列基板周边区域的正负带电离子,从而有效解决显示装置周边残像的问题,提高显示装置的显示品质。
【IPC分类】G02F1/1362, G09G3/36
【公开号】CN105487312
【申请号】CN201511031927
【发明人】赵剑, 蒋学兵
【申请人】京东方科技集团股份有限公司, 合肥鑫晟光电科技有限公司
【公开日】2016年4月13日
【申请日】2015年12月31日