一种阵列基板和显示装置的制造方法
【技术领域】
[0001] 本发明涉及显示技术领域,尤其涉及一种阵列基板和显示装置。
【背景技术】
[0002] 请参考图1,现有的阵列基板通常包括显示区域11和非显示区域12,其中,非显示 区域12设置于显示区域11的外围,显示区域11通常为矩形,矩形的显示区域11中设置有纵 横交叉设置的栅线111和数据线112,栅线111和数据线112限定出多个矩形的像素区域113。 为了对栅线111和数据线112提供信号,非显示区域12中通常需要设置驱动电路,请参考图 1,以为栅线111提供信号的驱动电路20为例,由于栅线111的条数较多,通常需要设置多个 驱动电路20,这无疑增加了显示装置的制作成本。
【发明内容】
[0003] 有鉴于此,本发明提供一种阵列基板和显示装置,以解决现有的显示装置需要设 置数目较多的驱动电路以用于为信号线提供信号的问题。
[0004] 为解决上述技术问题,本发明提供一种阵列基板,包括:衬底基板,所述衬底基板 包括显示区域,所述显示区域中设置有多条第一信号线和多条第二信号线,所述多条第一 信号线和多条第二信号线交叉限定出多个像素单元,所述多条第一信号线呈辐射状分布。
[0005] 优选地,所述第一信号线为直线、折线或曲线中的任意一种线型或任意多种线型 的组合。
[0006] 优选地,每一所述第二信号线包括主体部分,所述主体部分的形状与所述显示区 域的外边缘线围成的图形相匹配,所述多条第二信号线的主体部分是以呈辐射状分布的多 条第一信号线的辐射中心为中心,层层向外分布的。
[0007] 优选地,所述显示区域的外边缘线围成的图形为规则图形,所述辐射中心为所述 规则图形的中心,多条所述第二信号线的主体部分围成的图形是面积不同的多个同心的相 似图形。
[0008] 优选地,所有像素单元的面积相同。
[0009] 优选地,所述像素单元的形状为三角形、矩形、梯形或扇环。
[0010] 优选地,所述规则图形为圆形,每一所述第二信号线的主体部分为一圆或圆弧,所 述多条第二信号线的主体部分是半径或曲率半径不同的多个同心圆或同心圆弧,所述辐射 中心为所述圆形的圆心。
[0011]优选地,每相邻两个所述同心圆或同心圆弧之间的半径差值或曲率半径差值均不 同。
[0012] 优选地,在由所述圆心向所述显示区域的外边缘线延伸的方向上,所述多个半径 差值或曲率半径差值依次减小。
[0013] 优选地,在由所述外边缘线围成的图形的中心向所述外边缘线延伸的方向上,所 述多个第二信号线的主体部分的分布密度依次减小。
[0014] 优选地,在由所述外边缘线围成的图形的中心向所述外边缘线延伸的方向上,所 述多个第二信号线的主体部分的线宽依次增大。
[0015] 优选地,在由所述圆心向所述外边缘线延伸的方向上,依次分布的所述多个第二 信号线的主体部分的半径或曲率半径的比例依次为:VI: V% 2 ... V5,其中,η为所述第 二信号线的个数。
[0016]优选地,所述第一信号线和第二信号线其中之一为栅线,另一为数据线。
[0017] 本发明还提供一种显示装置,包括上述阵列基板。
[0018] 优选地,所述显示装置还包含非显示区域和驱动电路,所述非显示区域中设置有 驱动电路,所述驱动电路位于所述非显示区域中被所述显示区域包围的区域,所述非显示 区域中被所述显示区域包围的区域包含所述多条第一信号线的辐射中心。
[0019] 优选地,所述驱动电路包含第一信号线驱动电路和/或第二信号线驱动电路。
[0020] 优选地,每一所述第二信号线还包含引线部分,所述第二信号线的主体部分通过 所述引线部分与所述第二信号线驱动电路连接。
[0021] 本发明的上述技术方案的有益效果如下:
[0022]由于阵列基板上的多条第一信号线呈辐射状分布,呈辐射状分布的多条第一信号 线的辐射中心所在区域可以作为非显示区域,用于放置与所述第一信号线连接的驱动电 路,由于在辐射中心所在区域,多条第一信号线均呈聚集状,因而,只需放置少数个甚至一 个驱动电路即可完成与所有第一信号线的连接,从而可有效减少驱动电路的个数,降低显 示装置的成本。
【附图说明】
[0023] 图1为现有的阵列基板的结构示意图;
[0024] 图2为本发明实施例一的阵列基板的结构示意图;
[0025] 图3为本发明实施例二的阵列基板的结构示意图;
[0026] 图4为本发明实施例三的阵列基板的结构示意图;
[0027] 图5为本发明实施例四的阵列基板的结构示意图;
[0028] 图6为本发明实施例五的阵列基板的结构示意图,
[0029] 图7为本发明实施例六的阵列基板的结构示意图;
[0030] 图8为本发明实施例七的阵列基板的结构示意图;
[0031 ]图9为本发明实施例八的阵列基板的结构示意图;
[0032] 图10为本发明实施例九的阵列基板的结构示意图;
[0033] 图11为本发明实施例十的阵列基板的结构示意图;
[0034] 图12为本发明实施例十一的阵列基板的结构示意图;
[0035] 图13为本发明实施例十二的阵列基板的结构示意图;
[0036] 图14为本发明实施例十三的阵列基板的结构示意图;
[0037] 图15为本发明实施例十四的阵列基板的结构示意图;
[0038] 图16为本发明实施例十五的阵列基板的结构示意图;
[0039] 图17为本发明实施例十六的阵列基板的结构示意图;
[0040] 图18为本发明实施例十七的阵列基板的结构示意图。
【具体实施方式】
[0041] 下面将结合附图和实施例,对本发明的【具体实施方式】作进一步详细描述。以下实 施例用于说明本发明,但不用来限制本发明的范围。
[0042] 本发明实施例提供一种阵列基板,包括:衬底基板,所述衬底基板包括显示区域, 所述显示区域中设置有多条第一信号线和多条第二信号线,所述多条第一信号线和多条第 二信号线交叉限定出多个像素单元,所述多条第一信号线呈辐射状分布。
[0043]所谓呈辐射状,是指由一个辐射中心向外发散而成的形状。所述辐射中心可以为 一个点,也可以为一个区域。
[0044]所述第一信号线可以为栅线,所述第二信号线为数据线,或者,所述第一信号线为 数据线,所述第二信号线为栅线。
[0045] 请参考图2,图2为本发明实施例一的阵列基板的结构示意图,图2所示的实施例 中,阵列基板的显示区域30的外边缘线围成的图形为圆形,显示区域30整体呈圆环状。所述 多条第一信号线31均为直线,并以外边缘线围成的圆形的圆心为辐射中心呈辐射状分布, 此外,阵列基板的非显示区域40(虚线围成的部分)包含上述辐射中心,显示区域30设置于 非显示区域40的外围,非显示区域40中可放置用于与第一信号线31连接的驱动
电路。这样 形成的显示面板的第一信号线的驱动电路可以放置在显示面板的中间区域,进而显示面板 的显示区域周边可以不设置驱动电路,可以减小包含该显示面板的显示装置的边框,特别 是在异形显示面板中,由于显示面板形状各异,因此需要的驱动电路的数量和占用的区域 要远远大于普通的显示器。
[0046] 请参考图3,图3为本发明实施例二的阵列基板的结构示意图,图3所示的实施例 中,阵列基板的显示区域30的外边缘线围成的图形为椭圆形。所述多条第一信号线31均为 直线,并以外边缘线围成的椭圆形的中心为辐射中心呈辐射状分布,此外,阵列基板的非显 示区域40(虚线围成的部分)包含上述辐射中心,即显示区域30设置于非显示区域40的外 围,非显示区域40中可放置用于与第一信号线31连接的驱动电路。
[0047] 请参考图4,图4为本发明实施例三的阵列基板的结构示意图,图4所示的实施例 中,阵列基板的显示区域30的外边缘线围成的图形为正方形。所述多条第一信号线均为直 线31,并以外边缘线围成的正方形的中心为辐射中心呈辐射状分布,此外,阵列基板的非显 示区域40(虚线围成的部分)包含上述辐射中心,即显示区域30设置于非显示区域40的外 围,非显示区域40中可放置用于与第一信号线31连接的驱动电路。
[0048]上述图2-图4所示的实施例中,所述第一信号线均为直线,并以阵列基板显示区域 外边缘线围成的图形的中心为辐射中心呈辐射状分布,在本发明的其他一些实施例中,第 一信号线也可以为折线、曲线中的任意一种或者直线、折线或曲线中的任意多种线型的组 合。
[0049]请参考图5和图6,图5为本发明实施例四的阵列基板的结构示意图,图6为本发明 实施例五的阵列基板的结构示意图,图5和图6所示的实施例中,所述多条第一信号线31均 为折线,并以阵列基板显示区域30外边缘线围成的图形(图5和图6中均为正方形)的中心为 辐射中心向外辐射。此外,阵列基板的非显示区域40(虚线围成的部分)包含上述辐射中心, 即显示区域30设置于非显示区域40的外围,非显示区域40中可放置用于与第一信号线30连 接的驱动电路。
[0050]请参考图7,图7为本发明实施例六的阵列基板的结构示意图,图7所示的实施例 中,阵列基板的显示区域30的外边缘线围成的图形为圆形。所述多条第一信号线均为曲线 31,并以外边缘线围成的圆形的圆心为辐射中心呈辐射状分布,此外,阵列基板的非显示区 域40(虚线围成的部分)包含上述辐射中心,即显示区域30设置于非显示区域40的外围,非 显示区域40中可放置用于与第一信号线31连接的驱动电路。
[0051]上述各实施例中,优选地,多条第一信号线31均匀分布。
[0052]本发明实施例中,显示区域的外边缘线围成的图形均为规则图形(例如圆形、椭圆 形、正方形或长方形),当然,显示区域的外边缘线围成的图形也可以为不规则图形。
[0053]上述各实施例中,显示区域的外边缘线围成的图形可以为圆形、椭圆形、正方形或 长方形等,在本发明的其他一些实施例中,显示区域的外边缘线围成的图形也可以大致呈 圆形、椭圆形、正方形或长方形等,例如,外边缘线不是平滑的曲线或直线,而是具有锯齿状 的曲线或直线。
[0054]上述各实施例中,由于阵列基板上的多条第一信号线呈辐射状分布,阵列基板的 非显示区域包含呈辐射状分布的多条第一信号线的辐射中心,可将所述第一信号线连接的 驱动电路设置在非显示区域,由于在辐射中心所在的非显示区域,多条第一信号线均呈聚 集状,因而,只需放置少数个甚至一个驱动电路即可完成与所有第一信号线的连接,从而可 有效减少驱动电路的个数,降低显示装置的成本,同时可以减少周边区域的面积,让显示装 置的边框变得更窄。
[0055] 当然,在本发明的其他一些实施例中,不考虑与第一信号线连接的驱动电路的个 数的问题时,也不排除将非显示区域设置于显示区域外围的可能,但这样会增加边框的宽 度。
[0056] 上述实施例中,对第一信号线的形状进行了说明,下面将对第二信号线的形状进 行说明。
[0057]本发明实施例中,优选地,每一所述第二信号线包括主体部分,所述主体部分的形 状与所述显示区域的外边缘线围成的图形相匹配,所谓相匹配是指形状相似或大致相似。 进一步地,每一所述第二信号线还包含引线部分,第二信号的主体部分通过引线部分与驱 动电路连接。需要说明的是第二信号的主体部分也可以直接与上述驱动电路连接。下面实 施例中将对形状相似或大致相似进行进一步解释说明。
[0058]请参考图8,图8为本发明实施例七的阵列基板的结构示意图,图8所示的实施例 中,显示区域30的外边缘线所围成的图形为圆形,所述第二信号线32包括主体部分321与引 线部分322。主体部分321为一与所述显示区域30的外边缘线相似的圆,第二部分322为直 线。
[0059]请参考图9,图9为本发明实施例八的阵列基板的结构不意图,图9所不的实施例 中,显示区域30的外边缘线围成的图形为圆形,所述第二信号线32包括主体部分321与引线 部分322。主体部分321为一与所述显示区域30的外边缘线的形状大致相似的圆弧,引线部 分322为直线。
[0060]请参考图10,图10为本发明实施例九的阵列基板的结构示意图,图10所示的实施 例中,显示区域30的外边缘线围成的图形为椭圆形,所述第二信号线32包括主体部分321与 引线部分322。主体部分321为一与所述显示区域30的外边缘线形状相似的椭圆形,第二部 分322为直线。
[0061]请参考图11,图11为本发明实施例十的阵列基板的结构示意图,图11所示的实施 例中,显示区域30的外边缘线围成的图形为正方形,所述第二信号线32包括主体部分321与 引线部分322。主体部分321为一与所述显示区域30的外边缘线形状相似的正方形,第二部 分322为直线。
[0062]上述图8-图11所示的实施例中,所述阵列基板的显示区域的外边缘线围成的图形 均为规则图形,所述辐射中心为所述规则图形的中心,在本发明的其他实施例中,所述显示 区域的外边缘线围成的图形也可以为不规则图形,多条第二信号线的主体部分321围成的 图形是面积不同的多个同心的相似图形。述阵列基板的显示区域的外边缘线围成的图形也 可以为不规则图形,具体参见图12,图12为本发明实施例十一的阵列基板的结构示意图。 [0063]上述实施例中,第二信号线包括与显示区域的外边缘线围成的图形相匹配的主体 部分,从而使得信号线的布局更适用于当前阵列基板的显示区域的形状,特别是在异形显 示中这种布线结构的优势更加明显。
[0064]上述实施例中,显示区域的外边缘线围成的图形为规则图形时,所述阵列基板上 的多条第二信号线的主体部分可以等间隔分布,或者,在由所述显示区域外边缘线的中心 向外边缘线延伸的方向上,相邻两条第二信号线的主体部分的间距逐渐减小。
[0065]上述实施例中,显示区域的外边缘线围成的图形为不规则图形时,在由所述显示 区域外边缘线的中心向外边缘线延伸的方向上,所述阵列基板上的多条第二信号线的主体 部分可以是分布密度逐渐减小。
[0066]所述
第二信号线的主体部分和引线部分可以同层同材料设置,通过一次构图工艺 形成。
[0067]所述第二信号线的主体部分和引线部分也可以异层设置,两者通过过孔连接。
[0068] 在本发明的一优选实施例中,每一所述第二信号线包括主体部分,所述主体部分 的形状与所述显示区域的外边缘线围成的图形相匹配,所述多条第二信号线的主体部分是 以呈辐射状分布的多条第一信号线的辐射中心为中心,层层向外分布的。具体参见附图15, 多条第一信号线31的辐射中心为正方形的中心,多条第二信号线的主体部分321以辐射中 心为中心,层层向外分布。
[0069] 在本发明的一优选实施例中,所述显示区域的外边缘线围成的图形的形状为规则 图形,所述多条第一信号线以所述显示区域的外边缘线围成的图形的中心区域为辐射中心 呈辐射状分布,所述辐射中心为所述规则图形的中心,多条所述第二信号线的主体部分是 面积不同的多个同心的相似图形。具体参见附图15,多个主体部分321是面积不同的多个同 心的相似正方形。
[0070] 进一步优选地,阵列基板上的所有像素单元为面积相同。优选地,所有像素单元为 同一类型的形状。所述像素单元的形状可以为三角形、矩形、梯形或扇环等。
[0071] 下面举例进行说明。
[0072] 请参考图13,图13为本发明实施例十二的阵列基板的结构示意图,在图13所示的 实施例中,阵列基板的显示区域30的外边缘线围成的图形为圆形,阵列基板上的多条第一 信号线31为以所述的外边缘线围成的图形的中心(即圆形的圆心)为辐射中心呈辐射状分 布多条直线,阵列基板上还包括多条第二信号线32,每一第二信号线32包括主体部分321和 引线部分322,其中,主体部分321为一与所述显示区域30的外边缘线围成的图形相匹配的 圆,所述多条第二信号线的主体部分是以圆心为中心,且半径不等的多个同心圆。所述第一 信号线31和第二信号线32交叉限定出多个像素单元33,本实施例中,像素单元33的形状为 扇环。
[0073]图13-图18中虚线圈出的区域40均表示阵列基板的非显示区域。
[0074] 请参考图14,图14为本发明实施例十三的阵列基板的结构示意图,在图14所示的 实施例中,阵列基板的显示区域30的外边缘线围成的图形为椭圆形,阵列基板上的多条第 一信号线31为以所述外边缘线围成的图形的中心为辐射中心呈辐射状分布多条直线,阵列 基板上还包括多条第二信号线32,每一第二信号线32包括主体部分321和引线部分322,其 中,主体部分321为一与所述外边缘线围成的图形相匹配的椭圆,所述多条第二信号线的主 体部分是以所述辐射中心为中心,且距离所述辐射中心的距离不等的多个同心椭圆。所述 第一信号线31和第二信号线32交叉限定出多个像素单元33,本实施例中,像素单元33的形 状为扇环。
[0075] 请参考图15,图15为本发明实施例十四的阵列基板的结构示意图,在图15所示的 实施例中,阵列基板的显示区域30的外边缘线围成的图形为矩形,阵列基板上的多条第一 信号线31为以所述外边缘线围成的图形的中心(即上述矩形的中心)为辐射中心呈辐射状 分布多条直线,阵列基板上还包括多条第二信号线32,每一第二信号线32包括主体部分321 和引线部分322,其中,主体部分321为一与所述外边缘线的形状相匹配的矩形,所述多条第 二信号线的主体部分是以上述辐射中心为中心,且距离所述辐射中心的距离不等的多个同 心矩形。所述第一信号线31和第二信号线32交叉限定出多个像素单元33,本实施例中,像素 单元33的形状为梯形。
[0076] 请参考图16,图16为本发明实施例十五的阵列基板的结构示意图,在图16所示的 实施例中,阵列基板的显示区域30的外边缘线围成的图形为矩形,阵列基板上的多条第一 信号线31为以所述外边缘线围成的图形的中心为辐射中心呈辐射状分布多条折线,阵列基 板上还包括多条第二信号线32,每一第二信号线32包括主体部分321和引线部分322,其中, 主体部分321为一与所述外边缘线形状相匹配的矩形,所述多条第二信号线的主体部分是 以所述辐射中心为中心,且距离所述辐射中心的距离不等的多个同心矩形。所述第一信号 线31和第二信号线32交叉限定出多个像素单元33,本实施例中,像素单元33的形状为矩形。
[0077] 请参考图17,图17为本发明实施例十六的阵列基板的结构示意图,在图17所示的 实施例中,阵列基板的显示区域30的外边缘线围成的图形为矩形,阵列基板上的多条第一 信号线31为以所述外边缘线围成的图形的中心为辐射中心呈辐射状分布多条折线,阵列基 板上还包括多条第二信号线32,每一第二信号线32包括主体部分321和引线部分322,其中, 主体部分321为一与所述外边缘线形状相匹配的矩形,所述多条第二信号线的主体部分是 以所述辐射中心为中心,且距离所述辐射中心的距离不等的多个同心矩形。所述第一信号 线31和第二信号线32交叉限定出多个像素单元33,本实施例中,像素单元33的形状为三角 形。
[0078] 上述图13-图17所示的实施例中,优选地,阵列基板上所有像素单元的面积相同, 像素单元的面积相同,能够提高显示效果,更好地显示画面。
[0079] 上述图13和图14所示的实施例中,为使得阵列基板上的所有像素单元的面积相 同,第二信号线的主体部分满足以下条件:每相邻两第二信号线的主体部分之间的间距均 不同(主体部分是圆弧时,两主体部分之间的间距是指两圆弧的曲率半径的差值;主体部分 是圆时,两主体部分之间的间距是指两个圆的半径的差值),图13中,各个相邻的两个圆321 之间的半径差值不同。
[0080] 为了使各像素单元的面积相等,在由所述显示区域外边缘线围成的图形的中心向 外边缘线延伸的方向上,相邻两条第二信号线的主体部分的间距逐渐减小。具体的,在图15 中,在由所述显示区域外边缘线围成的矩形的中心向外边缘线延伸的方向上,相邻两个主 体部分321的边长之间的间距D1>D2>D3。
[0081] 优选地,在一具体实施例中,阵列基板的显示区域的外边缘线围成的图形为圆形, 每一所述第二信号线包括一与所述圆形形状相匹配的圆或圆弧,在由所述圆心向外边缘线 延伸的方向上,依次分布的多个圆的半径或者圆弧的曲率半径的比例依次为: >/L A: VI 2...A,其中,η为第二信号线的个数,以使得阵列基板上的所有像素单元的面 积相同,从而能够提高显示效果,更好地显示画面。
[0082] 在本发明的另一实施例中,阵列基板的显示区域外边缘线围成的图形为矩形,所 述多条第一信号线是以所述矩形的中心区域为辐射中心呈辐射状分布的多条直线。
[0083]下面对第一信号线和第二信号线与阵列基板上的薄膜晶体管和像素电极的连接 关系举例进行说明。
[0084] 请参考图18,图18为本发明实施例十七的阵列基板的结构示意图,在图18所示的 实施例中,所述显示区域30中设置有多条第一信号线31、多条第二信号线32以及位于由所 述第一信号线31和第二信号线32交叉限定出的多个像素单元,每个像素单元都包含薄膜晶 体管34和像素电极35。本实施例中,
所述第一信号线31为数据线,所述第二信号线32为栅 线,其中,由所述第一信号线(数据线)31和第二信号线(栅线)32交叉限定出的每一像素单 元中均具有一薄膜晶体管34和一像素电极35,所述薄膜晶体管34位于所述第一信号线(数 据线)31和第二信号线(栅线)32的交叉区域附近,所述薄膜晶体管34的栅电极与所述第二 信号线(栅极线)32连接,源电极与所述第一信号线(数据线)31连接,漏电极与像素电极35 连接。
[0085] 上述实施例中,多条第二信号线的主体部分围成的图形是以呈辐射状分布的多条 第一信号线的辐射中心为中心,层层向外分布的多个图形,可以得知的是,每一第二信号线 的长度均是不同的,长度较大的第二信号线与长度较小的第二信号线相比,信号的延迟也 肯定不同。为了减小长度较长的第二信号线的延迟,本发明实施例中,可对第二信号线的走 线或者形状做一些特殊设计,例如,从所述显示区域的外边缘线的中心向外边缘线延伸的 方向上,多个第二信号线的主体部分的线宽依次变大,或者,多个第二信号线的主体部分的 横截面依次增大,再或者,多个第二信号线的主体部分使用的材料的电阻率逐渐减小。又或 者,将位于较外层的第二信号线设计的较为平滑,而将位于较内层的第二信号线设计为弯 折结构(例如锯齿状),增加靠近较内层的第二信号线的长度进而减小较内层和较外层的第 二信号线之间的信号延迟。
[0086] 需要说明的是,多条第二信号线可以采用相同的材料制备,也可以采用不同的材 料制备。从简化工艺的角度,优选采用相同的材料制备多条第二信号线。但同时,为了减小 第二信号线的延迟,多条第二信号线可采用不同的材料制备。
[0087]本发明还提供一种显示装置,包括上述任一实施例中的阵列基板。
[0088] 优选地,所述显示装置还包含非显示区域和驱动电路,所述非显示区域中设置有 用于与所述第一信号线连接的驱动电路。所述驱动电路位于所述非显示区域中被所述显示 区域包围的区域,所述非显示区域中被所述显示区域包围的区域包含所述多条第一信号线 的辐射中心。
[0089] 所述驱动电路包含第一信号线驱动电路和/或第二信号线驱动电路。优选的,第一 信号线驱动电路和第二信号线驱动电路都设置在上述被显示区域包围的非显示区域,这样 可以进一步节省显示区域外围的非显示区域的面积,进一步缩小显示装置的边框。
[0090] 每一所述第二信号线还包含引线部分,所述第二信号线的主体部分通过所述引线 部分与所述第二信号线驱动电路连接。
[0091] 进一步优选地,用于与所述第二信号线连接的驱动电路,也设置于所述非显示区 域中,该种设计可以使得显示装置实现无边框设计。
[0092] 以上所述是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员 来说,在不脱离本发明所述原理的前提下,还可以作出若干改进和润饰,这些改进和润饰也 应视为本发明的保护范围。
【主权项】
1. 一种阵列基板,其特征在于,包括:衬底基板,所述衬底基板包括显示区域,所述显示 区域中设置有多条第一信号线和多条第二信号线,所述多条第一信号线和多条第二信号线 交叉限定出多个像素单元,所述多条第一信号线呈辐射状分布。2. 根据权利要求1所述的阵列基板,其特征在于,所述第一信号线为直线、折线或曲线 中的任意一种线型或任意多种线型的组合。3. 根据权利要求1或2所述的阵列基板,其特征在于,每一所述第二信号线包括主体部 分,所述主体部分的形状与所述显示区域的外边缘线围成的图形相匹配,所述多条第二信 号线的主体部分是以呈辐射状分布的多条第一信号线的辐射中心为中心,层层向外分布 的。4. 根据权利要求3所述的阵列基板,其特征在于,所述显示区域的外边缘线围成的图形 为规则图形,所述辐射中心为所述规则图形的中心,多条所述第二信号线的主体部分围成 的图形是面积不同的多个同心的相似图形。5. 根据权利要求1所述的阵列基板,其特征在于,所有像素单元的面积相同。6. 根据权利要求1所述的阵列基板,其特征在于,所述像素单元的形状为三角形、矩形、 梯形或扇环。7. 根据权利要求4所述的阵列基板,其特征在于,所述规则图形为圆形,每一所述第二 信号线的主体部分为一圆或圆弧,所述多条第二信号线的主体部分是半径或曲率半径不同 的多个同心圆或同心圆弧,所述福射中心为所述圆形的圆心。8. 根据权利要求7所述的阵列基板,其特征在于,每相邻两个所述同心圆或同心圆弧之 间的半径差值或者曲率半径差值不同。9. 根据权利要求8所述的阵列基板,其特征在于,在由所述圆心向所述显示区域的外边 缘线延伸的方向上,多个所述半径差值或曲率半径差值依次减小。10. 根据权利要求3所述的阵列基板,其特征在于,在由所述外边缘线围成的图形的中 心向所述外边缘线延伸的方向上,所述多个第二信号线的主体部分的分布密度依次减小。11. 根据权利要求3所述的阵列基板,其特征在于,在由所述外边缘线围成的图形的中 心向所述外边缘线延伸的方向上,所述多个第二信号线的主体部分的线宽依次增大。12. 根据权利要求7所述的阵列基板,其特征在于,在由所述圆心向所述外边缘线延伸 的方向上,依次分布的所述多个第二信号线的主体部分的半径或曲率半径的比例依次为: VL ^瓦2...、/R_,其中,η为所述第二信号线的个数。13. 根据权利要求1所述的阵列基板,其特征在于,所述第一信号线和第二信号线其中 之一为栅线,另一为数据线。14. 一种显示装置,其特征在于,包括如权利要求1-13任一项所述的阵列基板。15. 根据权利要求14所述的显示装置,其特征在于,所述显示装置还包含非显示区域和 驱动电路,所述非显示区域中设置有驱动电路,所述驱动电路位于所述非显示区域中被所 述显示区域包围的区域,所述非显示区域中被所述显示区域包围的区域包含所述多条第一 信号线的福射中心。16. 根据权利要求15所述的显示装置,其特征在于,所述驱动电路包含第一信号线驱动 电路和/或第二信号线驱动电路。17. 根据权利要求16所述的显示装置,其特征在于,每一所述第二信号线还包含引线部 分,所述第二信号线的主体部分通过所述引线部分与所述第二信号线驱动电路连接。
【专利摘要】本发明提供一种阵列基板和显示装置,该阵列基板包括:衬底基板,所述衬底基板包括显示区域和非显示区域,所述显示区域中设置有多条第一信号线和多条第二信号线,所述多条第一信号线和多条第二信号线交叉限定出多个像素单元,所述多条第一信号线呈辐射状分布。呈辐射状分布的多条第一信号线的辐射中心所在区域可以作为非显示区域,用于放置与所述第一信号线连接的驱动电路,由于在辐射中心所在区域,多条第一信号线均呈聚集状,因而,只需放置少数个甚至一个驱动电路即可完成与所有第一信号线的连接,从而可有效减少驱动电路的个数,降低显示装置的成本。
【IPC分类】G02F1/1362, G02F1/1345
【公开号】CN105487314
【申请号】CN201610008609
【发明人】赖政德, 王 泓, 周呈祺, 栗首, 荆耀秋
【申请人】京东方科技集团股份有限公司
【公开日】2016年4月13日
【申请日】2016年1月7日