源极驱动器及包括其的显示设备的制造方法

xiaoxiao2021-2-23  177

源极驱动器及包括其的显示设备的制造方法
【技术领域】
[0001]本发明涉及源极驱动器及包括其的显示设备。
【背景技术】
[0002]随着半导体技术的迅速发展,显示设备的尺寸和重量被减小。例如液晶显示(LCD)或有机发光二极管显示(0LED)的平板显示设备能够更容易的减小尺寸和重量,且相对消耗功率低。因此,用于显示设备的驱动装置(例如,源极驱动器和栅极驱动器)也需要低的消耗功率。
[0003][现有技术文件]
[0004][专利文件]
[0005](专利文件1)KR 10-2012-0059351(公开日为 2012 年 6 月 18 日)

【发明内容】

[0006]多种实施例是针对具有低功率消耗的源极驱动器。
[0007]此外,多种实施例是针对具有低功率消耗的显示设备。
[0008]在一个实施例中,本发明的源极驱动器可包括:输出缓冲单元,其包括由第一掉电信号(first power down signal)控制的一对输出缓冲器、由第二掉电信号(second powerdown signal)控制的另一对输出缓冲器;和电荷共享单元,其配置为当第一或第二掉电信号启用时,控制输出缓冲器以共享电荷,所述一对输出缓冲器和另一对输出缓冲器中的输出缓冲器被以相同的驱动范围驱动。
[0009]在一个实施例中,本发明的源极驱动器可包括:第一输出缓冲器,其被第一掉电信号控制,并与第一输出端子耦合;第二输出缓冲器,其被不同于第一掉电信号的第二掉电信号控制,并与不同于第一输出端子的第二输出端子耦合;和第一电荷共享开关,其在第一和第二输出端子之间耦合。在第一期间,所述第一和第二掉电信号可被禁用,并且在不同于第一期间的第二期间,所述第一掉电信号可被禁用,所述第二掉电信号可被启用,第一电荷共享开关可被打开,并且第一输出缓冲器可向第一和第二输出端子提供相同的电压。
[0010]在一个实施例中,本发明提供了一种显示设备,包括源极驱动器,其与显示面板的多个数据线耦合。其中源极驱动器可包括:第一输出缓冲器,其被第一掉电信号控制,并与第一输出端子耦合;第二输出缓冲器,其被不同于第一掉电信号的第二掉电信号控制,并与第二输出端子耦合;和第一电荷共享开关,其在第一和第二输出端子之间耦合。在第一期间,所述第一和第二掉电信号可被禁用,并且在不同于第一期间的第二期间,所述第一掉电信号可被禁用,所述第二掉电信号可被启用,第一电荷共享开关可被打开,并且第一输出缓冲器可向第一和第二输出端子提供相同的电压。
[0011]所述第一期间可包括正常显示期间,并且第二期间可包括空白期间。
【附图说明】
[0012]图1是根据本发明实施例描绘源极驱动器的一部分的框图;
[0013]图2是描述图1中的源极驱动器的驱动方法的框图;
[0014]图3是根据本发明另一实施例描绘源极驱动器的一部分的框图;
[0015]图4是根据本发明另一实施例描绘源极驱动器的一部分的框图;
[0016]图5是根据本发明另一实施例描绘源极驱动器的框图;
[0017]图6是根据本发明实施例描绘显示设备的框图。
【具体实施方式】
[0018]本发明的具体实施例将参照附图作更详细描述。然而,本公开可以以不同形式实施,并且不应该以实施例中的描述的构造作为限定。相反,提供这些实施例,以便公开的清楚和完整,并且对本领技术人员充分表达公开范围。贯穿本公开,遍及各种附图和实施例中的相同附图标记指代相同部分。
[0019]当一个元件被提到“连接到”或“耦合到”另一个元件,这可能表明前一个元件直接连接或親合后一个元件或在两个元件之间插入另一个元件。在另一方面,当一个元件被提到“直接连接到”或“直接耦合到”另一个元件,这可能表明在它们之间没有元件插入。贯穿本公开,相同附图标记指代相同元件。并且,“和/或”包括描述中的每一个项目和其中一个或多个的组合。
[0020]虽然例如第一、第二的术语用于描述各种元件、部件和/或部分,所述元件、部件和/或部分并不限制于所述术语。所述术语只用于将一个以及、部件或部分与另一个元件、部件或部分进行区分。因此,下面描述的第一元件、第一部件或第一部分可表示在本发明的范围之内的第二元件、第二部件或第二部分均。
[0021]用于本说明书的术语只是用来解释实施例的,并不作为对于本发明的限制。在说明书中,除非有相反的限定,单数形式的术语可能包括复数形式。用于说明书中的“包括”或“包含”是指定部件、步骤、操作和/或元件,但不排除其他的部件、步骤、操作和/或元件。
[0022]如果术语定义为不同的含义,本发明涉及的用于说明书中的所有术语以本领域技术人员通常理解的含义使用。所述术语包括技术和科学术语。进一步的,通常使用的字典定义的术语一定不能作理想的或夸大的分析,除非说明书中定义。
[0023]图1是根据本发明实施例描绘源极驱动器的一部分的框图。
[0024]如图1所示,根据本发明实施例的源极驱动器10包括输出缓冲单元、输出单元120、电荷共享单元130和输出端子141至144。所述输出缓冲单元包括多个输出缓冲器111至 114。
[0025]例如,所述多个输出缓冲器111至114可包括第一至第四输出缓冲器111至114。所述第一至第四输出缓冲器111至114可与输出端子141至144——对应的耦合。如图1阐明四个输出缓冲器111至114,但本发明不仅限于此。S卩,输出缓冲器111至114的数量的改变取决于通道的数量。
[0026]每一条通道CH1至CH4可指示区分各数据线的区域。所述通道CH1至CH4包括输出端子141至144、输出缓冲器111至114、和将输出缓冲器111至114分别与输出端子141至144连接的路径。每一条通道CH1至CH4耦合至相应的数据线。
[0027]输出缓冲器111至114可将数据电压0UT1至0UT4通过输出端子141至144输出到对应的数据线。
[0028]第一和第三输出缓冲器111和113可作为正输出缓冲器,第二和第四输出缓冲器112和114可作为负缓冲输出器。第一和第三输出缓冲器111和113从正数模转换器(PDAC)接收正电压PV1和PV2,并且分别输出正数据电压0UT1和0UT3。第二和第四输出缓冲器112和114从负数模转换器(NDAC)中接收负电压NV1和NV2,并且分别缓冲和输出负数据电压0UT2和0UT4。
[0029]—对第一和第二输出缓冲器111和112可被第一掉电信号PD1控制,同时,另一对第三和第四输出缓冲器113和114可被不同于第一掉电信号PD1的第二掉电信号PD2控制。例如,在空白期间,第二掉电信号PD2被启用而第一掉电信号PD1被禁用。作为正输出缓冲器的第一和第三输出缓冲器111和113具有相同的驱动范围,并且作为负输出缓冲器的第二和第四输出缓冲器112和114具有相同的驱动范围。
[0030]S卩,根据启用的第二掉电信号TO2,第三和第四输出缓冲器113和114可进入掉电模式。当第三和第四输出缓冲器113和114进入掉电模式时,输出缓冲器113和114的电流消耗为零,并且第三和第四输出缓冲器113和114的输出可设置为浮动状态。
[0031]输出单元120可包括多个数据线开关121至124。第一数据线开关121设置在第一输出缓冲器111和第一输出端子141之间,第二数据线开关122设置在第二输出缓冲器112和第二输出端子142之间,第三数据线开关123设置在第三输出缓冲器和113和第三输出端子143之间,并且第四数据线开关124设置在第四输出缓冲器114和第四输出端子144之间。多个数据线开关121至124可响应于第一开关信号SW1打开/关闭。第一开关信号SW1可包括通过转换源极输出启动信号SOE(source output enable signal)所获得的信号。
[0032]电荷共享单元130可包括多个电荷共享开关131和132。电荷共享单元130响应于第二开关信号SW2控制第一和第三输出缓冲器111和113以及第二和第四输出缓冲器112和114以共享电荷,在一对第一和第二输出缓冲器111和112和另一对第三和第四缓冲器113和114中的第一和第三输出缓冲器111和113以及第二和第四输出缓冲器112和114具有相同的驱动范围。第二开关信号SW2可被定义成在显示设备的空白期间启动的信号。例如,当第一或第二掉电信号PD1或PD2启动时,第二开关信号SW2启动。
[0033]电荷共享单元130可将接收具有相同极性的数据电压的多个通道CH1至CH4耦合。例如,第一电荷共享开关131可在第一和第三通道CH1和CH3之间耦合,并且第二电荷共享开关132可在第二和第四通道CH2和CH4之间耦合。
[0034]多个电荷共享开关131和132可响应于第二开关信号SW2而打开/关闭。
[0035]进一步的,第一和第二电荷共享开关131和132的打开/关闭根据操作期间决定。例如,在第一期间(例如正常显示期间),第一和第二电荷共享开关131和132都关闭。进一步的,在第二期间(例如空白期间),第一和第二电荷共享开关131和132都打开。即,第一和第三通道CH1和CH3可电气短路,并且第二和第四通道CH2和CH4可电气短路。
[0036]因此,在空白期,第一掉电信号PD1被禁用,并且第二掉电信号PD2被启用。即,第一和第三输出缓冲器111和112执行正常运行 ,并且第二和第四输出缓冲器113和114进入掉电模式。此时,由于第一和第二电荷共享开关131和132被打开,第一输出缓冲器111可向第一和第三通道CH1和CH3提供相同电压。同样的,第二输出缓冲器112向第二和第四通道CH2和CH4提供相同电压。图2是描述图1中的源极驱动器的驱动方法的时序图。
[0037]参见图1至图2,第一期间I可对应于正常发光期间,并且第二期间II可对应于空白期间。
[0038]在第一期间I,第一掉电信号PD I和第二掉电信号PD2被禁用(例如,低电平)。因此,第一至第四输出缓冲器111至114执行正常运行。S卩,由于第一和第三输出缓冲器111和113是正输出缓冲器,数据电压OUTl和0UT3可在数据电压OUTl和0UT3高于普通电压Vcom的区域摆动。进一步的,由于第二和第四输出缓冲器112和114是负输出缓冲器,数据电压0UT2和0UT4可在数据电压0UT2和0UT4低于普通电压Vcom的区域摆动。源极输出启动信号SOE周期性地启动以决定输出数据电压OUTl和0UT4的输出时序。同上所述,第一开关信号SWl可包括通过转换源极输出启动信号SOE所获得的信号。因此,每当源极输出启动信号SOE启动到高电平,输出缓冲器111至114输出第一至第四数据电压OUTl至0UT4。
[0039]第二开关信号SW2被禁用(例如,低电平)。因此,多个电荷共享开关131和132关闭。因此,通道CHl至CH4彼此之间相互电气隔离,并且通道CHl至CH4可从对应的输出缓冲器111至114接收缓冲电压OUTl至0UT4。
[0040]在第二期间II,第一掉电信号PDl保持禁用状态,并且第二掉电信号PD2启用(例如,高电平)。因此,第三和第四输出缓冲器113和114进入掉电模式。
[0041]进一步的,第二开关信号SW2启用(例如,高电平)。因此多个电荷共享开关131和132被打开。S卩,第一和第三通道CHl和CH3电气短路,并且第二和第四通道CH2和CH4电气短路。
[0042]因此,第一输出缓冲器111可向第一和第三通道CHl和CH3提供相同电压。第二输出缓冲器112可向第二和第四通道CH2和CH4提供相同电压。
[0043]在第二期间II,s输出缓冲器可向t通道提供电压,其中t是等于或大于2的自然数,s是小于t的自然数。图1阐明两个输出缓冲器111和112向四个通道CHl至CH4提供电压,但本发明不限于此。当数据电压OUTl至0UT4不需要分为正电压和负电压,一个输出缓冲器(例如,111)可向四个通道CHl至CH4提供电压。
[0044]因此,由于在第二期间II使用的输出缓冲器111和112的数量小于在第一期间I使用的输出缓冲器111至114的数量,第二期间II的能量消耗将被减少。
[0045]图3是根据本发明的另一实施例描述源极驱动器的一部分的框图。接下来将集中在与图1、图2的不同之处的描述。
[0046]参见图3,根据本发明实施例的源极驱动器11包括多个输出缓冲器111至118、输出单元120和电荷共享单元130。
[0047]例如,多个输出缓冲器111至118可包括第一至第八输出缓冲器111至118。第一至第八输出缓冲器111至118可与通道CHl至CH8 —一对应的耦合。第一、第三、第五和第七输出缓冲器111、113、115和117可作为正输出缓冲器,并且第二、第四、第六和第八输出缓冲器112、114、116和118可作为负缓冲输出器。
[0048]第一、第二、第七和第八输出缓冲器111、112、117、118可被第一掉电信号PDl控制,并且第三至第六输出缓冲器113至116可被不同于第一掉电信号roi的第二掉电信号PD2控制。
[0049]输出单元120可包括多个数据线开关121至128。多个数据线开关121至128可响应于第一开关信号SWl打开/关闭。
[0050]电荷共享单元130可包括多个电荷共享开关131至136。电荷共享单元130可与接收具有相同极性的数据电压的多个通道CHl至CH8耦合。例如,第一电荷共享开关131可在第一和第三通道CHl和CH3之间耦合,并且第二电荷共享开关132可在第二和第四通道CH2和CH4之间耦合。第三电荷共享开关133可在第三和第五通道CH3和CH5之间耦合,并且第四电荷共享通道134可在第四和第六通道CH4和CH6之间耦合。第五电荷共享开关135可在第五和第七通道CH5和CH7之间耦合,第六电荷共享开关136可在第六和第八通道CH6和CH8之间耦合。
[0051]在空白期间,第一掉电信号PDl被禁用,并且第二掉电信号PD2被启用。在空白期间可以设置输出缓冲器111、112、117和118运行,输出缓冲器113、114、115和116进入掉电模式。换句话说,第三至第六通道CH3至CH6可设置在第一和第二通道CHl和CH2与第七和第八通道CH7和CH8之间,或与第一、第二、第七和第八通道CH1、CH2、CH7和CH8耦合的显示面板中的数据线可设置在显示面板的两侧。
[0052]因此,从设置在两侧的输出缓冲器111和117输出的数据电压OUTl和0UT7也被供应至通道013和015,通道013和015与设置在内部的输出缓冲器113和115相对应。进一步的,从设置在两侧的输出缓冲器112和118输出的数据电压0UT2和0UT8也被供应至通道CH4和CH6,通道CH4和CH6与设置在内部的输出缓冲器114和116相对应。
[0053]图4是根据本发明的另一实施例描述源极驱动器的一部分的框图。以下将集中在与图3的不同之处的描述。
[0054]参见图4,根据本发明的实施例的源极驱动器12的第三和第四输出缓冲器113和114可被第一掉电信号PDl控制,并且其他输出缓冲器111、112和115至118可被第二掉电信号PD2控制。
[0055]同上所述,在空白期间,第二掉电信号PD2被启用,并且第一掉电信号保持禁用状态。因此,在空白期间,第三输出缓冲器113可向通道CH1、CH5和CH7提供和CH3同样的电压,通道CH1、CH5和CH7与其他正输出缓冲器111、115、117相对应。第四输出缓冲器114可向通道CH2、CH6和CH8提供和CH4同样的电压,通道CH2、CH6和CH8与其他负输出缓冲器112、116、118相对应。
[0056]如图1至4所示,多个正输出缓冲器可与多个正通道一一对应。进一步的,多个负输出缓冲器可与多个负通道一一对应。在第一期间(例如,正常显示期间),多个正输出缓冲器向多个与其对应的正通道提供电压,并且多个负输出缓冲器可向多个与其对应的负通道提供电压。然而,在第二期间(例如,空白期间),一部分正输出缓冲器可向所有正通道提供电压,并且一部分负输出缓冲器可向所有负通道提供电压。因此,第二期间II的功率消耗可被最小化。
[0057]图5是根据本发明的另一实施例描述源极驱动器的框图。图5阐明利用数据驱动集成电路DICl实施图1至图4中描述的源极驱动器的例子。
[0058]参见图5,数据驱动集成电路DICl包括移位寄存器221、第一锁存器阵列222、第二锁存器阵列223、伽马补偿电压产生单元224、数模转换器(DAC) 225、缓冲电路226和电荷共享电路227。
[0059]移位寄存器221响应于源极启动脉冲SSP启动,并根据源极采样时钟SSC移位取样信号。进一步的,当超过包含于第一锁存器阵列222中的锁存器的数量的数据被提供时,移位寄存器221生成进位信号CAR。
[0060]第一锁存器阵列222响应于从移位寄存器221连续输入的采样信号,采样从定时器输入的数字视频数据RGB,锁存基于一条水平线的数据RGB,并同时输出一条水平线的数据。
[0061]在源极输出启动信号SOE的逻辑低期间,第二锁存器阵列223锁存从第一寄存器阵列222输入的一条水平线的数据,同时输出数字视频数据RGB作为其他数据驱动集成电路的第二锁存器阵列223。
[0062]伽马补偿电压产生单元224通过等级的数量将多个伽马基准电压细分,等级的数量可表达为数字视频数据RGB的比特数,并且伽马补偿电压产生单元224生成与各等级对应的正伽马补偿电压VGH和负伽马补偿电压VGL。
[0063]数模转换器(DAC) 225包括:被提供正伽马补偿电压VGH的正解码器,被提供负伽马补偿电压VGL的负解码器,和响应于极性控制信号POL选择正解码器的输出和负解码器的输出的多路器。正解码器解码从第二锁存器阵列223输出的数字视频数据RGB,并且输出与数据的等级值对应的正伽马补偿电压VGH。负解码器解码从第二锁存器阵列223输入的数字视频数据RGB,并且输出与数据的等级值对应的负伽马补偿电压VGL。多路器响应于极性控制信号POL选择正伽马补偿电压VGH和负伽马补偿电压VGL。
[0064]缓冲电路226包括图1中的输出缓冲器111至114。多个输出缓冲器111至114使由数模转换器(DAC) 225提供的模拟数据电压的信号衰减最小化。输出缓冲器111至114可被第一或第二掉电信号PDl或PD2控制。在空白期间,只有被第二掉电信号PD2控制的输出缓冲器(例如,113和114)可进入掉电模式。
[0065]电荷共享电路227包括图1中的输出单元120和电荷共享单元130。特别是,电荷共享单元130可包括多个图1中的电荷共享开关131和132。在第二期间(例如,空白期间)和有选择的短通道,电荷共享开关131和132被打开。[0066]图6是根据本发明实施例描述的显示设备的框图。图6阐明应用了图1至5描述的源极驱动器的显示设备。为方便描述,LCD设备将被作为例子。然而,显示设备可以被应用到如OLED的平板显示设备上。
[0067]参见图6,根据本发明的实施例的显示设备包括显示面板20、定时器21、源极驱动器22和栅极驱动器23。
[0068]例如,显示面板20包括设置在两个玻璃基片之间的液晶。显示面板20包括mXn的液晶格Clc,液晶格Clc设置为基于数据线Dl至Dm和栅极线Gl至Gn的交叉结构的矩阵形状,其中m和η均为正整数。
[0069]显示面板20的底部玻璃基片具有形成在其中的像素阵列,像素阵列包括m数据线Dl至Dm、η栅极线Gl至Gn、TFTs、与各TFTs连接的液晶格Clc的像素电极1、和存储电容器 Cst0
[0070]显示面板20的顶部玻璃基片可包括黑色矩阵、滤光镜和形成在其上的普通电极
2。普通电极2以垂直电场驱动模式例如TN(扭曲向列)模式或VA(垂直对齐)模式形成在顶部玻璃基板上,并且普通电极2和像素电极I以水平电场驱动模式例如IPS (面内转换)模式或FFS (边缘场开关)模式形成在底部玻璃基板上。
[0071]被包括在显示面板20中的每个顶部的和底部的玻璃基片具有附着在其上的偏振板(polarizing plate)和与液晶接触的在其内表面形成的定向膜(alignment film)。偏振板以直角穿过光轴,定向膜可做设置预倾角用。
[0072]源极驱动器22可包括图1至图5中描述的一个或多个源极驱动器。源极驱动器22在定时器21的控制下锁存数字视频数据RGB,并且源极驱动器22通过将数字视频数据转换为模拟正/负伽马电压,生成正/负数据电压。源极驱动器22向数据线Dl至Dm提供数据电压。数据驱动集成电路可安装在TCP (带载封装)上,并且通过TAB(卷带自动结合)工艺结合到显示面板20的底部玻璃基片上。
[0073]栅极驱动器23包括移位寄存器、用于将移位寄存器的输出信号转化为适于液晶格的TFT驱动的摆动的电平位移器、和连接在电平位移器和栅极线Gl至Gn之间的输出缓冲器。栅极驱动器23在定时器21的控制下连续向栅极线Gl至Gn提供具有一个水平期间的脉冲宽度的扫描脉冲。栅极驱动器23可安装在TCP上,并且通过TAB工艺结合在显示面板20的底部的玻璃基片上,或直接通过GIP (面板上的栅极驱动器)工艺与像素阵列形成在底部的玻璃基片上。
[0074]定时器21根据显示面板20重新排列由系统主板(图中未示出)输入的数字视频数据RGB,并且向源极驱动器22提供重新排列的数据。定时器21从系统主板接收时序信号,例如垂直/水平同步信号Vsync/Hsync、数据启动信号DE、或时钟信号CLK,并且生成用于控制源极驱动器22和栅极驱动器23的运行时序的控制信号。
[0075]用于控制源极驱动器22的数据时序控制信号包括源极启动脉冲SSP、源极采样时钟SSC、极性控制信号P0L、和源极输出启动信号S0E。源极启动脉冲SSP控制源极驱动器22的数据采样开始时序。源极采样时钟SSC是基于上升沿或下降沿在源极驱动器22中用于控制数据的采样时序的时钟信号。源极输出启动信号SOE控制源极驱动器22的输出时序。极性控制信号POL控制从源极驱动器22输出的数据电压的水平极性反转时序。极性控制信号POL的逻辑反向循环(logic invers1n cycle)被选为预设水平周期。例如,当源极驱动器22通过垂直的2点反转被控制时,极性控制信号POL的逻辑在两个水平周期的循环反转,并且当源极驱动器22通过垂直的I点反转被控制时,极性控制信号POL的逻辑在一个水平周期的循环反转。源极驱动器22中通过相同的通道连续输出的数据电压的极性反转循环取决于极性控制信号POL的逻辑反转循环。从源极驱动器22的相邻通道同时输出的数据电压的极性预设为基于预定的点(例如,一点)反转。
[0076]第一或第二掉电信号PDl或PD2可有选择的控制多个输出缓冲器的一部分进入掉电模式,并且第二开关信号SW2可将多个电荷共享开关有选择的打开/关闭。
[0077]用于控制栅极驱动器23的栅极时序控制信号包括栅极启动脉冲GSP,栅极移位时钟GSC,栅极输出启用信号GOE等。在一个帧周期,栅极启动脉冲GSP在帧周期启动时同时生成一次,并且生成第一栅极脉冲。栅极位移时钟GSC是通常输入到形成移位寄存器的多个阶段的时钟信号,并且移位栅极启动脉冲GSP。栅极输出启用信号GOE控制栅极驱动器23的输出。
[0078]以上所述的实施例仅仅是对本发明的优选实施方式进行描述,并非对本发明的范围进行限定,在不脱离本发明设计精神的前提下,本领域普通技术人员对本发明的技术方案作出的各种变形和改进,均应落入本发明权利要求书确定的保护范围内。
【主权项】
1.一种源极驱动器,包括 输出缓冲单元,其包括由第一掉电信号控制的一对输出缓冲器和由第二掉电信号控制的另一对输出缓冲器;和 电荷共享单元,其配置为当第一或第二掉电信号启用时,控制输出缓冲器以共享电荷,所述一对输出缓冲器和另一对输出缓冲器中的输出缓冲器被以相同的驱动范围驱动。2.根据权利要求1所述的源极驱动器,其中,所述第一和第二掉电信号在显示设备的空白期间被选择性地启用。3.根据权利要求1所述的源极驱动器,其中,所述输出缓冲单元包括: 第一输出缓冲器,其具有由第一掉电信号控制的正输出缓冲器和负输出缓冲器;和 第二输出缓冲器,其具有由第二掉电信号控制的正输出缓冲器和负输出缓冲器。4.根据权利要求3所述的源极驱动器,其中,所述电荷共享单元包括: 第一电荷共享开关,其配置为响应于开关信号,与正输出缓冲器的输出端子耦合;和 第二电荷共享开关,其配置为响应于开关信号,与负输出缓冲器的输出端子耦合。5.根据权利要求4所述的源极驱动器,其中,所述开关信号在当第一或第二掉电信号启用时启用。6.一种源极驱动器,包括 第一输出缓冲器,其被第一掉电信号控制,并与第一输出电子親合; 第二输出缓冲器,其被不同于第一掉电信号的第二掉电信号控制,并与不同于第一输出端子的第二输出端子親合;和 第一电荷共享开关,其在第一和第二输出端子之间耦合, 其中,在第一期间,所述第一和第二掉电信号被禁用,并且 在不同于第一期间的第二期间,所述第一掉电信号被禁用,所述第二掉电信号被启用,第一电荷共享开关被打开,并且第一输出缓冲器向第一和第二输出端子提供相同的电压。7.根据权利要求6所述的源极驱动器,其中,所述第一期间包括正常显示期间,并且所述第二期间包括空白期间。8.根据权利要求6所述的源极驱动器,其中,在第一期间,所述第一输出缓冲器向第一输出端子提供第一数据电压,所述第二输出缓冲器向第二输出端子提供第二数据电压,并且所述第一和第二数据电压具有相同的极性。9.根据权利要求6所述的源极驱动器,还包括: 第三输出缓冲器,其被第一掉电信号控制,并与不同于第一和第二输出端子的第三输出端子親合, 其中,所述第一电荷共享开关不与第三输出端子耦合。10.根据权利要求9所述的源极驱动器,还包括: 第四输出缓冲器,其被第二掉电信号控制,并与不同于第一至第三输出端子的第四输出端子耦合;和 第二电荷共享开关,其在第三和第四输出端子之间耦合, 其中,所述第一电荷共享开关不与第四输出端子耦合。11.根据权利要求10所述的源极驱动器,其中,所述第二电荷共享开关在第一期间关闭,并在第二期间打开。12.根据权利要求11所述的源极驱动器,其中,在第一期间,第三输出缓冲器向第三输出端子提供第三数据电压,第四输出缓冲器向第四输出端子提供第四数据电压,并且第三和第四数据电压彼此具有相同的极性,第三和第四数据电压与第一和第二数据电压具有不同的极性。13.根据权利要求6所述的源极驱动器,还包括: 第五输出缓冲器,其被第一掉电信号控制,并与不同于第一和第二输出端子的第五输出端子親合, 其中,所述第二输出缓冲器设置在第一和第五输出缓冲器之间。14.一种显不设备,包括: 源极驱动器,其与显示面板的多个数据线耦合, 其中,所述源极驱动器包括: 第一输出缓冲器,其被第一掉电信号控制,并与第一输出电子親合; 第二输出缓冲器,其被不同于第一掉电信号的第二掉电信号控制,并与第二输出端子耦合;和 第一电荷共享开关,其在第一和第二输出端子之间耦合, 其中,在第一期间,所述第一和第二掉电信号被禁用,并且 在不同于第一期间的第二期间,所述第一掉电信号被禁用,所述第二掉电信号被启用,第一电荷共享开关被打开,并且第一输出缓冲器向第一和第二输出端子提供相同的电压。15.根据权利要求14所述的显示设备,其中,所述第一期间包括正常显示期间,并且第二期间包括空白期间。
【专利摘要】本发明公开了一种源极驱动器和包括其的显示设备。本发明的源极驱动器可包括:输出缓冲单元,其包括由第一掉电信号控制的一对输出缓冲器和由第二掉电信号控制的另一对输出缓冲器;和电荷共享单元,其配置为当第一或第二掉电信号启用时,控制输出缓冲器以共享电荷,所述一对输出缓冲器和另一对输出缓冲器中的输出缓冲器被以相同的驱动范围驱动。
【IPC分类】G09G3/20
【公开号】CN105489149
【申请号】CN201510646099
【发明人】金永福, 金荣泰, 罗俊皞
【申请人】硅工厂股份有限公司
【公开日】2016年4月13日
【申请日】2015年10月8日
【公告号】US20160098951

最新回复(0)