移位寄存单元及驱动方法、栅极驱动电路和显示装置的制造方法
【技术领域】
[0001]本发明涉及显示装置领域,具体地,涉及一种移位寄存单元、该移位寄存单元的驱动方法,一种包括该移位寄存单元的移位寄存器、一种包括该移位寄存器的栅极驱动电路和一种包括该栅极驱动电路的显示装置。
【背景技术】
[0002]图1中所示的是移位寄存单元的一部分,如图所示,所述移位寄存单元包括上拉晶体管T1、存储电容C、时钟信号输入端CLK和信号输出端OUT。在移位寄存单元的输出阶段,上拉晶体管T1导通时,将通过时钟信号输入端CLK输入有效的信号输出至信号输出端OUT。在移位寄存单元工作周期的某些阶段(例如,移位寄存单元的复位阶段),需要控制上拉晶体管T1截止,以避免在此阶段信号输出端存在输出,需要使得上拉晶体管T1的栅源电压差为0。
[0003]但是,随着显示装置的使用,存在上拉晶体管T1无法正常截止的情况,从而会导致异常显示。
【发明内容】
[0004]本发明的目的在于提供一种移位寄存单元、该移位寄存单元的驱动方法,一种包括该移位寄存单元的移位寄存器、一种包括该移位寄存器的栅极驱动电路和一种包括该栅极驱动电路的显示装置。所述移位寄存单元不会出现异常显示。
[0005]为了实现上述目的,作为本发明的一个方面,提供一种移位寄存单元,所述移位寄存单元包括上拉模块、时钟信号输入端、存储模块和信号输出端,所述上拉模块的输入端与所述时钟信号输入端电连接,所述上拉模块的输出端与所述信号输出端电连接,所述存储模块的一端与所述信号输出端电连接,其中,所述移位寄存单元还包括控制电压信号输入端和漏电抑制模块,所述漏电抑制模块的输出端与所述上拉模块的控制端相连,所述漏电抑制模块的第一输入端与所述控制电压信号输入端相连,所述漏电抑制模块的第二输入端与所述存储模块的另一端相连,当所述漏电抑制模块的控制端接收到有效电压信号时,将所述漏电抑制模块的第二输入端与所述上拉模块的控制端导通,当所述漏电抑制模块的控制端接收到无效电压信号时,将所述漏电抑制模块的第一输入端与所述上拉模块的控制端导通,其中,当所述上拉模块的控制端接收到的电压与所述上拉模块的输入端接收到的电压的压差不大于预设值时,所述上拉模块的输入端和输出端导通。
[0006]优选地,所述漏电抑制模块的控制端与所述漏电抑制模块的第二输入端形成为一体且与所述存储模块的另一端相连。
[0007]优选地,所述漏电抑制模块包括第一开关元件和第二开关元件,
[0008]所述第一开关元件的控制端与所述漏电抑制模块的控制端相连,所述第一开关元件的输入端与所述漏电抑制模块的第一输入端相连,所述第一开关元件的输出端与所述漏电抑制抑制模块的输出端相连,所述第一开关元件能够在所述第一开关元件的控制端接收到无效电压信号时将所述第一开关元件的输入端和输出端导通;
[0009]所述第二开关元件的输入端与所述第一开关元件的控制端相连,所述第二开关元件的输出端与所述第一开关元件的输出端相连,所述第二开关元件能够在输入端接收到有效电压信号时将所述第二开关元件的输入端和输出端导通。
[0010]优选地,所述第一开关元件包括薄膜晶体管,所述第一开关元件的栅极形成为所述第一开关元件的控制端,所述第一开关元件的第一极形成为所述第一开关元件的输入端,所述第一开关元件的第二极形成为所述第一开关元件的输出端。
[0011]优选地,所述第二开关元件包括薄膜晶体管,所述第二开关元件的栅极和该第二开关元件的第一极相连,并形成为所述第二开关元件的输入端,所述第二开关元件的第二极形成为所述第二开关元件的输出端。
[0012]优选地,所述上拉模块包括上拉晶体管,所述上拉晶体管的栅极形成为所述上拉模块的控制端,所述上拉晶体管的第一极形成为所述上拉模块的输入端,所述上拉晶体管的第二极形成为所述上拉模块的输出端。
[0013]优选地,所述上晶体管为N型晶体管。
[0014]优选地,所述存储模块包括存储电容。
[0015]作为本发明的另一个方面,提供一种移位寄存器,所述移位寄存器包括级联的多级移位寄存单元,其中,所述移位寄存单元为本发明所提供的上述移位寄存单元。
[0016]作为本发明的还一个方面,提供一种栅极驱动电路,所述栅极驱动电路包括移位寄存器,其中,所述移位寄存器为本发明所提供的上述移位寄存器。
[0017]作为本发明的又一个方面,提供一种显示装置,所述显示装置包括栅极驱动电路,其中,所述栅极驱动电路为本发明所提供的上述栅极驱动电路。
[0018]作为本发明的再一个方面,提供一种移位寄存单元的驱动方法,其特征在于,所述移位寄存单元为本发明所提供的上述的移位寄存单元,所述驱动方法的每个工作周期都包括:
[0019]在充电阶段,向时钟信号输入端提供无效电压信号,向控制电压信号输入端提供控制电压信号,向所述漏电抑制模块的控制端提供有效电压信号;
[0020]在输出阶段,向所述时钟信号输入端提供有效电压信号,向所述控制电压信号输入端提供控制电压信号,向所述漏电抑制模块控制端提供有效电压信号;
[0021]在输出下拉阶段,向所述时钟信号输入端提供无效电压信号,向所述控制电压信号输入端提供所述控制电压信号,向所述漏电抑制模块的控制端提供无效电压信号,其中,
[0022]所述控制电压信号的极性与无效的时钟信号极性相同,且所述控制电压信号的极性与无效的时钟信号的极性相同,且所述控制电压信号的绝对值大于无效的时钟信号的绝对值。
[0023]优选地,当所述上拉模块包括所述上拉晶体管、且所述上拉晶体管为N型晶体管时,通过所述时钟信号输入端输入的时钟信号的低电平为-8V,通过所述控制电压信号输入端输入的控制电压信号为-12?-16V。
[0024]在本发明所提供的移位寄存单元工作时,在输出拉低阶段,可以通过控制电压信号输入端输入确保上拉模块断开的控制电压信号,并通过漏电抑制模块将控制电压信号输入端输入的控制电压信号提供至上拉模块的控制端,从而可以确保上拉模块的输入端与信号输出端断开,以防止漏电流的产生。
【附图说明】
[0025]附图是用来提供对本发明的进一步理解,并且构成说明书的一部分,与下面的【具体实施方式】一起用于解释本发明,但并不构成对本发明的限制。在附图中:
[0026]图1是现有的移位寄存单元的一部分的示意图;
[0027]图2是本发明所提供的移位寄存单元的一部分的示意图;
[0028]图3是本发明所提供的移位寄存单元的一种【具体实施方式】的一部分的示意图;
[0029]图4是本发明所提供的移位寄存单元在工作时,各个信号的时序图。
[0030]附图标记说明
[0031]100:上拉模块200:存储模块
[0032]300:漏电抑制模块
【具体实施方式】
[0033]以下结合附图对本发明的【具体实施方式】进行详细说明。应当理解的是,此处所描述的【具体实施方式】仅用于说明和解释本发明,并不用于限制本发明。
[0034]在本方中,所谓的“有效电平信号”是指能够控制上拉模块的输入端和输出端导通的信号,所谓的“无效电平信号”是指能够控制上拉模块的输入端和输出端断开的信号。
[0035]作为本发明的一个方面,提供一种移位寄存单元,如图2所示,所述移位寄存单元包括上拉模块100、时钟信号输入端CLK、存储模块200和信号输出端OUT。上拉模块100的输入端与时钟信号输入端CLK电连接,上拉模块100的输出端与信号输出端OUT电连接,存储模块100的一端与信号输出端OUT电连接。其中,所述移位寄存单元还包括控制电压信号输入端VGL和漏电抑制模块300,该漏电抑制模块300的输出端与上拉模块100的控制端相连,漏电抑制模块300的第一输入端与控制电压信号输入端VGL相连,漏电抑制模块300的第二输入端与存储模块200的另一端相连。当漏电抑制模块300的控制端接收到有效电压信号时,将漏电抑制模块300的第二输入端与上拉模块100的控制端导通;当漏电抑制模块300的控制端接收到无效电压信号时,将该漏电抑制模块300的第一输入端与上拉模块100的控制端导通。其中,当上拉模块100的控制端接收到的电压与上拉模块100的输入端接收到的电压的压差不大于预设值时,上拉模块100的输入端和输出端导通。
[0036]当本发明所提供的移位寄存单元用于显示装置中时,可以向控制电压信号输入端VGL提供一个控制电压信号。并且,存储模块200的另一端形成为所述移位寄存单元的上拉节点PU。
[0037 ]当漏电抑制模块300的第一输入端与上拉模块100的控制端导通时,控制电压信号输入端VGL与上拉模块100的控制端导通,此时,可以通过控制电压信号输入端VGL输入一个无效电压信号,从而可以使得上拉模块100的输入端和输出端断开。
[0038]当漏电抑制模块300的第二输入端与上拉模块100的控制端导通时,上拉节点PU与上拉模块100的控制端导通。如果上拉节点PU的电平足够高,那么上拉模块100的输入端和输出端则可以导通。
[0039]通过控制漏电抑制模块300的第一输入端与输出端导通的时间、以及通过设计控制电压信号输入端VGL输入的控制电压信号的大小,则可以实现控制上拉模块100的控制端接收到的电压,进而实现控制上拉模块100的通断。
[0040]本发明所提供的移位寄存单元用于显示装置中,下面结合图4中的信号时序图对本发明所提供的移位寄存单元的工作周期进行详细的介绍。
[0041 ]当所述移位寄存单元工作时,向控制电压信号输入端VGL输入控制电压信号,该控制电压信号的极性与无效的时钟信号的极性相同,且控制电压信号的绝对值大于无效的时钟信号的绝对值。
[0042]容易理解的是,所述移位寄存单元包括信号输入端,在图4中,IN表示的信号时序图即为通过所述信号输入端输入的信号的时序。如图中所示,可以始终向控制电压信号输入端VGL输入
[0043]在预充电阶段tl,时钟信号输入端CLK输入的时钟信号为无效电压信号,此时,通过信号输入端向储能模块200充入有效电压信号,使得上拉节点PU的电位达到有效电压信号。在此阶段,可以向漏电抑制模块200的控制端提供有效电压信号,从而将漏电抑制模块200的第二输入端与上拉模块100的控制端导通,S卩,将上拉节点PU与上拉模块100的控制端导通。由于上拉节点PU此时的电压为有效电压,因此,上拉模块100的输入端和输出端导通,使得信号输出端OUT输出无效的时钟信号。
[0044]在输出阶段t2,通过时钟信号输入端CLK输入有效的时钟信号,输入端与存储模块200断开,在存储模块200的自举作用下,使得上拉节点处的电压仍然为有效电压。在此阶段,向漏电抑制模块300的控制端提供有效信号,使得漏电抑制模块300的第二输入端(SP,上拉节点PU)与上拉模块100的控制端导通,因此,上拉模块100的控制端为有效电压,因此,漏电抑制模块300的第二输入端与上拉模块100的控制端导通。因此,上拉模块100的输入端与信号输出端OUT导通,使得信号输出端OUT输出有效的信号。
[0045]在输出拉低阶段t3,可以向漏电抑制模块300的控制端提供无效电压信号,从而使得漏电抑制模块300的第一信号输入端与上拉模块100的控制端导通,通过控制电压信号输入端VGL输入的控制电压信号被输送至上拉模块100,从而可以确保上拉模块100的输入端断开,防止上拉模块100的输入端也输出端之间出现影响正常输出信号的漏电流,从而可以防止非正常显示的出现。
[0046]由此可知,在本发明所提供的移位寄存单元工作时,在输出拉低阶段,可以通过控制电压信号输入端VGL输入确保上拉模块100断开的控制电压信号,并通过漏电抑制模块300将控制电压信号输入端VGL输入的控制电压信号提供至上拉模块100的控制端,从而可以确保上拉模块100的输入端与信号输出端断开,以防止漏电流的产生。
[0047]在本发明中,对漏电抑制模块300的具体结构并没有特殊的限制。为了简化结构,优选地,如图2所示,漏电抑制模块300的控制端与该漏电抑制模块300的第二输入端形成为一体,并且都与存储模块200的另一端(S卩,上拉节点PU)相连。
[0048]在本发明中,对漏电抑制模块300的具体结构也没有特殊的限制,例如,如图3中所示,漏电抑制模块300包括第一开关元件T3和第二开关元件T2。
[0049]第一开关元件T3的控制端与存储模块200的控制端相连,第一开关元件T3的输入端与控制电压信号输入端VGL相连,第一开关元件T3的输出端与上拉模块100的控制端相连,第一开关元件T3能够在该第一开关元件T3的控制端接收到无效电压信号时将该第一开关元件T3的输入端和输出端导通。
[0050]第二开关元件Τ2的输入端与该第一开关元件Τ2的控制端相连,第二开关元件Τ2的输出端与第一开关元件Τ3的输出端相连,第二开关元件Τ2能够在其输入端接收到有效电压信号时将该第二开关元件Τ2的输入端和输出端导通。
[0051]当接收到有效电压信号时,第一开关元件Τ3是截止的,第二开关元件Τ2是导通的,当接收到无效电压信号时,第一开关元件Τ3是导通的,第二开关元件Τ2是截止的。
[0052]作为本发明的一种优选实施方式,如图3中所示,第一开关元件Τ3包括薄膜晶体管,第一开关元件Τ3的栅极形成为该第一开关元件的控制端,第一开
关元件Τ3的第一极形成为该第一开关元件Τ3的输入端,第一开关元件Τ3的第二极形成为该第一开关元件Τ3的输出端。
[0053]容易理解的是,当第一开关元件Τ3的控制端接收到有效电压信号时,该第一开关元件Τ3的输入端和输出端之间是断开的,当第一开关元件Τ3的控制端接收到无效电压信号时,该第一开关元件Τ3的输入端和输出端导通。例如,当有效电压信号为高电平信号时,第一开关元件Τ3可以为Ρ型晶体管。
[0054]在本发明中,对第二开关元件Τ2的具体结构并没有特殊的限制。例如,第二开关元件Τ2可以为二极管。当有效电压信号为高电平信号时,第二开关元件Τ2的阳极与上拉节点PU相连,第二开关元件Τ2的阴极与上拉模块100的控制端相连。
[0055]为了便于制作,优选地,第二开关元件Τ2可以包括薄膜晶体管,第二开关元件Τ2的栅极和该第二开关元件Τ2的第一极相连,并形成为该第二开关元件Τ2的输入端,第二开关元件Τ2的第二极形成为该第二开关元件Τ2的输出端。第二开关元件Τ2的栅极和第一极相连,形成为二极管连接。
[0056]容易理解的是,第二开关元件Τ2的栅极接收到有效电压信号时,第二开关元件Τ2的输入端与输出端导通,当第二开关元件Τ2接收到无效电压信号时,第二开关元件Τ2的输入端与输出端断开。当有效电压信号为高电平信号时,第二开关元件Τ2则可以为Ν型晶体管,当有效电压晶体管为低电平信号时,第二开关元件Τ2则可以为Ρ型晶体管。
[0057]由此可知,当第一开关元件Τ3和第二开关元件Τ2均为薄膜晶体管时,二者的类型是不相同的。如果第一开关元件Τ3为Ρ型晶体管,第二开关元件Τ2则为Ν型晶体管。如果第一开关元件Τ3为Ν型晶体管,第一开关元件Τ1则为Ρ型晶体管。
[0058]在本发明中,对上拉模块100的具体结构并不做特殊的限制,优选地,如图3中所示,上拉模块100可以包括上拉晶体管Τ1,该上拉晶体管Τ1的栅极形成为上拉模块100的控制端,上拉晶体管Τ1的第一极形成为上拉模块100的输入端,上拉晶体管Τ1的第二极形成为上拉模块100的输出端。
[0059]如图3中所示,上拉晶体管Τ1的栅极与漏电抑制模块200的输出端那项链,上拉晶体管Τ1的第一极与时钟信号输入端CLK相连,上拉晶体管Τ1的第二极与信号输出端OUT相连。
[0060]在这种情况中,所述预设值则为上拉晶体管T1的阈值电压。
[0061]当上拉晶体管T1为N型晶体管时,理论上,当上拉晶体管T1的栅源压差(S卩,上拉晶体管T1的栅极和第一极之间的压差)为0时,上拉晶体管T1是截止的。为了避免漏电流的产生,可以将上拉晶体管T1的控制端电压设置成更低的电压,从而可以使得上拉晶体管T1的栅源压差小于0,从而可以确保上拉晶体管T1关闭,避免漏电流的产生。
[0062]例如,通过时钟信号输入端CLK输入的时钟信号的低电平电压为-8V时,可以向控制电压信号输入端VGL提供小于_8 V的电压,例如,可以向控制电压信号输入端VGL提供-16V?-12V之间的电压,以确保上拉晶体管T1能够关闭。
[0063]作为本发明的一种实施方式,上晶体管T1为N型晶体管。相应地,有效电压信号为高电平信号,无效电压信号为低电平信号。相应地,第二开关元件T2可以是N型晶体管,第一开关元件T1可以是P型晶体管。
[0064]在本发明中,对存储模块200的具体结构也没有特殊的限制,只要能够在预充电阶段存储电荷、在输出阶段保证上拉节点PU的电平处于有效电压即可。作为本发明的一种优选实施方式,存储模块200包括存储电容C。存储电容C的一端形成为存储模块200的一端,存储电容C的另一端形成为存储模块200的另一端。
[0065]作为本发明的另一个方面,提供一种移位寄存器,所述移位寄存器包括级联的多级移位寄存单元,其中,所述移位寄存单元为本发明所提供的上述移位寄存单元。
[0066]作为本发明的还一个方面,提供一种栅极驱动电路,所述栅极驱动电路包括移位寄存器,其中,所述移位寄存器为本发明所提供的上述移位寄存器。
[0067]作为本发明的还一个方面,提供一种显示装置,所述显示装置包括移位寄存器,其中,所述栅极驱动电路为本发明所提供的上述栅极驱动电路。
[0068]作为本发明的还一个方面,提供一种移位寄存单元的驱动方法,其中,一种移位寄存单元的驱动方法,其中,所述移位寄存单元为本发明所提供的上述移位寄存单元,如图4所示,所述移位寄存单元的每个工作周期都包括:
[0069]在充电阶段tl,向时钟信号输入端CLK提供无效电压信号,向控制电压信号输入端提供控制电压信号,向所述漏电抑制模块的控制端提供有效电压信号;
[0070]在输出阶段t2,向时钟信号输入端CLK提供有效电压信号,向所述控制电压信号输入端提供控制电压信号,向所述漏电抑制模块控制端提供有效电压信号;
[0071]在输出下拉阶段t3,向所述时钟信号输入端提供无效电压信号,向所述控制电压信号输入端提供所述控制电压信号,向所述漏电抑制模块的控制端提供无效电压信号,其中,
[0072]所述控制电压信号的极性与无效的时钟信号极性相同,且所述控制电压信号的极性与无效的时钟信号的极性相同,且所述控制电压信号的绝对值大于无效的时钟信号的绝对值。
[0073]下面结合图3中的具体电路结构描述本发明所提供的驱动方法。如图3中所示,漏电抑制模块300包括P型的第一开关元件T3和N型的第二开关元件T2,漏电抑制模块300的控制端和第二输入端形成为一体,且与上拉节点PU相连。上拉模块100包括N型的上拉晶体管T1,存储模块200包括存储电容C。
[0074]在充电阶段tl,向时钟信号输入端CLK提供无效电压信号,通过信号输入端IN向存储电容C充电,使得上拉节点达到有效电压,因此,第一开关元件T3截止,第二开关元件T2导通,从而将上拉节点PU与上拉晶体管T1的栅极导通,进而使得上拉晶体管T1的第一极与第二极导通,因此,在充电阶段,信号输出端OUT输出时钟信号(S卩,无效电压信号)。
[0075]在输出阶段t2,通过信号输入端IN向存储电容C提供无效电压信号,通过时钟信号输入端CLK提供有效电压信号,因此,存储电容C发生自举作用,将上拉阶段PU的电位耦合至更高,第一开关元件T3截止,第二开关元件T2导通,从而将上拉节点与上拉晶体管T1的栅极导通,进而使得上拉晶体管T1的第一极与第二极导通,因此,在输出阶段,信号输出端OUT输出时钟信号(即,有效电压信号)。
[0076]在输出下拉阶段t3,通过信号输入端IN向存储电容提供无效信号,通过时钟信号输入端CLK提供无效信号。由于在输出阶段t2,存储电容C已经放电,因此,上拉节点PU的电位为电平,此时,
第一开关元件T3导通,第二开关元件T2截止,从而将控制电压信号输入端VGL输入的控制电压提供至上拉晶体管T1的栅极。由于控制电压信号VGL的极性与低电平的时钟信号相同,并且,控制电压信号VGL的绝对值小于低电平的时钟信号的绝对值,因此,上拉晶体管T1的栅极电压小于上拉晶体管的第一极电压,从而可以确保上拉晶体管T1在此阶段彻底关闭,从而避免了漏电流的产生。
[0077]本领域技术人员应当理解的是,在移位寄存单元中,存在与时钟信号输入端CLK输入的时钟信号相位互补的时钟信号输入端CLKB,如何设置该时钟信号输入端CLKB是本领域技术人员所公知的,这里不再赘述。
[0078]如上文中所述,当所述上拉模块包括所述上拉晶体管、且所述上拉晶体管为N型晶体管时,优选地,通过所述时钟信号输入端输入的时钟信号的低电平为-8V,通过所述控制电压信号输入端输入的控制电压信号为-12?-16V。
[0079]可以理解的是,以上实施方式仅仅是为了说明本发明的原理而采用的示例性实施方式,然而本发明并不局限于此。对于本领域内的普通技术人员而言,在不脱离本发明的精神和实质的情况下,可以做出各种变型和改进,这些变型和改进也视为本发明的保护范围。
【主权项】
1.一种移位寄存单元,所述移位寄存单元包括上拉模块、时钟信号输入端、存储模块和信号输出端,所述上拉模块的输入端与所述时钟信号输入端电连接,所述上拉模块的输出端与所述信号输出端电连接,所述存储模块的一端与所述信号输出端电连接,其特征在于,所述移位寄存单元还包括控制电压信号输入端和漏电抑制模块,所述漏电抑制模块的输出端与所述上拉模块的控制端相连,所述漏电抑制模块的第一输入端与所述控制电压信号输入端相连,所述漏电抑制模块的第二输入端与所述存储模块的另一端相连,当所述漏电抑制模块的控制端接收到有效电压信号时,将所述漏电抑制模块的第二输入端与所述上拉模块的控制端导通,当所述漏电抑制模块的控制端接收到无效电压信号时,将所述漏电抑制模块的第一输入端与所述上拉模块的控制端导通,其中,当所述上拉模块的控制端接收到的电压与所述上拉模块的输入端接收到的电压的压差不大于预设值时,所述上拉模块的输入端和输出端导通。2.根据权利要求1所述的移位寄存单元,其特征在于,所述漏电抑制模块的控制端与所述漏电抑制模块的第二输入端形成为一体且与所述存储模块的另一端相连。3.根据权利要求2所述的移位寄存单元,其特征在于,所述漏电抑制模块包括第一开关元件和第二开关元件, 所述第一开关元件的控制端与所述漏电抑制模块的控制端相连,所述第一开关元件的输入端与所述漏电抑制模块的第一输入端相连,所述第一开关元件的输出端与所述漏电抑制抑制模块的输出端相连,所述第一开关元件能够在所述第一开关元件的控制端接收到无效电压信号时将所述第一开关元件的输入端和输出端导通; 所述第二开关元件的输入端与所述第一开关元件的控制端相连,所述第二开关元件的输出端与所述第一开关元件的输出端相连,所述第二开关元件能够在输入端接收到有效电压信号时将所述第二开关元件的输入端和输出端导通。4.根据权利要求3所述的移位寄存单元,其特征在于,所述第一开关元件包括薄膜晶体管,所述第一开关元件的栅极形成为所述第一开关元件的控制端,所述第一开关元件的第一极形成为所述第一开关元件的输入端,所述第一开关元件的第二极形成为所述第一开关元件的输出端。5.根据权利要求3或4所述的移位寄存单元,其特征在于,所述第二开关元件包括薄膜晶体管,所述第二开关元件的栅极和该第二开关元件的第一极相连,并形成为所述第二开关元件的输入端,所述第二开关元件的第二极形成为所述第二开关元件的输出端。6.根据权利要求1至5中任意一项所述的移位寄存单元,其特征在于,所述上拉模块包括上拉晶体管,所述上拉晶体管的栅极形成为所述上拉模块的控制端,所述上拉晶体管的第一极形成为所述上拉模块的输入端,所述上拉晶体管的第二极形成为所述上拉模块的输出端。7.根据权利要求6所述的移位寄存单元,其特征在于,所述上晶体管为N型晶体管。8.根据权利要求1至5中任意一项所述的移位寄存单元,其特征在于,所述存储模块包括存储电容。9.一种移位寄存器,所述移位寄存器包括级联的多级移位寄存单元,其特征在于,所述移位寄存单元为权利要求1至8中任意一项所述的移位寄存单元。10.—种栅极驱动电路,所述栅极驱动电路包括移位寄存器,其特征在于,所述移位寄存器为权利要求9所述的移位寄存器。11.一种显示装置,所述显示装置包括栅极驱动电路,其特征在于,所述栅极驱动电路为权利要求10所述的栅极驱动电路。12.—种移位寄存单元的驱动方法,其特征在于,所述移位寄存单元为权利要求1至8中任意一项所述的移位寄存单元,所述驱动方法的每个工作周期都包括: 在充电阶段,向时钟信号输入端提供无效电压信号,向控制电压信号输入端提供控制电压信号,向所述漏电抑制模块的控制端提供有效电压信号; 在输出阶段,向所述时钟信号输入端提供有效电压信号,向所述控制电压信号输入端提供控制电压信号,向所述漏电抑制模块控制端提供有效电压信号; 在输出下拉阶段,向所述时钟信号输入端提供无效电压信号,向所述控制电压信号输入端提供所述控制电压信号,向所述漏电抑制模块的控制端提供无效电压信号,其中, 所述控制电压信号的极性与无效的时钟信号极性相同,且所述控制电压信号的极性与无效的时钟信号的极性相同,且所述控制电压信号的绝对值大于无效的时钟信号的绝对值。13.根据权利要求12所述的驱动方法,其特征在于,当所述上拉模块包括所述上拉晶体管、且所述上拉晶体管为N型晶体管时,通过所述时钟信号输入端输入的时钟信号的低电平为-8V,通过所述控制电压信号输入端输入的控制电压信号为-12?-16V。
【专利摘要】本发明提供一种移位寄存单元,包括上拉模块、时钟信号输入端、存储模块、信号输出端、控制电压信号输入端和漏电抑制模块,漏电抑制模块的输出端与上拉模块的控制端相连,漏电抑制模块的第一输入端与控制电压信号输入端相连,漏电抑制模块的第二输入端与存储模块的另一端相连,当漏电抑制模块的控制端接收到有效电压信号时,将漏电抑制模块的第二输入端与上拉模块的控制端导通,当漏电抑制模块的控制端接收到无效电压信号时,将漏电抑制模块的第一输入端与上拉模块的控制端导通。本发明还提供移位寄存单元的驱动方法、一种移位寄存器、一种栅极驱动电路和一种显示装置。在输出拉低阶段,上拉模块中不存在漏电流,从而可以确保显示装置的正常显示。
【IPC分类】G09G3/20
【公开号】CN105489156
【申请号】CN201610065078
【发明人】封宾, 王俊伟, 田明
【申请人】京东方科技集团股份有限公司, 北京京东方显示技术有限公司
【公开日】2016年4月13日
【申请日】2016年1月29日