一种基于power平台ovp保护线路的制作方法

xiaoxiao2021-2-23  155

一种基于power平台ovp保护线路的制作方法
【专利说明】一种基于POWER平台OVP保护线路
[0001]
技术领域
[0002]本发明涉及电压保护技术,具体的说是一种基于POWER平台0VP保护线路。
【背景技术】
[0003]所有电器设备工作时都有一个额定电压,如果超出这个电压就超出了电器的绝缘强度和耐压值,电器会因此发热、击穿而烧坏甚至起火。服务器系统中电子元器件的工作电压也是一个固定值,如果超过规格范围内的高电压的输入会导致系统故障,甚至造成元器件烧毁,过压保护设计(0VP)能够有效的阻止高压进入元器件。
[0004]W83795作为系统电压监测芯片,会实时监测所有voltage regulator(VR)的输出电压。当有超过规格要求的异常高压输入VR时,会导致VR的high-side FET(场效应晶体管)的损坏。在这种情况下,插上PSU后,VR会被烧毁。

【发明内容】

[0005]本发明针对目前需求以及现有技术发展的不足之处,提供一种基于POWER平台0VP保护线路。
[0006]本发明所述一种基于POWER平台0VP保护线路,解决上述技术问题采用的技术方案如下:所述基于POWER平台0VP保护线路集成在电路板卡上,主要包括电压监测芯片、latchcircuit(锁存电路)和一可编程芯片PS0C,其中,所述电压监测芯片用于实时监测所有voltage rail以及各路power电压,所述电压监测芯片与latch circuit交互通信,所述latch circuit连接所述PS0C,同时,所述PS0C与PSU、voltage regulator(VR)通信。
[0007]优选的,所述电压监控芯片采用W83795。
[0008]优选的,若0VP保护线路通过W83 79 5监测到高电压时,则所有的VR输出和PSU输入均会通过PS0C被阻断。
[0009]优选的,若监测到某一路电压异高时,0VP保护线路通过使能latch circuit,latch circuit与PS0C通信,通过PS0C关断PSU使能,并且disable所有VR电压输出。
[0010]本发明所述一种基于POWER平台0VP保护线路与现有技术相比具有的有益效果是:本发明基于POWER架构0VP线路设计,通过在板卡设计中引入电压侦测电路、latch电路、执行保护电路,能够快速有效的阻止高压进入元器件,对服务器系统起到保护作用;应用于IBM Open Power平台4U机架服务器,能够在电压异常过高的情况下,保护服务器系统。
【附图说明】
[0011 ]附图1为所述基于POWER平台0VP保护线路的示意框图。
【具体实施方式】
[0012]为使本发明的目的、技术方案和优点更加清楚明白,以下结合具体实施例,并参照附图,对本发明所述一种基于POWER平台0VP保护线路进一步详细说明。
[0013]本发明提出的一种基于POWER平台0VP保护线路,基于POWER架构的0VP线路,通过在板卡设计中引入电压侦测电路、latch电路、执行保护电路,可以高速有效的对接入系统的电压的范围进行判断,如异于设定的正常值电压则启用保护机制;能够快速有效的阻止高压进入元器件,对服务器系统起到保护作用。
[0014]实施例:
本实施例所述一种基于POWER平台0VP保护线路,该0VP保护线路集成在电路板卡上,其整体结构如附图1所示,主要包括电压监测芯片、latch circuit(锁存电路)和一可编程芯片PS0C,其中,所述电压监测芯片用于实时监测所有voltage rai 1以及各路power (A
power、B power、......)电压,所述电压监测芯片与latch circuit交互通信,所述latch
circuit连接所述PS0C,同时,所述PS0C与PSU、voltage regulator(VR)通信。
[0015]本实施例所述基于POWER平台0VP保护线路,所述电压监控芯片采用W83795,通过W83795实时监测所有VR的输出电压。若0VP保护线路通过W83795监测到高电压时,则所有的VR输出和PSU输入均会通过PS0C被阻断。如附图1所示。采用该0VP保护线路,当电压监测芯片监测到高电压后,0VP会一直处于使能状态,同时复位latch circuit(锁存电路)。若监测到某一路电压超出规定很多(异常高压),0VP保护线路通过使能latch circuit,latchcircuit与PS0C通信,通过PS0C关断PSU使能,并且disable所有VR电压输出。
[0016]本实施例所述基于POWER平台0VP保护线路,一旦0VP保护线路使能,所述latchcircuit会一直保持此状态不变,直到电压恢复正常值范围内释放,复位latch circuit。所述latch circuit在两种情况下复位,一是当供电电压不在位时,需要复位latch circuit;二是latch circuit使能释放后,需要复位。用于复位latch circuit的测点可以放置于一个比较容易操作的位置,以便于能够容易复位latch circuit。
[0017]此外,为了防止误操作,本实施例所述0VP保护线路需要延时设计,如遇到异常高压,PS0C会延时100ms?200ms,再使能0VP保护线路。同时,为了防止混淆,所述0VP保护线路与PSU侦测线路分开。
[0018]上述【具体实施方式】仅是本发明的具体个案,本发明的专利保护范围包括但不限于上述【具体实施方式】,任何符合本发明的权利要求书的且任何所属技术领域的普通技术人员对其所做的适当变化或替换,皆应落入本发明的专利保护范围。
【主权项】
1.一种基于POWER平台OVP保护线路,其特征在于,0VP保护线路集成在电路板卡上,主要包括电压监测芯片、latch circuit和一可编程芯片PS0C,其中,所述电压监测芯片用于实时监测所有voltage rail以及各路power电压,所述电压监测芯片与latch circuit交互通信,所述latch circuit连接所述PS0C,同时,所述PS0C与PSU、VR通信。2.根据权利要求1所述一种基于POWER平台0VP保护线路,其特征在于,所述电压监控芯片采用W83795。3.根据权利要求2所述一种基于POWER平台0VP保护线路,其特征在于,若0VP保护线路通过W83795监测到高电压时,则所有的VR输出和PSU输入均会通过PS0C被阻断。4.根据权利要求3所述一种基于POWER平台0VP保护线路,其特征在于,若监测到某一路电压异高时,0VP保护线路通过使能latch circuit,latch circuit与PS0C通信,通过PS0C关断PSU使能,并且disable所有VR电压输出。
【专利摘要】本发明公开一种基于POWER平台OVP保护线路,涉及电压保护技术,该OVP保护线路集成在电路板卡上,主要包括电压监测芯片、latch?circuit和一可编程芯片PSOC,其中,所述电压监测芯片用于实时监测所有voltage?rail以及各路power电压,所述电压监测芯片与latch?circuit交互通信,所述latch?circuit连接所述PSOC,同时,所述PSOC与PSU、VR通信。本发明能够快速有效的阻止高压进入元器件,对服务器系统起到保护作用。
【IPC分类】H02H9/04
【公开号】CN105490260
【申请号】CN201511013947
【发明人】黄凯, 薛广营, 贡维
【申请人】山东海量信息技术研究院
【公开日】2016年4月13日
【申请日】2015年12月31日

最新回复(0)