一种阵列基板及其驱动方法和显示装置的制造方法
【技术领域】
[0001]本发明涉及显示技术领域,具体地,涉及一种阵列基板及其驱动方法和显示装置。
【背景技术】
[0002]随着显示技术的发展,高品质的显示装置对边框的要求越来越窄,高端显示装置如可穿戴显示器、配备到汽车仪表板上的异形显示器等都追求超窄边框甚至无边框。
[0003]传统显示装置(如手机)中的显示面板如图1所示,驱动芯片7设置在显示面板的一侧非显示区,驱动芯片7用于向设置在显示区域的像素提供扫描驱动信号和数据驱动信号。显示面板其他侧的边框非显示区域需要布设用于传输扫描驱动信号的扫描信号线8,这使得显示面板的多侧均无法实现超窄边框或者零边框。
[0004]另外,有些异形显示面板还需要在其多侧的边框非显示区域布设用于控制扫描驱动信号输出的一些控制芯片,如异形显示面板的多侧边框非显示区域布设有时钟控制芯片,用以控制扫描信号的实时输出,以完成整个显示面板的驱动。这同样使得显示面板的多侧均无法实现超窄边框或者零边框。
【发明内容】
[0005]本发明针对现有技术中存在的上述技术问题,提供一种阵列基板及其驱动方法和显示装置。该阵列基板通过在其显示区一侧外的非显示区设置第一驱动电路,能够实现对阵列基板上所有栅线和数据线的驱动,从而避免了在阵列基板的多侧布线,进而使阵列基板能够实现除一侧以外的其他各侧的零边框,同时在阵列基板的设置有第一驱动电路的一侧还能实现窄边框。
[0006]本发明提供一种阵列基板,包括设置在显示区的像素单元阵列、多条栅线和多条数据线,每条所述栅线对应连接一行所述像素单元,每条所述数据线对应连接一列所述像素单元,还包括设置在所述显示区一侧外的非显示区的第一驱动电路,所述第一驱动电路与每条所述栅线和每条所述数据线分别连接,用于为所述栅线和所述数据线提供驱动信号。
[0007]优选地,所述第一驱动电路包括多个组成和结构完全相同的子电路,每个所述子电路对应连接一条所述栅线和两条所述数据线,每个所述子电路用于对应为一条所述栅线提供扫描驱动信号,并对应为两条所述数据线提供数据驱动信号。
[0008]优选地,所述子电路的数量与所述栅线的数量相同,所述子电路的数量为所述数据线的数量的一半。
[0009]优选地,所述子电路包括数据信号线、第一控制信号线、第二控制信号线、第三控制信号线、第一晶体管、第二晶体管、第三晶体管和电容;
[0010]所述第一晶体管的栅极与所述第一控制信号线连接,所述第一晶体管的第一极与所述数据信号线连接,所述第一晶体管的第二极与所述电容的第一端连接,所述电容的第二端对应与一条所述栅线连接;
[0011]所述第二晶体管的栅极与所述第二控制信号线连接,所述第三晶体管的栅极与所述第三控制信号线连接,所述第二晶体管的第一极和所述第三晶体管的第一极均与所述数据信号线连接,所述第二晶体管的第二极和所述第三晶体管的第二极对应与相邻的两条所述数据线分别连接。
[0012]优选地,还包括数据驱动电路,所述数据驱动电路与所述第一驱动电路设置在所述显示区同一侧外的所述非显示区;
[0013]所述数据信号线、所述第一控制信号线、所述第二控制信号线和所述第三控制信号线与所述数据驱动电路连接,所述数据驱动电路用于为所述数据信号线提供数据驱动信号,并为所述第一控制信号线、所述第二控制信号线和所述第三控制信号线提供控制驱动信号。
[0014]优选地,还包括数据驱动电路和外围电路,所述数据驱动电路与所述第一驱动电路设置在所述显示区同一侧外的所述非显示区;所述外围电路设置在所述阵列基板以外;
[0015]所述第一控制信号线、所述第二控制信号线和所述第三控制信号线与所述外围电路连接,所述外围电路用于为所述第一控制信号线、所述第二控制信号线和所述第三控制信号线提供控制驱动信号;所述数据信号线与所述数据驱动电路连接,所述数据驱动电路用于为所述数据信号线提供数据驱动信号。
[0016]本发明还提供一种显示装置,包括上述阵列基板。
[0017]本发明还提供一种上述阵列基板的驱动方法,包括:第一驱动电路对栅线进行逐条驱动,在对任意一条所述栅线进行驱动的过程中,所述第一驱动电路先后对该条所述栅线对应的一行所述像素单元中的一半和另一半所述像素单元进行驱动。
[0018]优选地,在对任意一条所述栅线进行驱动的过程中,所述第一驱动电路先后对该条所述栅线对应的一行所述像素单元中的奇数个和偶数个或者偶数个和奇数个所述像素单元进行驱动。
[0019]优选地,对任意一条所述栅线的驱动过程具体包括:
[0020]第一阶段:第一控制信号线输入高电平信号,第一晶体管开启,数据信号线输入的数据驱动信号对电容进行充电,充电完成后,对应的所述栅线电压变为高电平,对应所述栅线的一行所述像素单元中的开关元件开启;所述电容保持所述栅线电压在后续的第二阶段和第三阶段维持高电平;
[0021]第二阶段:所述第一控制信号线输入变为低电平信号,第一晶体管关闭;第二控制信号线输入高电平信号,第二晶体管开启,数据信号线输入的数据驱动信号驱动相应的奇数个或偶数个所述像素单元中的子像素点亮;
[0022]第三阶段:所述第一控制信号线输入仍为低电平信号,第一晶体管关闭;所述第二控制信号线输入变为低电平信号,第二晶体管关闭;所述第三控制信号线输入高电平信号,第三晶体管开启,数据信号线输入的数据驱动信号驱动相应的偶数个或奇数个所述像素单元中的子像素点亮;
[0023]第四阶段:所述第一控制信号线输入仍为低电平信号,第一晶体管关闭;所述第二控制信号线输入仍为低电平信号,第二晶体管关闭;所述第三控制信号线输入变为低电平信号,第三晶体管关闭;所述电容上的电荷彻底释放,使对应的所述栅线电压变为低电平,对应所述栅线的该行所述像素单元中的开关元件关闭;该条所述栅线驱动结束。
[0024]本发明的有益效果:本发明所提供的阵列基板,通过在其显示区一侧外的非显示区设置第一驱动电路,能够实现对阵列基板上所有栅线和数据线的驱动,从而避免了在阵列基板的多侧布线,进而使阵列基板能够实现除一侧以外的其他各侧的零边框,同时在阵列基板的设置有第一驱动电路的一侧还能实现窄边框。
[0025]本发明所提供的显示装置,通过采用上述阵列基板,能够使该显示装置实现设置有驱动电路的一侧的窄边框和除该侧以外的其他各侧的零边框,同时还不会降低该显示装置的分辨率。
【附图说明】
[0026]图1为现有技术中显示面板上的布线示意图;
[0027]图2为本发明实施例1中阵列基板的电路图;
[0028]图3为对图2中的阵列基板进行驱动的时序图;
[0029]图4为本发明实施例2中阵列基板的电路图。
[0030]其中的附图标记说明:
[0031]1.显示区;2.非显示区;3.第一驱动电路;31.子电路;4.像素单元;5.数据驱动电路;6.外围电路;7.驱动芯片;8.扫描信号线。
【具体实施方式】
[0032]为使本领域的技术人员更好地理解本发明的技术方案,下面结合附图和【具体实施方式】对本发明所提供的一种阵列基板及其驱动方法和显示装置作进一步详细描述。
[0033]实施例1:
[0034]本实施例提供一种阵列基板,如图2所示,包括设置在显示区I的像素单元4阵列、多条栅线GL和多条数据线DR,每条栅线GL对应连接一行像素单元4,每条数据线DR对应连接一列像素单元4,还包括设置在显示区I 一侧外的非显示区2的第一驱动电路3,第一驱动电路3与每条栅线GL和每条数据线DR分别连接,用于为栅线GL和数据线DR提供驱动信号。
[0035]该阵列基板通过在其显示区I
一侧外的非显示区2设置第一驱动电路3,就能够实现对阵列基板上所有栅线GL和数据线DR的驱动,从而避免了在阵列基板的多侧布线,进而使阵列基板能够实现除一侧以外的其他各侧的零边框。
[0036]本实施例中,第一驱动电路3包括多个组成和结构完全相同的子电路31,每个子电路31对应连接一条栅线GL和两条数据线DR,每个子电路31用于对应为一条栅线GL提供扫描驱动信号,并对应为两条数据线DR提供数据驱动信号。
[0037]其中,子电路31的数量与栅线GL的数量相同,子电路31的数量为数据线DR的数量的一半。如此设置,能使每个子电路31同时控制两条数据线DR,相比于现有技术中数据线DR需要通过驱动电路进行一一控制的情况,大大减小了驱动电路的占用空间,从而能使该阵列基板的边框更窄;同时,如此设置,还能够在减少阵列基板一侧非显示区内布线的同时,确保阵列基板的分辨率不受影响。
[0038]本实施例中,子电路31包括数据信号线data、第一控制信号线SW Gate、第二控制信号线SW1、第三控制信号线SW2、第一晶体管Tl、第二晶体管T2、第三晶体管T3和电容C ;第一晶体管Tl的栅极与第一控制信号线SW Gate连接,第一晶体管Tl的第一极与数据信号线data连接,第一晶体管Tl的第二极与电容C的第一端连接,电容C的第二端对应与一条栅线GL连接;第二晶体管T2的栅极与第二控制信号线SWl连接,第三晶体管T3的栅极与第三控制信号线SW2连接,第二晶体管T2的第一极和第三晶体管T3的第一极均与数据信号线data连接,第二晶体管T2的第二极和第三晶体管T3的第二极对应与相邻的两条数据线DR分别连接。
[0039]如此设置,使每个子电路31都能在第一控制信号线SW Gate、第二控制信号线SWl和第三控制信号线SW2的控制下通过数据信号线data对阵列基板中的一条栅线GL和两条数据线DR分别进行驱动控制,从而使整个阵列基板实现显示。同时,上述设置,能使每个子电路31同时控制两条数据线DR,相比于现有技术中数据线DR需要通过驱动电路进行一一控制的情况,大大减小了驱动电路的占用空间,从而能使该阵列基板的边框更窄。
[0040]本实施例中,阵列基板还包括数据驱动电路5,数据驱动电路5与第一驱动电路3设置在显示区I同一侧外的非显示区2 ;数据信号线data、第一控制信号线SW Gate、第二控制信号线SWl和第三控制信号线SW2与数据驱动电路5连接,数据驱动电路5用于为数据信号线data提供数据驱动信号,并为第一控制信号线SW Gate、第二控制信号线SWl和第三控制信号线SW2提供控制驱动信号。其中,数据驱动电路5采用一颗源极驱动芯片,即这一颗源极驱动芯片同时为数据信号线data提供数据驱动信号,并为第一控制信号线SWGate、第二控制信号线SWl和第三控制信号线SW2提供控制驱动信号,这使得该阵列基板数据驱动电路5的占用空间大大减小,从而有利于实现阵列基板的一侧窄边框。
[0041]基于本实施例中阵列基板的上述结构,本实施例还提供一种该阵列基板的驱动方法,包括:第一驱动电路3对栅线GL进行逐条驱动,在对任意一条栅线GL进行驱动的过程中,第一驱动电路3先后对该条栅线GL对应的一行像素单元4中的一半和另一半像素单元4进行驱动。
[0042]其中,在对任意一条栅线GL进行驱动的过程中,第一驱动电路3先后对该条栅线GL对应的一行像素单元4中的奇数个和偶数个像素单元4进行驱动。
[0043]本实施例中,如图3所示,对任意一条栅线GL的驱动过程具体包括:下面以对栅线GLn-1的驱动过程为例进行具体说明。
[0044]第一阶段(一):第一控制信号线SW Gate输入高电平信号Vgh,第一晶体管Tl开启,数据信号线datam-1 (对应驱动栅线GLn-1和数据线DRl和数据线DR2)输入的数据驱动信号(此时为高电平Vgh)对电容C进行充电,充电完成后,对应的栅线GLn-1电压变为高电平,对应栅线GLn-1的一行像素单元4中的开关元件开启;电容C保持栅线GLn-1电压在后续的第二阶段和第三阶段维持高电平。
[0045]在该阶段,由于除第m-Ι根数据信号线datam-1以外的其他数据信号线(如第m根数据信号线datam和第m+1根数据信号线datam+1等)输入的数据驱动信号均为低电平Vgl,所以能够将除第η-1根栅线GLn-1以外的其他栅线(如第η根栅线GLn和第n+1根栅线GLn+Ι)拉低复位,即在对第η-1根栅线GLn-1进行扫描时,对其他栅线不进行扫描,从而实现对阵列基板上像素单元4阵列的逐行扫描显示。
[0046]第二阶段(二):第一控制信号线SW Gate输入变为低电平信号Vgl,第一晶体管Tl关闭;第二控制信号线SWl输入高电平信号,第二晶体管T2开启,数据信号线输入的数据驱动信号驱动相应的奇数个像素单元4中的子像素点亮。
[0047]在该阶段,栅线GLn-1电压维持高电平,即栅线GLn-1开启,数据信号线datam-1输入的数据驱动信号L(R)驱动相应的奇数个像素单元4中的子像素(如该子像素为红色子像素)点亮;数据信号线datam输入的数据驱动信号L(B)驱动相应的奇数个像素单元4中的子像素(如该子像素为蓝色子像素)点亮;数据信号线datam+1输入的数据驱动信号L(G)驱动相应的奇数个像素单元4中的子像素(如该子像素为绿色子像素)点亮,即该阶段,对应连接栅线GLn-1的奇数个像素单元4中的子像素同时点亮。
[0048]第三阶段(三):第一控制信号线SW Gate输入仍为低电平信号Vgl,第一晶体管Tl关闭;第二控制信号线SWl输入变为低电平信号,第二晶体管T2关闭;第三控制信号线SW2输入高电平信号,第三晶体管T3开启,数据信号线输入的数据驱动信号驱动相应的偶数个像素单元4中的子像素点亮。
[0049]在该阶段,栅线GLn-1电压维持高电平,即栅线GLn-1开启,数据信号线datam-1输入的数据驱动信号L(G)驱动相应的偶数个像素单元4中的子像素(如该子像素为绿色子像素)点亮;数据信号线datam输入的数据驱动信号L(R)驱动相应的偶数个像素单元4中的子像素(如该子像素为红色子像素)点亮;数据信号线datam+Ι输入的数据驱动信号L(B)驱动相应的偶数个像素单元4中的子像素(如该子像素为蓝色子像素)点亮,即该阶段,对应连接栅线GLn-1的偶数个像素单元4中的子像素同时点亮。
[0050]第四阶段(四):第一控制信号线SW Gate输入仍为低电平信号Vgl,第一晶体管Tl关闭;第二控制信号线SWl输入仍为低电平信号,第二晶体管T2关闭;第三控制信号线SW2输入变为低电平信号,第三晶体管T3关闭;电容C上的电荷彻底释放,使对应的栅线GLn-1电压变为低电平,对应栅线GLn-1的该行像素单元4中的开关元件关闭;该条栅线GLn-1驱动结束。
[0051]需要说明的是,第四阶段(四)时间较短,该阶段持续时间也可以为O。
[0052]按照上述对第η-1根栅线GLn-1的驱动过程依次对其他栅线进行逐条扫描驱动,从而实现整个阵列基板的显示。
[0053]采用上述驱动方法,不仅能够节约阵列基板第一驱动电路3设置侧的空间,从而使阵列基板的第一驱动电路3设置侧的边框能够实现窄边框;同时还不会降低阵列基板的显示分辨率。
[0054]需要说明的是,在对任意一条栅线GL进行驱动的过程中,第一驱动电路3也可以先后对该条栅线GL对应的一行像素单元4中的偶数个和奇数个像素单元4进行驱动。只需要将控制偶数个像素单元4的子电路31中的晶体管(如第三晶体管T3)的栅极与第二控制信号线SWl连接,并将控制奇数个像素单元4的子电路31中的晶体管(如第二晶体管T2)的栅极与第三控制信号线SW2连接即可,具体驱动过程同上,不再赘述。
[
0055]实施例2:
[0056]本实施例提供一种阵列基板,与实施例1不同的是,如图4所示,阵列基板还包括数据驱动电路5和外围电路6,数据驱动电路5与第一驱动电路3设置在显示区I同一侧外的非显示区2 ;外围电路6设置在阵列基板以外;第一控制信号线SW Gate、第二控制信号线SWl和第三控制信号线SW2与外围电路6连接,外围电路6用于为第一控制信号线SWGate、第二控制信号线SWl和第三控制信号线SW2提供控制驱动信号;数据信号线data与数据驱动电路5连接,数据驱动电路5用于为数据信号线data提供数据驱动信号。
[0057]其中,数据驱动电路5采用一颗源极驱动芯片,即这一颗源极驱动芯片同时为数据信号线data提供数据驱动信号。由于第一控制信号线SW Gate、第二控制信号线SWl和第三控制信号线SW2与设置在阵列基板以外的外围电路6连接,所以能使数据驱动电路5的占地面积进一步减小,从而进一步减小了数据驱动电路5的占用空间,进而更加有利于实现阵列基板的一侧窄边框。
[0058]本实施例中阵列基板的其他结构以及其驱动方法与实施例1中相同,此处不再赘述。
[0059]实施例1-2的有益效果:实施例1-2中所提供的阵列基板,通过在其显示区一侧外的非显示区设置第一驱动电路,能够实现对阵列基板上所有栅线和数据线的驱动,从而避免了在阵列基板的多侧布线,进而使阵列基板能够实现除一侧以外的其他各侧的零边框,同时在阵列基板的设置有第一驱动电路的一侧还能实现窄边框。
[0060]实施例3:
[0061]本实施例提供一种显示装置,包括实施例1-2任意一个中的阵列基板。
[0062]通过采用实施例1-2任意一个中的阵列基板,能够使该显示装置实现设置有驱动电路的一侧的窄边框和除该侧以外的其他各侧的零边框,同时还不会降低该显示装置的分辨率。
[0063]本发明所提供的显示装置可以为,液晶面板、液晶电视、显示器、OLED面板、OLED电视、手机、导航仪等任何具有显示功能的产品或部件。
[0064]可以理解的是,以上实施方式仅仅是为了说明本发明的原理而采用的示例性实施方式,然而本发明并不局限于此。对于本领域内的普通技术人员而言,在不脱离本发明的精神和实质的情况下,可以做出各种变型和改进,这些变型和改进也视为本发明的保护范围。
【主权项】
1.一种阵列基板,包括设置在显示区的像素单元阵列、多条栅线和多条数据线,每条所述栅线对应连接一行所述像素单元,每条所述数据线对应连接一列所述像素单元,其特征在于,还包括设置在所述显示区一侧外的非显示区的第一驱动电路,所述第一驱动电路与每条所述栅线和每条所述数据线分别连接,用于为所述栅线和所述数据线提供驱动信号。2.根据权利要求1所述的阵列基板,其特征在于,所述第一驱动电路包括多个组成和结构完全相同的子电路,每个所述子电路对应连接一条所述栅线和两条所述数据线,每个所述子电路用于对应为一条所述栅线提供扫描驱动信号,并对应为两条所述数据线提供数据驱动信号。3.根据权利要求2所述的阵列基板,其特征在于,所述子电路的数量与所述栅线的数量相同,所述子电路的数量为所述数据线的数量的一半。4.根据权利要求3所述的阵列基板,其特征在于,所述子电路包括数据信号线、第一控制信号线、第二控制信号线、第三控制信号线、第一晶体管、第二晶体管、第三晶体管和电容;所述第一晶体管的栅极与所述第一控制信号线连接,所述第一晶体管的第一极与所述数据信号线连接,所述第一晶体管的第二极与所述电容的第一端连接,所述电容的第二端对应与一条所述栅线连接;所述第二晶体管的栅极与所述第二控制信号线连接,所述第三晶体管的栅极与所述第三控制信号线连接,所述第二晶体管的第一极和所述第三晶体管的第一极均与所述数据信号线连接,所述第二晶体管的第二极和所述第三晶体管的第二极对应与相邻的两条所述数据线分别连接。5.根据权利要求4所述的阵列基板,其特征在于,还包括数据驱动电路,所述数据驱动电路与所述第一驱动电路设置在所述显示区同一侧外的所述非显示区;所述数据信号线、所述第一控制信号线、所述第二控制信号线和所述第三控制信号线与所述数据驱动电路连接,所述数据驱动电路用于为所述数据信号线提供数据驱动信号,并为所述第一控制信号线、所述第二控制信号线和所述第三控制信号线提供控制驱动信号。6.根据权利要求4所述的阵列基板,其特征在于,还包括数据驱动电路和外围电路,所述数据驱动电路与所述第一驱动电路设置在所述显示区同一侧外的所述非显示区;所述外围电路设置在所述阵列基板以外;所述第一控制信号线、所述第二控制信号线和所述第三控制信号线与所述外围电路连接,所述外围电路用于为所述第一控制信号线、所述第二控制信号线和所述第三控制信号线提供控制驱动信号;所述数据信号线与所述数据驱动电路连接,所述数据驱动电路用于为所述数据信号线提供数据驱动信号。7.—种显示装置,其特征在于,包括权利要求1-6任意一项所述的阵列基板。8.一种如权利要求1-6任意一项所述的阵列基板的驱动方法,其特征在于,包括:第一驱动电路对栅线进行逐条驱动,在对任意一条所述栅线进行驱动的过程中,所述第一驱动电路先后对该条所述栅线对应的一行所述像素单元中的一半和另一半所述像素单元进行驱动。9.根据权利要求8所述的驱动方法,其特征在于,在对任意一条所述栅线进行驱动的过程中,所述第一驱动电路先后对该条所述栅线对应的一行所述像素单元中的奇数个和偶数个或者偶数个和奇数个所述像素单元进行驱动。10.根据权利要求9所述的驱动方法,其特征在于,对任意一条所述栅线的驱动过程包括: 第一阶段:第一控制信号线输入高电平信号,第一晶体管开启,数据信号线输入的数据驱动信号对电容进行充电,充电完成后,对应的所述栅线电压变为高电平,对应所述栅线的一行所述像素单元中的开关元件开启;所述电容保持所述栅线电压在后续的第二阶段和第三阶段维持高电平; 第二阶段:所述第一控制信号线输入变为低电平信号,第一晶体管关闭;第二控制信号线输入高电平信号,第二晶体管开启,数据信号线输入的数据驱动信号驱动相应的奇数个或偶数个所述像素单元中的子像素点亮; 第三阶段:所述第一控制信号线输入仍为低电平信号,第一晶体管关闭;所述第二控制信号线输入变为低电平信号,第二晶体管关闭;所述第三控制信号线输入高电平信号,第三晶体管开启,数据信号线输入的数据驱动信号驱动相应的偶数个或奇数个所述像素单元中的子像素点亮; 第四阶段:所述第一控制信号线输入仍为低电平信号,第一晶体管关闭;所述第二控制信号线输入仍为低电平信号,第二晶体管关闭;所述第三控制信号线输入变为低电平信号,第三晶体管关闭;所述电容上的电荷彻底释放,使对应的所述栅线电压变为低电平,对应所述栅线的该行所述像素单元中的开关元件关闭;该条所述栅线驱动结束。
【专利摘要】本发明提供一种阵列基板及其驱动方法和显示装置。该阵列基板包括设置在显示区的像素单元阵列、多条栅线和多条数据线,每条栅线对应连接一行像素单元,每条数据线对应连接一列像素单元,还包括设置在显示区一侧外的非显示区的第一驱动电路,第一驱动电路与每条栅线和每条数据线分别连接,用于为栅线和数据线提供驱动信号。该阵列基板通过在其显示区一侧外的非显示区设置第一驱动电路,能够实现对阵列基板上所有栅线和数据线的驱动,从而避免了在阵列基板的多侧布线,进而使阵列基板能够实现除一侧以外的其他各侧的零边框,同时在阵列基板的设置有第一驱动电路的一侧还能实现窄边框。
【IPC分类】G09G3/20
【公开号】CN104900181
【申请号】CN201510389167
【发明人】许睿, 董学, 陈小川, 王磊, 苗京花, 杨明
【申请人】京东方科技集团股份有限公司, 北京京东方光电科技有限公司
【公开日】2015年9月9日
【申请日】2015年7月3日