像素电路及驱动方法、显示装置的制造方法
【技术领域】
[0001]本发明涉及显示技术领域,尤其涉及一种像素电路及驱动方法、显示装置。
【背景技术】
[0002]现有的有机发光二极管(OLED)像素电路在驱动OLED发光时,发光亮度曲线在起始阶段下降严重。如图1所示,OLED亮度的T95时间(即亮度从峰值下降到峰值的95%所用的时间)较短,在半小时以内。此外,图2a-图2b分别是图1中两条曲线的斜率随时间的变化示意图,可以看出:在O-1Oh时间段,斜率为负,说明亮度衰减非常快;在10-90h时间段,斜率变化逐渐减小,说明亮度衰减趋于平稳;在90-140h时间段,斜率在O上下浮动,说明噪声干扰较明显。
[0003]造成OLED亮度曲线在起始阶段急剧下降的原因主要是电路中的存储电容充电不完整,导致驱动管的输出电流不稳定,衰减较快且噪声干扰明显。
[0004]此外,待OLED的发光亮度稳定后,后续还需要进行各种调试、以及贴偏光片等工序,这些工序也会对发光效率产生影响,使得最终产品的亮度进一步降低。因此,为了保证产品的亮度满足需求,延缓发光二极管的亮度衰减是非常重要的。
【发明内容】
[0005]本发明的目的在于提供一种像素电路及驱动方法、显示装置,以延缓发光二极管的亮度衰减,降低噪声干扰。
[0006]为解决上述技术问题,作为本发明的第一个方面,提供一种像素电路,所述像素电路包括高电平输入端和低电平输入端,所述像素电路还包括复位模块、第一充电控制模块、检测驱动模块和存储电容;
[0007]所述复位模块用于在复位阶段使所述存储电容具有初始电压;
[0008]所述第一充电控制模块与数据线及所述存储电容的第一端相连,用于在充电阶段将数据电压写入所述存储电容;
[0009]所述检测驱动模块的第一输入端与所述存储电容的第二端相连,所述检测驱动模块的第二输入端与所述高电平输入端相连,所述检测驱动模块的输出端与发光器件相连,当所述存储电容在充电阶段电量未充满时,在显示阶段,所述检测驱动模块的第二输入端与所述发光器件导通;当所述存储电容在充电阶段电量已充满时,在显示阶段,所述检测驱动模块的第一输入端与所述发光器件导通。
[0010]优选地,所述检测驱动模块包括检测晶体管和驱动晶体管,所述检测晶体管为P型晶体管,所述驱动晶体管为N型晶体管,所述检测晶体管和所述驱动晶体管形成为反相器,所述检测晶体管的栅极和所述驱动晶体管的栅极相连形成所述反相器的输入端,该输入端与所述存储电容的第二端相连,所述检测晶体管的第一极与高电平输入端相连,所述驱动晶体管的第一极与所述发光器件相连,所述检测晶体管的第二极和所述驱动晶体管的第二极相连形成所述反相器的输出端;
[0011]所述反相器的输入端为所述检测驱动模块的第一输入端,所述反相器的输出端为所述检测驱动模块的输出端,所述检测晶体管的阈值电压与所述驱动晶体管的阈值电压相同;
[0012]在显示阶段,当所述反相器输入端的电压高于高电平输入端输入的高电平信号时,所述检测驱动模块判定所述存储电容中的电荷已充满,所述驱动晶体管用于驱动所述发光器件发光,此时所述发光器件的亮度在预设范围内;
[0013]当所述反相器输入端的电压低于高电平输入端输入的高电平信号时,所述检测驱动模块判定所述存储电容中的电荷未充满,所述高电平输入端与所述发光器件导通,其输入的高电平信号用于驱动所述发光器件发光,此时所述发光器件的亮度未在所述预设范围内。
[0014]优选地,所述像素电路还包括第二充电控制模块,所述第二充电控制模块与所述存储电容的第二端及所述检测驱动模块的输出端相连,用于在充电阶段对所述检测驱动模块进行阈值电压补偿,将所述检测驱动模块的阈值电压写入所述存储电容。
[0015]优选地,所述像素电路还包括高电平写入模块,所述高电平写入模块与高电平输入端及所述存储电容的第一端相连,用于在显示阶段将高电平输入端与所述存储电容的第一端导通。
[0016]优选地,所述像素电路还包括发光控制模块,所述发光控制模块与所述检测驱动模块及所述发光器件相连,用于在显示阶段将所述检测驱动模块与所述发光器件导通。
[0017]优选地,所述复位模块包括第一晶体管和第二晶体管,所述第一晶体管和所述第二晶体管的栅极均与复位控制信号端相连,所述第二晶体管的第一极与数据线相连,所述第二晶体管的第二极与所述存储电容的第一端相连;所述第一晶体管的第一极与初始信号输入端相连,所述第一晶体管的第二极与所述存储电容的第二端相连。
[0018]优选地,所述第一充电控制模块包括第三晶体管,所述第三晶体管的栅极与扫描线相连,所述第三晶体管的第一极与数据线相连,所述第三晶体管的第二极与所述存储电容的第一端相连。
[0019]优选地,所述第二充电控制模块包括第四晶体管,所述第四晶体管的栅极与扫描线相连,所述第四晶体管的第一极与所述存储电容的第二端相连,所述第四晶体管的第二极与所述检测驱动模块的输出端相连。
[0020]优选地,所述高电平写入模块包括第五晶体管,所述第五晶体管的栅极与发光控制信号端相连,所述第五晶体管的第一极与高电平输入端相连,所述第五晶体管的第二极与所述存储电容的第一端相连。
[0021]优选地,所述发光控制模块包括第六晶体管,所述第六晶体管的栅极与发光控制信号端相连,所述第六晶体管的第一极与所述发光器件相连,所述第六晶体管的第二极与所述检测驱动模块的输出端相连。
[0022]作为本发明的第二个方面,还提供一种显示装置,所述显示装置包括扫描线、数据线、以及本发明所提供的上述像素电路,所述像素电路中的第一充电控制模块与所述扫描线及所述数据线相连。
[0023]作为本发明的第三个方面,还提供一种基于上述像素电路的驱动方法,包括以下步骤:
[0024]复位阶段:对存储电容进行充电,使其具有初始电压;
[0025]充电阶段:使所述存储电容的第一端与数据线导通,将数据电压写入所述存储电容;
[0026]显示检测阶段:判断充电阶段的数据电压能否将所述存储电容充满,当充电阶段的数据电压不能将所述存储电容充满时,使高电平输入端与发光器件导通;当充电阶段的数据电压能够将所述存储电容充满时,使存储电容的第二端与发光器件导通;
[0027]调节阶段:当充电阶段的数据电压不能将所述存储电容充满时,对写入所述存储电容的数据电压进行调节,重复显示检测阶段,直至调节后的数据电压能够在充电阶段将所述存储电容充满为止。
[0028]优选地,所述驱动方法还包括:
[0029]在显示检测阶段,观察发光器件的亮度,当所述发光器件的亮度未在预设范围内时,判定所述存储电容未充满;当所述发光器件的亮度在所述预设范围内时,判定所述存储电容已充满。
[0030]本发明通过采用检测驱动模块,在检测到存储电容的电量完全充满之后再驱动发光器件正常发光,能够有效延缓通过发光器件的电流的衰减,降低信号的噪音,实现输出电流的平稳性,使显示画面更加稳定。
【附图说明】
[0031]附图是用来提供对本发明的进一步理解,并且构成说明书的一部分,与下面的【具体实施方式】一起用于
解释本发明,但并不构成对本发明的限制。
[0032]图1是发光二极管亮度随时间变化曲线图;
[0033]图2a-图2b分别是图1中两条曲线的斜率随时间的变化示意图;
[0034]图3是本发明实施例所提供的像素电路的模块结构示意图;
[0035]图4是本发明实施例所提供的像素电路的详细结构示意图;
[0036]图5是图4中所示像素电路的时序图。
[0037]在附图中,Cst-存储电容;Ta_检测晶体管;Tb_驱动晶体管;T1_第一晶体管;Τ2-第二晶体管;Τ3-第三晶体管;Τ4-第四晶体管;Τ5-第五晶体管;Τ6-第六晶体管;LED-发光器件;VDD-高电平输入端;VSS-低电平输入端;EM_发光控制信号端;RESET_复位控制信号端;VINT-初始信号输入端;GATE-扫描线;DATA-数据线。
【具体实施方式】
[0038]以下结合附图对本发明的【具体实施方式】进行详细说明。应当理解的是,此处所描述的【具体实施方式】仅用于说明和解释本发明,并不用于限制本发明。
[0039]本发明提供了一种像素电路,如图3所示,所述像素电路包括高电平输入端VDD和低电平输入端VSS,所述像素电路还包括复位模块、第一充电控制模块、检测驱动模块和存储电容Cst ;
[0040]复位模块用于在复位阶段使存储电容Cst具有初始电压;
[0041 ] 第一充电控制模块与数据线DATA及存储电容Cst的第一端A相连,用于在充电阶段将数据电压写入存储电容Cst ;
[0042]检测驱动模块的第一输入端与存储电容Cst的第二端B相连,检测驱动模块的第二输入端与高电平输入端VDD相连,检测驱动模块的输出端C与发光器件相连,当存储电容Cst在充电阶段电量未充满时,在显示阶段,检测驱动模块的第二输入端与发光器件导通;当存储电容Cst在充电阶段电量已充满时,在显示阶段,检测驱动模块的第一输入端与发光器件导通。
[0043]当存储电容Cst中存储的电量足以使得检测驱动模块产生驱动电流时,检测驱动模块即会产生驱动电流,从而使得发光器件发光。但是,在这种情况中,存储电容Cst不一定处于充满状态。
[0044]如果存储电容Cst处于充满的状态,那么其存储的电荷量较大,放电时间也较长,检测驱动模块产生的驱动电流衰减至最大值的95%所需要的时间也较长,从而使得发光器件的发光状态较为稳定。反之,如果存储电容Cst处于未充满的状态,那么其存储的电荷量相对较小,放电时间也相对较短,检测驱动模块产生的驱动电流衰减至最大值的95 %所需要的时间也相对较短,从而使得发光器件的发光状态较为不稳定。
[0045]存储电容Cst是否充满是由充电阶段的数据电压所决定的,如果数据电压足够大,那么,存储电容Cst则可以充满。
[0046]本发明所提供的像素电路中的检测驱动模块除了具有产生驱动电流的功能之外,还具有判断存储电容Cst是否充满的功能,因此,利用本发明所提供的像素电路可以判断充电阶段的存储电容Cst是否充满。
[0047]在包括所述像素电路的显示面板投放市场之前,需要对显示面板的性能进行检测,过程如下:
[0048]在充电阶段,利用预定的数据电压对存储电容Cst进行充电。如果检测驱动模块的第一输入端与发光器件导通,那么驱动电流由检测驱动模块提供,并且发光器件正常发光(即,发光器件的亮度在预设范围内)。这说明预定的数据电压是合理的,能够维持显示面板进行显示。
[0049]如果检测驱动模块将高电平输入端VDD与发光器件导通,那么发光器件则会异常发光(即,发光器件的亮度超出预设范围),则表明存储电容Cst并未被充满,此时需要对预定的数据电压进行调节,例如:将数据电压整体调高0.5V,之后再次利用检测驱动模块进行判断,直至调节后的数据电压能够将存储电容Cst充满即可。
[0050]由于在投放市场之前,已经对数据电压进行了调节,因此,包括本发明所提供的像素电路的显示面板在进行显示时,电流衰减缓慢,显示效果稳定。
[0051]本发明在检测到存储电容Cst的电量完全充满之后再驱动发光器件正常发光,能够有效延缓通过发光器件的电流的衰减,降低信号的噪音,实现输出电流的平稳性,使显示画面更加稳定。
[0052]本发明中的发光器件可以是发光二极管(LED)、有机发光二极管(OLED)等电致发光器件,在图4所示的实施例中,以LED表示发光器件,但本发明中的发光器件不限于此。
[0053]进一步地,如图4所示,检测驱动模块包括检测晶体管Ta和驱动晶体管Tb,检测晶体管Ta为P型晶体管,驱动晶体管Tb为N型晶体管,检测晶体管Ta和驱动晶体管Tb形成为反相器。
[0054]反相器可以利用CMOS工艺进行制造,CMOS工艺获得的半导体产品具有功耗低、集成度高、速度快、抗干扰能力强等一系列优点。
[0055]检测晶体管Ta的栅极和驱动晶体管Tb的栅极相连形成所述反相器的输入端,该输入端与存储电容Cst的第二端B相连,检测Ta的第一极与高电平输入端VDD相连,驱动晶体管Tb的第一极与发光器件相连,检测晶体管Ta的第二极和驱动晶体管Tb的第二极相连形成所述反相器的输出端。
[0056]在本发明中,所述反相器的输入端为检测驱动模块的第一输入端,所述反相器的输出端为检测驱动模块的输出端C。并且,在所述反相器中,检测晶体管Ta的阈值电压与驱动晶体管Tb的阈值电压相同。
[0057]在显示阶段,当所述反相器输入端的电压(即B节点的电压)高于高电平输入端VDD输入的高电平信号时,检测驱动模块判定存储电容Cst中的电荷已充满。此时,检测晶体管Ta关闭,驱动晶体管Tb开启,用于驱动发光器件发光,此时发光器件的亮度在预设范围内,为正常发光状态;
[0058]当所述反相器输入端的电压(即B节点的电压)低于高电平输入端VDD输入的高电平信号时,检测驱动模块判定存储电容Cst中的电荷未充满。此时,检测晶体管Ta开启,驱动晶体管Tb关闭,高电平输入端VDD与发光器件导通,其输入的高电平信号用于驱动发光器件发光,此时发光器件的亮度未在所述预设范围内,通常高于预设范围,表现为发光器件亮度异常高。当出现此种情况,应对数据电压进行调整,以使得存储电容Cst电量充满,正常发光。
[0059]进一步地,所述像素电路还包括第二充电控制模块,第二充电控制模块与存储电容Cst的第二端B及检测驱动模块的输出端C相连,用于在充电阶段对检测驱动模块进行阈值电压补偿,将检测驱动模块的阈值电压写入存储电容Cst。
[0060]需要说明的是,在所述反相器中,由于检测晶体管Ta的阈值电压与驱动晶体管Tb的阈值电压相同,那么所述检测驱动模块的阈值电压即为所述反相器的阈值电压,也即为所述反相器中的检测晶体管Ta或者驱动晶体管Tb的阈值电压。
[0061]第二充电控制模块能够预先将补偿阈值电压写入存储电容Cst中,从而能够抑制由于阈值电压漂移所导致的电流不稳定,实现输出电流的平稳性。
[0062]进一步地,所述像素电路还包括高电平写入模块,高电平写入模块与高电平输入端VDD及存储电容Cst的第一端A相连,用于在显示阶段将高电平输入端VDD与存储电容
Cst的第一端A导通,以在存储电容Cst充满后维持驱动晶体管Tb的开启状态。
[0063]进一步地,所述像素电路还包括发光控制模块,发光控制模块与检测驱动模块及发光器件相连,用于在显示阶段将检测驱动模块与发光器件导通,以使得检测驱动模块能够驱动发光器件进行发光。
[0064]作为本发明的一种实施方式,如图4所示,复位模块包括第一晶体管Tl和第二晶体管T2,第一晶体管Tl和第二晶体管T2的栅极均与复位控制信号端RESET相连,第二晶体管T2的第一极与数据线DATA相连,第二晶体管T2的第二极与存储电容Cst的第一端A相连;第一晶体管Tl的第一极与初始信号输入端VINT相连,第一晶体管Tl的第二极与存储电容Cst的第二端B相连。
[0065]复位模块用于在复位阶段使存储电容Cst具有初始电压Vint。
[0066]需要说明的是,本发明中的第一极可以是源极,第二极可以是漏极,或者,本发明中的第一极可以是漏极,第二极可以是源极,本发明对此不做限定。
[0067]进一步地,第一充电控制模块包括第三晶体管T3,第三晶体管T3的栅极与扫描线GATE相连,第三晶体管T3的第一极与数据线DATA相连,第三晶体管T3的第二极与存储电容Cst的第一端A相连。
[0068]第一充电控制模块用于在充电阶段将数据电压Vdata写入存储电容Cst。
[0069]进一步地,第二充电控制模块包括第四晶体管T4,第四晶体管T4的栅极与扫描线GATE相连,第四晶体管T4的第一极与存储电容Cst的第二端B相连,第四晶体管T4的第二极与检测驱动模块的输出端C相连。
[0070]第二充电控制模块用于在充电阶段将阈值电压Vth写入存储电容Cst,这里的阈值电压Vth为所述反相器的阈值电压,即所述反相器中检测晶体管Ta或者驱动晶体管Tb的阈值电压。
[0071]进一步地,高电平写入模块包括第五晶体管T5,第五晶体管T5的栅极与发光控制信号端EM相连,第五晶体管T5的第一极与高电平输入端VDD相连,第五晶体管T5的第二极与存储电容Cst的第一端A相连。
[0072]高电平写入模块用于在显示阶段将高电平输入端VDD与存储电容Cst的第一端A导通,以在存储电容Cst充满后维持驱动晶体管Tb的开启状态。
[0073]进一步地,发光控制模块包括第六晶体管T6,第六晶体管T6的栅极与发光控制信号端EM相连,第六晶体管T6的第一极与发光器件相连,第六晶体管T6的第二极与检测驱动模块的输出端C相连。
[0074]发光控制模块用于在显示阶段将检测驱动模块与发光器件导通,以使得检测驱动模块能够驱动发光器件进行发光。
[0075]下面以第一晶体管Tl-第六晶体管T6为P型晶体管为例,结合图5的时序图对本发明的实施方式进行详细的阐述。
[0076]在复位阶段(tl阶段):复位控制信号端RESET输入低电平信号,发光控制信号端EM和扫描线GATE输入高电平信号,第一晶体管Tl、第二晶体管T2开启,第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6关闭,初始信号输入端VINT的信号Vint写入存储电容Cst。
[0077]此时,存储电容的第一端A点的电位Va = Vdate,存储电容的第二端B点的电位Vb = Vint,对存储电容Cst设置初始电压。
[0078]在充电阶段(t2阶段):扫描线GATE输入低电平信号,发光控制信号端EM和复位控制信号端RESET输入高电平信号,第三晶体管T3、第四晶体管T4开启,第一晶体管Tl、第二晶体管T2、第五晶体管T5、第六晶体管T6关闭,数据电压Vdata和补偿的阈值电压Vth写入存储电容Cst。
[0079]在Vb充电至大于VDD之前,检测晶体管Ta开启,驱动晶体管Tb关闭,这里的阈值电压Vth为检测晶体管Ta的阈值电压。如上所述,在反相器中,检测晶体管Ta的阈值电压与驱动晶体管Tb的阈值电压相同,因此,该阈值电压可用于补偿驱动晶体管Tb驱动发光器件发光时的阈值电压。
[0080]此时,存储电容的第一端A点的电位Va = Vdata,存储电容的第二端B点的电位Vb = VDD+Vth, AU(Cst) = VDD+Vth-Vdate。
[0081]在显示阶段(t3阶段):发光控制信号端EM输入低电平信号,扫描线GATE和复位控制信号端RESET输入高电平信号,第五晶体管T5、第六晶体管T6开启,第一晶体管Tl、第二晶体管T2、第三晶体管T3、第四晶体管T4关闭,高电平输入端VDD的信号写入存储电容Cst,且检测驱动模块与发光器件导通,根据第一输入端Vb以及第二输入端VDD的大小情况驱动发光器件发光。
[0082]在所述显示阶段中,需要先检测存储电容Cst的电量是否充满。当存储电容Cst充电未充满时,VKVDD,检测晶体管Ta开启,驱动晶体管Tb关闭,高电平输入端VDD与发光器件导通,其输入的高电平信号作用于发光器件上,使得发光器件的亮度异常,操作者发现发光器件的亮度异常后,可以及时调整输入的数据电压Vdata,以使得存储电容Cst电量充满,正常发光。
[0083]当Vb>VDD时,检测晶体管Ta关闭,驱动晶体管Tb开启,驱动晶体管Tb正常驱动发光器件发光。此时,存储电容的第一端A点的电位Va = VDD,存储电容的第二端B点的电位Vb = 2VDD+Vth_Vdate,通过发光器件的电流由以下公式确定:
[0084]I = K/2 (2VDD+Vth-Vdata-VDD-Vth)2 = K/2(VDD-Vdata) 2
[0085]其中,K为预设常数。本发明在检测到存储电容Cst的电量完全充满之后再驱动发光器件正常发光,能够有效延缓通过发光器件的电流的衰减,降低信号的噪音,实现输出电流的平稳性,使显示画面更加稳定。
[0086]此外,根据上述公式可以看出,本发明所提供的像素电路能够消除检测驱动模块的阈值电压的影响,实现阈值补偿功能。
[0087]本发明还提供了一种显示装置,所述显示装置包括扫描线、数据线、以及本发明所提供的上述像素电路,如图3所示,所述像素电路中的第一充电控制模块与所述扫描线GATE及所述数据线DATA相连。本发明所提供的显示装置能够有效延缓发光器件的亮度衰减,从而能够改善显示效果。
[0088]本发明还提供了一种像素电路的驱动方法,所述驱动方法包括以下步骤:
[0089]复位阶段:对存储电容进行充电,使其具有初始电压;
[0090]充电阶段:使所述存储电容的第一端与数据线导通,将数据电压写入所述存储电容;
[0091]显示检测阶段:判断充电阶段的数据电压能否将所述存储电容充满,当充电阶段的数据电压不能将所述存储电容充满时,使高电平输入端与发光器件导通;当充电阶段的数据电压能够将所述存储电容充满时,使存储电容的第二端与发光器件导通;
[0092]调节阶段:当充电阶段的数据电压不能将所述存储电容充满时,对写入所述存储电容的数据电压进行调节,重复显示检测阶段,直至调节后的数据电压能够在充电阶段将所述存储电容充满为止。
[0093]具体地,所述驱动方法还包括:
[0094]在显示检测阶段,观
察发光器件的亮度,当所述发光器件的亮度未在预设范围内时,判定所述存储电容未充满;当所述发光器件的亮度在所述预设范围内时,判定所述存储电容已充满。
[0095]本发明在正常驱动发光器件发光之前增加了检测存储电容电量是否充满的步骤,通过对数据电压进行调整,直至检测到存储电容的电量完全充满之后再驱动发光器件正常发光,因此能够有效延缓通过发光器件的电流的衰减,降低信号的噪音,实现输出电流的平稳性,使显不画面更加稳走。
[0096]可以理解的是,以上实施方式仅仅是为了说明本发明的原理而采用的示例性实施方式,然而本发明并不局限于此。对于本领域内的普通技术人员而言,在不脱离本发明的精神和实质的情况下,可以做出各种变型和改进,这些变型和改进也视为本发明的保护范围。
【主权项】
1.一种像素电路,所述像素电路包括高电平输入端和低电平输入端,其特征在于,所述像素电路还包括复位模块、第一充电控制模块、检测驱动模块和存储电容; 所述复位模块用于在复位阶段使所述存储电容具有初始电压; 所述第一充电控制模块与数据线及所述存储电容的第一端相连,用于在充电阶段将数据电压写入所述存储电容; 所述检测驱动模块的第一输入端与所述存储电容的第二端相连,所述检测驱动模块的第二输入端与所述高电平输入端相连,所述检测驱动模块的输出端与发光器件相连,当所述存储电容在充电阶段电量未充满时,在显示阶段,所述检测驱动模块的第二输入端与所述发光器件导通;当所述存储电容在充电阶段电量已充满时,在显示阶段,所述检测驱动模块的第一输入端与所述发光器件导通。2.根据权利要求1所述的像素电路,其特征在于,所述检测驱动模块包括检测晶体管和驱动晶体管,所述检测晶体管为P型晶体管,所述驱动晶体管为N型晶体管,所述检测晶体管和所述驱动晶体管形成为反相器,所述检测晶体管的栅极和所述驱动晶体管的栅极相连形成所述反相器的输入端,该输入端与所述存储电容的第二端相连,所述检测晶体管的第一极与高电平输入端相连,所述驱动晶体管的第一极与所述发光器件相连,所述检测晶体管的第二极和所述驱动晶体管的第二极相连形成所述反相器的输出端; 所述反相器的输入端为所述检测驱动模块的第一输入端,所述反相器的输出端为所述检测驱动模块的输出端,所述检测晶体管的阈值电压与所述驱动晶体管的阈值电压相同; 在显示阶段,当所述反相器输入端的电压高于高电平输入端输入的高电平信号时,所述检测驱动模块判定所述存储电容中的电荷已充满,所述驱动晶体管用于驱动所述发光器件发光,此时所述发光器件的亮度在预设范围内; 当所述反相器输入端的电压低于高电平输入端输入的高电平信号时,所述检测驱动模块判定所述存储电容中的电荷未充满,所述高电平输入端与所述发光器件导通,其输入的高电平信号用于驱动所述发光器件发光,此时所述发光器件的亮度未在所述预设范围内。3.根据权利要求1所述的像素电路,其特征在于,所述像素电路还包括第二充电控制模块,所述第二充电控制模块与所述存储电容的第二端及所述检测驱动模块的输出端相连,用于在充电阶段对所述检测驱动模块进行阈值电压补偿,将所述检测驱动模块的阈值电压写入所述存储电容。4.根据权利要求1所述的像素电路,其特征在于,所述像素电路还包括高电平写入模块,所述高电平写入模块与高电平输入端及所述存储电容的第一端相连,用于在显示阶段将高电平输入端与所述存储电容的第一端导通。5.根据权利要求1所述的像素电路,其特征在于,所述像素电路还包括发光控制模块,所述发光控制模块与所述检测驱动模块及所述发光器件相连,用于在显示阶段将所述检测驱动模块与所述发光器件导通。6.根据权利要求1至5中任意一项所述的像素电路,其特征在于,所述复位模块包括第一晶体管和第二晶体管,所述第一晶体管和所述第二晶体管的栅极均与复位控制信号端相连,所述第二晶体管的第一极与数据线相连,所述第二晶体管的第二极与所述存储电容的第一端相连;所述第一晶体管的第一极与初始信号输入端相连,所述第一晶体管的第二极与所述存储电容的第二端相连。7.根据权利要求1至5中任意一项所述的像素电路,其特征在于,所述第一充电控制模块包括第三晶体管,所述第三晶体管的栅极与扫描线相连,所述第三晶体管的第一极与数据线相连,所述第三晶体管的第二极与所述存储电容的第一端相连。8.根据权利要求3所述的像素电路,其特征在于,所述第二充电控制模块包括第四晶体管,所述第四晶体管的栅极与扫描线相连,所述第四晶体管的第一极与所述存储电容的第二端相连,所述第四晶体管的第二极与所述检测驱动模块的输出端相连。9.根据权利要求4所述的像素电路,其特征在于,所述高电平写入模块包括第五晶体管,所述第五晶体管的栅极与发光控制信号端相连,所述第五晶体管的第一极与高电平输入端相连,所述第五晶体管的第二极与所述存储电容的第一端相连。10.根据权利要求5所述的像素电路,其特征在于,所述发光控制模块包括第六晶体管,所述第六晶体管的栅极与发光控制信号端相连,所述第六晶体管的第一极与所述发光器件相连,所述第六晶体管的第二极与所述检测驱动模块的输出端相连。11.一种显示装置,其特征在于,所述显示装置包括扫描线、数据线、以及权利要求1至10中任意一项所述的像素电路,所述像素电路中的第一充电控制模块与所述扫描线及所述数据线相连。12.一种像素电路的驱动方法,其特征在于,包括以下步骤: 复位阶段:对存储电容进行充电,使其具有初始电压; 充电阶段:使所述存储电容的第一端与数据线导通,将数据电压写入所述存储电容; 显示检测阶段:判断充电阶段的数据电压能否将所述存储电容充满,当充电阶段的数据电压不能将所述存储电容充满时,使高电平输入端与发光器件导通;当充电阶段的数据电压能够将所述存储电容充满时,使存储电容的第二端与发光器件导通; 调节阶段:当充电阶段的数据电压不能将所述存储电容充满时,对写入所述存储电容的数据电压进行调节,重复显示检测阶段,直至调节后的数据电压能够在充电阶段将所述存储电容充满为止。13.根据权利要求12所述的驱动方法,其特征在于,所述驱动方法还包括: 在显示检测阶段,观察发光器件的亮度,当所述发光器件的亮度未在预设范围内时,判定所述存储电容未充满;当所述发光器件的亮度在所述预设范围内时,判定所述存储电容已充满。
【专利摘要】本发明公开了一种像素电路及驱动方法、显示装置。所述像素电路包括高电平输入端和低电平输入端、复位模块、第一充电控制模块、检测驱动模块和存储电容,复位模块用于在复位阶段使存储电容具有初始电压;第一充电控制模块与数据线及存储电容的第一端相连,用于在充电阶段将数据电压写入存储电容;检测驱动模块的第一输入端与存储电容的第二端相连,检测驱动模块的第二输入端与高电平输入端相连,检测驱动模块的输出端与发光器件相连,当存储电容电量未充满时,在显示阶段,检测驱动模块的第二输入端与发光器件导通;当存储电容电量已充满时,在显示阶段,检测驱动模块的第一输入端与发光器件导通。本发明能够延缓通过发光器件的电流的衰减。
【IPC分类】G09G3/32
【公开号】CN104900194
【申请号】CN201510400868
【发明人】杨凡, 申章焕, 郭坤
【申请人】京东方科技集团股份有限公司, 鄂尔多斯市源盛光电有限责任公司
【公开日】2015年9月9日
【申请日】2015年7月9日