时序控制器、时序控制方法及显示面板的制作方法
【技术领域】
[0001] 本发明涉及显示技术领域,尤其涉及一种时序控制器、时序控制方法及显示面板。
【背景技术】
[0002] 目前,显示面板(包括液晶面板、有机发光二极管面板等)主要利用时序控制器向 显示面板的列向中心线两侧的驱动电路分别发送驱动控制信号(例如栅极启动信号、栅极 时钟信号或数据时钟信号),用以控制显示面板的驱动电路。但是由于列向中心线两侧的信 号传输路线的差异,或者由于其他各种原因,使得驱动控制信号不能同时到达以列向中心 线对称的两个驱动电路。这就造成了画面不良的问题,影响了视觉效果。
[0003] 为了尽量使驱动控制信号同时到达以显示面板列向中心线对称的两个驱动电路, 一般将时序控制器设置在显示面板的列向中心线上。如图1所示,时序控制器设置在第一 源极印刷电路板和第二源极印刷电路板之外的控制板上,大致位于显示面板的列向中心线 上。控制板通过柔性电路板分别与第一源极印刷电路板和第二源极印刷电路板连接。时序 控制器发出的驱动控制信号经过柔性电路板分别达到第一源极印刷电路板和第二源极印 刷电路板上,进而达到相应的驱动电路(例如栅极驱动电路YD或源极驱动电路XD)上。但 是即便如此,也只能尽量减少驱动控制信号到达上述两个驱动电路的时间差,并不能保证 驱动控制信号能够同时上述两个驱动电路。
【发明内容】
[0004] 本发明的一个目的是解决上述技术问题。
[0005] 为此解决上述技术问题,本发明提出了一种时序控制器、时序控制方法和显示面 板。
[0006] 该时序控制器包括同步模块,该同步模块用于控制第一驱动控制信号和/或第二 驱动控制信号的发出时刻,使第一驱动控制信号到达第一驱动电路的时刻与第二驱动控制 信号到达第二驱动电路的时刻相同,其中所述第一驱动电路和所述第二驱动电路以显示面 板的列向中心线对称。
[0007] 进一步地,所述第一驱动电路和所述第二驱动电路均为栅极驱动电路,所述第一 驱动控制信号和所述第二驱动控制信号均为栅极启动信号或者均为栅极时钟信号。
[0008] 进一步地,所述第一驱动电路和第二驱动电路均为源极驱动电路,所述第一驱动 控制信号和第二驱动控制信号均为数据时钟信号。
[0009] 进一步地,所述同步模块括差值获取子模块和发出时刻控制子模块;
[0010] 所述差值确定子模块用于确定所述时序控制器发出的第一测试信号到达所述第 一驱动电路所需的传输时间与所述时序控制器发出的第二测试信号到达所述第二驱动电 路所需的传输时间之间的差值T1 ;
[0011] 所述发出时刻控制子模块用于使发送至对应的传输时间较长的驱动电路的驱动 控制信号比发送至对应的传输时间较短的驱动电路的驱动控制信号提早所述差值T1发 送。
[0012] 进一步地,所述时序控制器具有第一测试信号输出端、第一测试信号返回端、第二 测试信号输出端和第二测试信号返回端;
[0013] 所述差值确定子模块具体用于根据所述第一测试信号经所述第一信号输出端的 发出时刻、所述第一测试信号经所述第一驱动电路返回所述第一测试信号返回端的时刻、 所述第二测试信号经所述第二测试信号输出端的发出时刻以及所述第二测试信号经所述 第二驱动电路返回所述第二测试信号返回端的时刻确定所述差值T1。
[0014] 该时序控制方法包括:
[0015] 控制第一驱动控制信号和/或第二驱动控制信号的发出时刻,使第一驱动控制信 号到达第一驱动电路与第二驱动控制信号到达第二驱动电路的时刻相同,其中所述第一驱 动电路和所述第二驱动电路以显示面板的列向中心线对称。
[0016] 进一步地,所述第一驱动电路和所述第二驱动电路均为栅极驱动电路,所述第一 驱动控制信号和所述第二驱动控制信号均为栅极启动信号和栅极时钟信号中的一种。
[0017] 进一步地,所述第一驱动电路和第二驱动电路均为源极驱动电路,所述第一驱动 控制信号和第二驱动控制信号均为数据时钟信号。
[0018] 进一步地,所述控制第一驱动控制信号和/或第二驱动控制信号的发出时刻,包 括:
[0019] 确定时序控制器发出的第一测试信号到达所述第一驱动电路所需的传输时间与 时序控制器发出的第二测试信号到达所述第二驱动电路所需的传输时间之间的差值T1 ;
[0020] 使发送至对应的传输时间较长的驱动电路的驱动控制信号比发送至对应的传输 时间较短的驱动电路的驱动控制信号提早所述差值T1发送。
[0021] 进一步地,所述时序控制器具有第一测试信号输出端、第一测试信号返回端、第二 测试信号输出端和第二测试信号返回端;
[0022] 确定所述差值T1具体包括:根据所述第一测试信号经所述第一信号输出端的发 出时刻、所述第一测试信号经所述第一驱动电路返回所述第一测试信号返回端的时刻、所 述第二测试信号经所述第二测试信号输出端的发出时刻以及所述第二测试信号经所述第 二驱动电路返回所述第二测试信号返回端的时刻确定所述差值T1。
[0023] 该显示面板包括上述任一时序控制器及关于所述显示面板的列向中心线对称的 第一驱动电路和第二驱动电路,所述第一驱动电路和所述第二驱动电路均与所述时序控 制器相连。
[0024] 进一步地,该显示面板还包括第一源极印刷电路板和第二源极印刷电路板,所述 时序控制器设置在所述第一源极印刷电路板或所述第二源极印刷电路板上。
[0025] 进一步地,所述时序控制器为具有第一测试信号输出端、第一测试信号返回端、第 二测试信号输出端和第二测试信号返回端的时序控制器,所述第一测试信号输出端和所述 第一测试信号返回端均连接所述第一驱动电路,所述第二测试信号输出端和所述第二测试 信号返回端均连接所述第二驱动电路
[0026] 本发明通过控制第一驱动控制信号和第二驱动控制信号的发出时刻,使两驱动控 制信号能够同时到达以显示面板的列向中心线对称的两个驱动电路上,能够实现对这样的 两个驱动电路同步控制,避免由此导致的显示问题。
【附图说明】
[0027] 通过参考附图会更加清楚的理解本发明的特征和优点,附图是示意性的而不应理 解为对本发明进行任何限制,在附图中:
[0028] 图1示出了传统的显示面板的结构示意图;
[0029] 图2示出了根据本发明一个实施例的测试信号传输回路示意图;
[0030] 图3示出了根据本发明另一个实施例的测试信号传输回路示意图。
[0031] 图4示出了根据本发明一个实施例的测试信号的发出时刻和返回时刻的一对照 图;
[0032] 图5示出了根据本发明一个实施例的测试信号的发出时刻和返回时刻的另一对 照图。
【具体实施方式】
[0033] 为了能够更清楚地理解本发明的上述目的、特征和优点,下面结合附图和具体实 施方式对本发明进行进一步的详细描述。需要说明的是,在不冲突的情况下,本申请的实 施例及实施例中的特征可以相互组合。
[0034] 在下面的描述中阐述了很多具体细节以便于充分理解本发明,但是,本发明还可 以采用其他不同于在此描述的其他方式来实施,因此,本发明的保护范围并不受下面公开 的具体实施例的限制。
[0035] 本发明提供一种时序控制方法,该方法包括:控制第一驱动控制信号和/或第二 驱动控制信号的发出时刻,使第一驱动控制信号到达第一驱动电路与第二驱动控制信号到 达第二驱动电路的时刻相同,其中所述第一驱动电路和所述第二驱动电路以显示面板的列 向中心线对称。
[0036] 该时序控制方法通过控制第一驱动控制信号和/或第二驱动控制信号的发出时 间,使两驱动控制信号能够同时到达以显示面板的列向中心线对称的两个驱动电路上,能 够实现对这样的两个驱动电路同步控制,避免由此导致的显示问题。
[0037] 在具体实施时,这里第一驱动电路和第二驱动电路可以均为栅极驱动电路,此时 第一驱动控制信号和第二驱动控制信号可以均为栅极启动信号或者均为栅极时钟信号。或 者,
这里的第一驱动电路和第二驱动电路可以均为源极驱动电路,此时这里的第一驱动控 制信号和第二驱动控制信号可以均为数据时钟信号。
[0038] 在具体实施时,所述控制第一驱动控制信号和/或第二驱动控制信号的发出时 亥IJ,可以具体包括:
[0039] 确定时序控制器发出的第一测试信号到达所述第一驱动电路所需的传输时间与 时序控制器发出的第二测试信号到达所述第二驱动电路所需的传输时间之间的差值T1 ;
[0040] 使发送至对应的传输时间较长的驱动电路的驱动控制信号比发送至对应的传输 时间较短的驱动电路的驱动控制信号提早所述差值T1发送。
[0041] 这样,仅需获取测试信号传输到两个驱动电路所需的传输时间的差值即可实现相 应的同步,过程简单易实现。
[0042] 在具体实施时,确定差值T1的方法有多种,比如在时序控制器上设置第一测试信 号输出端、第一测试信号返回端、第二测试信号输出端和第二测试信号返回端,此时可以通 过如下方式得到上述的差值T1 :
[0043] 根据所述第一测试信号经所述第一信号输出端的发出时刻、所述第一测试信号经 所述第一驱动电路返回所述第一测试信号返回端的时刻、所述第二测试信号经所述第二测 试信号输出端的发出时刻以及所述第二测试信号经所述第二驱动电路返回所述第二测试 信号返回端的时刻确定所述差值T1。
[0044] 上述方法通过在时序控制器上设置四个端口或引脚的方式,只需要利用测试信号 发出或返回相应端口或引脚的时刻,便能计算出该差值T1。该方法具有实现容易、计算简单 的优点。
[0045] 当然,另一种方法,也可以通过检测测试信号的发出时刻、测试信号到达相应驱动 电路的时刻确定差值T1。其中,该方法未必采用时序控制器上端口或引脚进行检测相应时 刻。
[0046] 在具体实施时,上述的时序控制方法具体可以由时序控制器执行。
[0047] 该时序控制器包括同步模块,该同步模块用于控制第一驱动控制信号和/或第二 驱动控制信号的发出时刻,以使第一驱动控制信号到达第一驱动电路的时刻与第二驱动控 制信号到达第二驱动电路的时刻相同,其中所述第一驱动电路和所述第二驱动电路以显示 面板的列向中心线对称。
[0048] 本发明提供的时序控制器具有同步模块,该同步模块能够控制第一驱动控制信号 和第二驱动控制信号的发出时刻,使两驱动控制信号能够同时到达以显示面板的列向中心 线对称的两驱动电路上,能够实现这样的两个驱动电路起到同时的控制,从而避免由于驱 动控制信号不能同时到达以显示面板列向中心线对称的两个驱动电路上而导致的显示问 题。
[0049] 在具体实施时,所述同步模块可以包括差值获取子模块和发出时刻控制子模块; [0050] 所述差值确定子模块用于确定所述时序控制器发出的第一测试信号到达所述第 一驱动电路所需的传输时间与所述时序控制器发出的第二测试信号到达所述第二驱动电 路所需的传输时间之间的差值T1 ;
[0051] 所述发出时刻控制子模块用于使发送至对应的传输时间较长的驱动电路的驱动 控制信号比发送至对应的传输时间较短的驱动电路的驱动控制信号提早所述差值T1发 送。
[0052] 这样,仅需利用差值确定子模块获取测试信号传输到两个驱动电路所需的传输时 间的差值,然后利用发出时刻控制子模块控制驱动控制信号的发出时刻,即可实现相应的 同步,通过过程简单易实现。
[0053] 在具体实施时,所述时序控制器还可以具有第一测试信号输出端、第一测试信号 返回端、第二测试信号输出端和第二测试信号返回端。此时,所述差值确定子模块可以利用 上述四个端口或引脚确定差值T1。
[0054] 所述差值确定子模块具体用于根据所述第一测试信号经所述第一信号输出端的 发出时刻、所述第一测试信号经所述第一驱动电路返回所述第一测试信号返回端的时刻、 所述第二测试信号经所述第二测试信号输出端的发出时刻以及所述第二测试信号经所述 第二驱动电路返回所述第二测试信号返回端的时刻确定所述差值T1。
[0055] 通过在时序控制器上设置四个端口或引脚的方式,只需要利用测试信号发出或返 回相应端口或引脚的时刻,便能计算出该差值T1。该方法具有实现容易、计算简单的优点。
[0056] 本发明还提供一种显示面板,该显示面板包括上述的时序控制器及关于所述显示 面板的列向中心线对称的第一驱动电路和第二驱动电路,所述第一驱动电路和所述第二驱 动电路均与所述时序控制器相连。由于上述的时序控制器能够使驱动控制信号同时达到以 显示面板列向中心线对称的两个驱动电路上,因此具有上述时序控制器的显示面板具有驱 动控制信号可同时控制以显示面板列向中心线对称的两驱动电路的优点。
[0057] 而且,由于上述的时序控制器能够使驱动控制信号同时达到以显示面板列向中心 线对称的两个驱动电路上,因此执行上述时序控制方法的时序控制器不必设置在所属的显 示面板的列向中心线上,而可以进行灵活的布置,这样可以大大降低设计难度或者制作成 本。
[0058] 比如,如图2、3所示,为本发明提供的显示面板一种可能的结构示意图,该显示面 板有阵列基板、设置在阵列基板上的多个栅极驱动电路4、多个源极驱动电路5、第一源极 印刷电路板2、第二印刷电路板和时序控制器3。图中的虚线代表显示面板的列向中心线1, 栅极驱动电路和源极驱动电路的布置与图1相同,即栅极驱动电路4关于该列向中心线1 对称设置,源极驱动电路5也关于该列向中心线1对称设置。其中,基于时序控制器布置灵 活的优点,图中将时序控制器设置在第一源极印刷电路板2上。当然,时序控制器还可设置 在第二源极印刷电路板上。相较于图1中的显示面板,图2、3中的显示面板在结构上节省 了一个控制板和两个柔性电路板,不仅结构变得简单,而且节省了材料成本和组装成本。
[0059] 为了实现上述时序控制方法中利用时序控制器的四个端口或引脚确定所述T1,还 可在图2、3中的显示面板上形成第一测试信号和第二测试信号的传输回路,具体包括:
[0060] 将图2中显示面板上时序控制器的第一测试信号输出端L-GT和第一测试信号返 回端LF-GT与显示面板列向中心线1 一侧的每一个栅极驱动电路4连接,形成第一测试信 号的传输回路。时序控制器的第二测试信号输出端R-GT和第二测试信号返回端RF-GT与 显示面板列向中心线1另一侧的每一个栅极驱动电路4连接,形成第二测试信号的传输回 路。利用上述第一测试信号的传输回路和第二测试信号的传输回路确定所述T1,进而控制 栅极启动信号或者栅极时钟信号的发出时刻,使栅极启动信号或者栅极时钟信号能够同时 达到以显示面板的列向中心线对称的两栅极驱动电路上。
[0061] 将图3中显示面板上时序控制器的第一测试信号输出端L-DT和第一测试信号返 回端L-FDT与显示面板列向中心线1 一侧的每一个源极驱动电路5连接,形成第一测试信 号的传输回路。将时序控制器的第二测试信号输出端R-DT和第二测试信号返回端R-FDT 与显示面板列向中心线1另一侧的每一个源极驱动电路5连接,形成第二测试信号的传输 回路。利用上述第一测试信号的传输回路和第二测试信号的传输回路确定所述T1,进而控 制数据时钟信号的发出时刻,使源极驱动信号能够同时到达以显示面板的列向中心线对称 的两源极驱动电路上。
[0062] 下面结合图2、3中示出的显示面板对本发明提供的时序控制方法的进行时序控 制的具体过程进行说明;
[0063] (1)针对第一驱动控制信号和第二驱动控制信号均为栅极启动信号或栅极时钟信 号的情况
[0064] 参考图2,测试信号的传输过程为:
[0065] 第一测试信号从时序控制器的第一测试信号输出端L-GT发出,沿着信号传输回 路依次经过显示面板列向中心线一侧的每一个栅极驱动电路,然后返回到时序控制器的第 一测试信号返回端LF-GT。第二测试信号从时序控制器的第二测试信号输出端R-GT发出, 沿着信号传输回路依次经过显示面板列向中心线另一侧的每一个栅极驱动电路,然后返回 到时序控制器的第二测试信号返回端RF-GT。
[006
6] 根据第一测试信号从L-GT引脚的发出时刻与到达LF-GT引脚的返回时刻之间的 时间差,得知第一测试信号的传输时间tl。根据第二测试信号从R-GT引脚的发出时刻与到 达RF-GT引脚的返回时刻之间的时间差,得知第二测试信号的传输时间t2。第一测试信号 的传输时间tl与第二测试信号的传输时间t2之间的差值为所述差值T1的两倍,即T1 = tl-t2|/2〇
[0067] 如图4所示,若tl〈t2,则说明第一测试信号的传输时间相对于第二测试信号的传 输时间较短。将第二驱动控制信号的发出时刻比第一驱动控制信号的发出时刻提早T1。
[0068] 如图5所不,若tl>t2,则说明第一测试信号的传输时间相对于第二测试信号的传 输时间较长。将第一驱动控制信号的发出时刻比第二驱动控制信号的发出时刻提早T1。
[0069] 如下表所述:
[0071] (2)针对第一驱动控制信号和第二驱动控制信号均为数据时钟信号的情况
[0072] 参考图3,测试信号的传输过程为:
[0073] 第一测试信号从时序控制器的第一测试信号输出端L-DT发出,沿着信号传输回 路依次经过显示面板列向中心线一侧的每一个源极驱动电路,然后返回到到时序控制器的 第一测试信号返回端L-FDT。第二测试信号从时序控制器的第二测试信号输出端R-DT发 出,沿着信号传输回路依次经过显示面板列向中心线另一侧的每一个源极驱动电路,然后 返回到时序控制器的第二测试信号返回端R-FDT。
[0074] 根据第一测试信号从L-DT引脚的发出时刻与到达L-FDT引脚的返回时刻之间的 时间差,得知第一测试信号的传输时间t3。根据第二测试信号从R-DT引脚的发出时刻与到 达R-FDT引脚的返回时刻之间的时间差,得知第二测试信号的传输时间t4。第一测试信号 的传输时间t3与第二测试信号的传输时间t4之间的差值为所述差值T1的两倍,即T1 = t3-t4|/2〇
[0075] 若t3〈t4,则说明第一测试信号的传输时间相对于第二测试信号的传输时间较短。 将第二驱动控制信号的发出时刻比第一驱动控制信号的发出时刻提早T1。
[0076] 若t3>t4,则说明第一测试信号的传输时间相对于第二测试信号的传输时间较长。 将第一驱动控制信号的发出时刻比第二驱动控制信号的发出时刻提早T1。
[0077] 如下表所述:
[0080] 以上时序控制方法的时序控制过程是以图2、3中的显示面板进行说明的,应当可 以理解,上述时序控制方法不限于应用在图2、3中的显示面板上,图1所示的显示面板也可 以应用该时序控制方法。
[0081] 虽然结合附图描述了本发明的实施方式,但是本领域技术人员可以在不脱离本发 明的精神和范围的情况下做出各种修改和变型,这样的修改和变型均落入由所附权利要求 所限定的范围之内。
【主权项】
1. 一种时序控制器,其特征在于,包括同步模块,该同步模块用于控制第一驱动控制信 号和/或第二驱动控制信号的发出时刻,使第一驱动控制信号到达第一驱动电路的时刻与 第二驱动控制信号到达第二驱动电路的时刻相同,其中所述第一驱动电路和所述第二驱动 电路以显示面板的列向中心线对称。2. 如权利要求1所述的时序控制器,其特征在于,所述第一驱动电路和所述第二驱动 电路均为栅极驱动电路,所述第一驱动控制信号和所述第二驱动控制信号均为栅极启动信 号或者均为栅极时钟信号。3. 如权利要求1所述的时序控制器,其特征在于,所述第一驱动电路和第二驱动电路 均为源极驱动电路,所述第一驱动控制信号和第二驱动控制信号均为数据时钟信号。4. 如权利要求1所述的时序控制器,其特征在于,所述同步模块括差值获取子模块和 发出时刻控制子模块; 所述差值确定子模块用于确定所述时序控制器发出的第一测试信号到达所述第一驱 动电路所需的传输时间与所述时序控制器发出的第二测试信号到达所述第二驱动电路所 需的传输时间之间的差值Tl; 所述发出时刻控制子模块用于使发送至对应的传输时间较长的驱动电路的驱动控制 信号比发送至对应的传输时间较短的驱动电路的驱动控制信号提早所述差值Tl发送。5. 如权利要求4所述的时序控制器,其特征在于,所述时序控制器具有第一测试信号 输出端、第一测试信号返回端、第二测试信号输出端和第二测试信号返回端; 所述差值确定子模块具体用于根据所述第一测试信号经所述第一信号输出端的发出 时刻、所述第一测试信号经所述第一驱动电路返回所述第一测试信号返回端的时刻、所述 第二测试信号经所述第二测试信号输出端的发出时刻以及所述第二测试信号经所述第二 驱动电路返回所述第二测试信号返回端的时刻确定所述差值Tl。6. -种时序控制方法,其特征在于,包括: 控制第一驱动控制信号和/或第二驱动控制信号的发出时刻,使第一驱动控制信号到 达第一驱动电路与第二驱动控制信号到达第二驱动电路的时刻相同,其中所述第一驱动电 路和所述第二驱动电路以显示面板的列向中心线对称。7. 根据权利要求6所述的方法,其特征在于,所述第一驱动电路和所述第二驱动电路 均为栅极驱动电路,所述第一驱动控制信号和所述第二驱动控制信号均为栅极启动信号和 栅极时钟信号中的一种。8. 根据权利要求6所述的方法,其特征在于,所述第一驱动电路和第二驱动电路均为 源极驱动电路,所述第一驱动控制信号和第二驱动控制信号均为数据时钟信号。9. 根据权利要求6所述的方法,其特征在于,所述控制第一驱动控制信号和/或第二驱 动控制信号的发出时刻,包括: 确定时序控制器发出的第一测试信号到达所述第一驱动电路所需的传输时间与时序 控制器发出的第二测试信号到达所述第二驱动电路所需的传输时间之间的差值Tl; 使发送至对应的传输时间较长的驱动电路的驱动控制信号比发送至对应的传输时间 较短的驱动电路的驱动控制信号提早所述差值Tl发送。10. 根据权利要求9所述的方法,其特征在于,所述时序控制器具有第一测试信号输出 端、第一测试信号返回端、第二测试信号输出端和第二测试信号返回端; 确定所述差值Tl具体包括:根据所述第一测试信号经所述第一信号输出端的发出时 亥IJ、所述第一测试信号经所述第一驱动电路返回所述第一测试信号返回端的时刻、所述第 二测试信号经所述第二测试信号输出端的发出时刻以及所述第二测试信号经所述第二驱 动电路返回所述第二测试信号返回端的时刻确定所述差值Tl。11. 一种显示面板,其特征在于,包括权利要求1-5任一所述的时序控制器及关于所述 显示面板的列向中心线对称的第一驱动电路和第二驱动电路,所述第一驱动电路和所述第 二驱动电路均与所述时序控制器相连。12. 根据权利要求11所述的显示面板,其特征在于,还包括第一源极印刷电路板和第 二源极印刷电路板,所述时序控制器设置在所述第一源极印刷电路板或所述第二源极印刷 电路板上。13. 根据权利要求11或12所示的显示面板,其特征在于,所述时序控制器为如权利要 求5所述的时序控制器,所述第一测试信号输出端和所述第一测试信号返回端均连接所述 第一驱动电路,所述第二测试信号输出端和所述第二测试信号返回端均连接所述第二驱动 电路。
【专利摘要】本发明涉及一种时序控制器、时序控制方法和显示面板,以解决如何使驱动控制信号同时到达以显示面板的列向中心线对称的两驱动电路的问题。该时序控制器包括同步模块,该同步模块用于控制第一驱动控制信号和/或第二驱动控制信号的发出时刻,以使第一驱动控制信号到达第一驱动电路的时刻与第二驱动控制信号到达第二驱动电路的时刻相同,其中第一驱动电路和第二驱动电路以显示面板的列向中心线对称。本发明通过控制第一驱动控制信号和第二驱动控制信号的发出时刻,使两驱动控制信号能够同时到达以显示面板的列向中心线对称的两个驱动电路上,能够实现对这样的两个驱动电路同步控制,避免由此导致的显示问题。
【IPC分类】G09G3/32, G09G3/36, G09G3/20
【公开号】CN104900208
【申请号】CN201510359575
【发明人】王延峰
【申请人】京东方科技集团股份有限公司
【公开日】2015年9月9日
【申请日】2015年6月25日