一种用于太赫兹无线网络的物理层架构的制作方法

xiaoxiao2020-10-23  5

一种用于太赫兹无线网络的物理层架构的制作方法
【技术领域】
[0001] 本发明设及无线通信技术领域,具体是一种用于太赫兹无线网络的物理层架构。
【背景技术】
[0002] 现有广泛应用的WiFi网络基于电气与电子工程师协会(I邸E)提出的802. 11协 议,主要采用2. 4GHz或5GHz频段进行通信。协议架构的简化模型如图1所示,主要分为物 理(PHY)层和媒体接入控制(MAC)层。MAC层由MAC协议子层和MAC管理模块组成,PHY层 由物理媒介依赖(PMD)子层、物理协议汇聚(PLCP)子层和PHY管理模块(PLME)组成。
[0003] 物理层的主要功能包括S个; 1)通过载波和调制完成帖数据的发送,该功能由PMD子层实现。
[0004] 2)完成MAC层和PHY层的帖交换,该功能由化CP子层实现。
[0005] 3)为MAC层提供物理载波监听功能。
[0006] 根据所采用的技术不同,WiFi网络的PHY层常用类型包括直接序列扩频(DSSS) PHY(包含其改进版本HR/DSSSPHY和邸PHY)、频率跳变扩频(F服S)PHY、正交频分 复用((FDM)PHY(包含其改进版本HTPHY)等。下面根据公开发表的IE邸标准文件 802. 11 ?-2012,对不同类型的WiFi物理层架构的内容进行简要说明。
[0007]UDSSSPHY.hr/DSSSPHY.ERPHY 化CP将MAC送来的待发送数据(即MAC层协议数据单元,缩写为MPDU)按照一定的 帖格式打包成化CP协议数据单元(PPDU),并对设备的收发状态进行控制。图2所示为 PPDU帖的结构,包含化CP前缀(Preamble)、化CP头部(Header)和MPDUS个部分组成。 前缀包含同步(SYNC)字段和帖起始定界(S抑)字段;SYNC字段为128比特加扰的"1"序 列,用于接收机进行载波同步和时间同步,使接收机能正确接收之后从SFD字段起始的 数据;SFD字段用于标记PPDU的起始位置,使数据处理模块能正确解释后续比特流的含 义,DSSSPHY中S抑采用固定的16比特序列"0xF3A0"。化CP头部包含信号(SIGNAL)、 服务(沈RVICE)、长度(LENGTH)和循环冗余校验(CRC)四个字段;SIGNAL字段用于指示接 收机采用哪种解调方案对MPDU进行解调;SERVICE字段目前为保留字段,后续另有应用; LENGTH字段指示了MPDU部分的长度,单位为微秒,MAC层用该值来确定PPDU的结束时间; CRC字段用于对化CP头部数据的正确性进行校验,采用CRC-16校验方法,校验多项式为
[000引PMD子层从PPDU获取需要发送的信息比特,利用DSSS技术和载波调制将比特数 据转换为射频(RF)信号,并从天线上发射出去。图3-4所示分别为发射端和接收端的DSSS 物理层的PMD子层。数据分别经过加扰(Scramb1er)、DSSS扩频、滤波、调制后被发射出去。
[0009] 数据加扰的目的是将被发送比特流中长时间连续的0或1进行转换,使数据流近 似于随机序列,包含足够多的〇、1转换,消除连续〇、1序列中的直流分量,便于前端射频器 件发射和接收。DSSSPHY采用加扰多项式关
[0010] DSSS技术属于扩频技术的一种,通过采用比发送信息所需的最小带宽大得多的带 宽,来换取干扰抑制、降低能量密度、提高时间分辨率、多址接入等通信优势。DSSSPHY采用 11 片己克码;+1,-1,+1,+1,- 1,+1,+1,+1,- 1,- 1,- 1。
[0011] 滤波的作用是消除通信频带外的能量,避免对网络中的其他设备造成影响。
[001引DSSSPHY采用两种调制方式;差分二进制相移键控(DBPSK)、差分四相相移键控 (DQPSK)o
[0013]DSSSPHY仅能够提供1Mbps(DBPSK调制)和2Mbps(DQPSK调制)的传输速率,在 带宽需求迅速增长的今天,显然已无法满足网络中高速无线传输的要求。
[0014] 高速(皿)DSSS物理层HR/DSSSPHY在DSSSPHY的基础架构上进行了技术扩充, 使其传输速率增加到最高11Mbps,部分解决了DSSSPHY速率过低的缺点,但仍然不高。
[0015] 其扩充的技术包括: 1) 采用8片补码键控(CCK)方式进行调制(11Mbps); 2) 72比特的化CP短前缀代替144比特的长前缀(5. 5Mbps或11Mbps)。
[0016]ERPHY(也缩写为ERP)将DSSS技术和OFDM技术相结合,对DSSS和HR/DSSSPHY 进行了速率拓展,将传输速率提升到最高54Mbps。并与DSSSPHY、HR/DSSSPHY相兼容。
[0017] 2、即SSPHY FHSS是另一种扩频技术,发射信号在跳频带宽内进行伪随机跳变。
[001引 图5为F服SPHY的PPDU帖结构。与DSSS物理层帖格式类似,F服S物理层帖同 样包含化CP前缀、PLCP头部和化CP服务数据单元(PSDU)S个部分。其中PSDU即MAC层 协议数据单元MPDU。与DSSS物理层不同的是,前缀中SYNC字段为80比特"0/1"交替的序 列,起始定界符S抑的值定义为"OxOCBD"。头部包含PLW、PSF和校验S个字段;PLW指示了 PSDU包含的字节数;PSF字段指示了PSDU传输的速率,从1Mbps到4. 5Mbps;校验字段采用 与DSSS物理层相同的CRC-16校验方法。PSDU部分的加扰方法与DSSS物理层相同。
[0019] F服SPHY的PMD子层提供1Mbps和2Mbps两种速率的实现方案。1Mbps的方案采 用2GFSK调制技术,按照预先定义的跳频频率集进行工作;2Mbps的方案采用4GFSK调制技 术。
[0020] 3、0FDMPHY'HTPHY (FDM物理层用于(FDM通信系统,能够提供最高54Mbps的传输速率。在2. 4GHz频段 采用了 52个子载波进行通信,支持的调制解调方式包括BPSK、QPSK和正交调幅(16-QAM或 64-QAM)。
[0021] (FDM技术即"正交频分复用"技术,是多载波调制技术的一种。其基本思想是将信 道分为若干正交的子信道,将高速数据信号转换成并行的低速子数据流,调制到每个子信 道上进行传输。正交的子信号可W通过在接收端采用相关技术来分开,该样可W减少子信 道之间的串扰。每个子信道上的信号带宽小于信道的相关带宽,因此每个子信道上可W看 成平坦性衰落,从而可W消除码间串扰,而且由于每个子信道的带宽仅仅是原信道带宽的 一小部分,信道均衡变得相对容易。
[002引图6所示为(FDM物理层的PPDU帖格式。包括化CP前缀、化CP头部、PSDU、尾部 (Tail)和化dBits五个部分,PLCP头部又分为RATE、1比特保留字段、LENGTH、1比特奇偶 校验(Parity)、Tail和SERVICE六个字段。化CP前缀包含10个短训练符号和2个长训练符 号,分别用于接收机进行粗同步和细同步。各个部分的时长如图7所示。化CP头部的前五 个字段组成了一个独立的OFDM符号(Symbol),该个符号称为SIGNAL并固定采用BPSK方 式调制W及编码效率为1/2的前向纠错(FEC)编码,不进行加扰处理。化CP头部的SERVICE 字段、PSDU、尾部(Tail)和化dBits被统一称为DATA,其传输速率由RATE字段决定。
[0023] 图8-9所示为(FDM物理层的发射机和接收机功能框图。待发送数据分别经过FEC、 交织、映射、逆傅立叶变换(IFFT)、保护间隔(GI)插入、符号成型、I/Q调制和上变频后通过 天线发射出去。GI帖的每个部分前插入(图7),其内容是被保护部分内容的循环移位,保证 时延小于保护间隔的信号在解调过程中不会产生码间串扰(ISI)。接收过程是发射的逆过 程。
[0024] 另外一种基于(FDM技术的物理层称为高吞吐量物理层(HTPHY),用于需要高吞 吐速率的OFDM通信系统中。通过利用多入多出(MIM0)多天线技术在40MHz带宽内将传输 速率提高到最高600Mbps,是目前常用的基于802. 1In协议的WiFi网络能够达到的最高吞 吐速率。其支持的调制方式包括BPSK、QPSK、16-QAM和64-QAM,阳C支持编码效率1/2、2/3、 3/4和5/6的卷积码,也可选择低密度奇偶校验码(LDPC)。
[00巧] 图 10 所示的HTPHY的PPDU帖结构,包括HT -mixedPPDU和HT-greenfiledPPDU 两种,HT-mixed帖类型用于兼容与采用非HT帖类型(Non-HTPPDU,使用的是(FDM或邸物 理层,例如图6所示帖格式)的设备进行通信。帖定义中各部分的内容该里不详细展开。
[0026] 综上所述,基于802. 11协议的WiFi网络包含了多种物理层技术和架构,并且在不 采用MIM0技术的情况下利用40MHz的物理带宽达到了最高150Mbps的传输速率(2013年 公布的802.llad标准在60GHz频段基于(FDM物理层,利用1. 8GHz物理带宽达到了接近 7Gbps的传输速率,但尚无器件能够实现)。该些标准中提出的物理层架构几乎全部需要利 用数字信号处理技术对基带信号进行相应的处理。限于模拟数字变换(ADC)和数字模拟变 换(DAC)器件的发展,目前还难W达到很高的处理速率,例如BPSK数字调制解调速率约在 3抓PS,16-QAM数字调制解调速率约在5抓PS(均为不采用复用技术)。
[0027] 太赫兹频段(0. 口化~lOTHz)是一个全新的频段,其能利用的物理带宽和提供的 网络速率可W达到现有WiFi网络的一千倍W上,可达lOOGbps量级,远远超过现有数字信 号处理器件巧日数字信号处理器DSP)的能力极限。其物理层有关的调制解调、FFT/IFFT、成 型、接收同步、均衡等处理将非常困难,即使采用可高度并行处理的现场可编程逻辑口阵列 (FPGA)器件,其所需的硬件规模也是非常巨大的,体积、功耗、成本等等方面均难W承受。

【发明内容】

[0028] 本发明为解决上述技术问题,提出了一种用于太赫兹无线网络的物理层架构,具 备吞吐速率高、易于硬件实现的特点。
[0029] 本发明的技术方案如下: 一种用于太赫兹无线网络的物理层架构,其特征在于:包括发射端和接收端;发射 端包含加扰(Scrambler)模块、成帖(化amer)模块、前向纠错编码(阳C化coder)模块、 添加帖前缀(Preamble)模块、高速收发(Tranceiver)模块、开关键控(00K)调制模块、 太赫兹频率源(Ter址ertzOcillator);接收端包括与发射端相对应的接收处理模块,包 括直接检波(Detector)器、高速收发(Tranceiver)与数据时钟恢复(CDR)模块、帖同步 (Sync虹onizer)模块、前向纠错译码(阳CDecoder)模块、拆帖(Deframer)模块和解扰 (Descrambler)模块。
[0030] 所述加扰模块和解扰模块采用并行架构,用于实现基于任意加扰多项式的加解 扰,并行度根据需要的处理速率和采用的具体器件而定。
[0031] 成帖模块和拆帖模块按照一定的帖格式为待发送的MAC层协议数据单元(MPDU) 添加帖头。
[0032] 前向纠错编码模块和前向纠错译码模块为包含帖头和MPDU部分的数据提供纠错 编码保护,使包含帖头和MPDU部分的数据即使在较高的误码率信道下也能获得低误码的 接收。前向纠错编码模块和前向纠错译码模块同样需要采用并行的方式来处理。
[0033] 发射端的添加帖前缀模块和接收端的帖同步模块功能相对应,添加帖前缀模块用 于在帖头前添加使接收端实现帖同步的前缀序列,帖同步模块用于在接收端的高速收发与 数据时钟恢复模块输出的乱序并行比特流中定位数据帖的正确起始位置。
[0034]发射端的高速收发模块用于将并行数据实现并串转换,给前端上变频模块提供 lOGbpsW上速率的高速基带数据流;接收端的高速收发与数据时钟恢复模块用于将并行 数据实现并串转换,还同时具有时钟数据恢复(CDR)功能,可从接收高速数据流中提取时钟 信号,用于接收端数据的处理。
[00巧]发射端的开关键控调制模块根据基带数据(0或1),对射频载波信号进行速率超 过lOGHzW上速率的开或关,实现幅度调制,并在发射前进行模拟低通或带通滤波。
[0036] 直接检测器根据接收到的开关键控调制信号,直接提取出包络信号,并经过包络 整形后形成lOGbpsW上速率的基带比特数据流。
[0037] 所述一定的帖格式为PPDU帖格式,包括帖前缀(Preamble)、帖头(Header)和MPDU =个部分。
[003引帖前缀包含了一个用于帖同步的预定义二进制比特序列,用于对接收比特流的起 始位置进行定位,类似于现有802. 11协议架构中SFD字段的功能。但与802. 11协议不同 的是,所述二进制前缀序列要求具有良好的自相关特性,并且在误比特率达1X1(T2的高误 码率信道下也能保持足够低的误同步率和漏同步率(均低至1X10^12^下)。为了达到该性 能目标,要求二进制前缀序列的长度在128bit~25化it。
[0039] 帖头部分仅包含帖控制(CONTROL)、MPDU长度(LENGTH)和循环冗余校验(CRC)S 个字段,与现有协议物理层帖结构的头部相比进行了简化。
[0040] 帖头部分中CONTROL字段包含有帖控制信息,用于为接收端提供帖类型、接收技 术、速率等信息,使数据可被正确接收,其长度定义为32bit;LENGTH字段定义了MPDU的长 度,使接收端可W正确定位有效数据的结尾,其长度定义为16bit;CRC采用CRC-16技术,对 帖头部分的数据提供错误检测功能。
[0041] 发射端物理层接收到上层下发的待发送数据后,先进行待发送数据的加扰,W消 除长连续的0或1在调制后射频信号中产生直流分量,影响射频器件的正常工作;然后根据 PPDU帖格式对加扰后的数据进行成帖;再对PPDU帖进行前向纠错编码W提高其信道容错 能力;然后再在编码后的帖头前添加帖前缀;最后送往高速收发模块和调制模块实现并行 数据的并串转换和开关键控调制,并馈入天线进行无线太赫兹波的发射。
[0042] 接收端天线接收到太赫兹波信号后,先经过直接检测器获得调制波形的包络,并 经过波形放大整形后得到高速串行数据流;然后送入高速收发和数据时钟恢复模块实现数 据的串并转换和时钟信号提取;再经过帖同步模块正确定位数据帖的起始位置;然后经过 前向纠错译码模块对数据进行译码;然后拆帖模块即可按照定义的PPDU帖格式从中提取 帖头各部分的信息W及帖体部分的数据;最后帖体部分数据经过解扰后即恢复出发送端的 原始数据,并将数据提交给上层模块进行处理。
[0043] 本发明的有益效果如下; 1. 本发明适用于太赫兹高速无线网络、基于00K调制和非相干检波接收的数据发送 和接收处理结构和顺序; 2. 本发明适用于太赫兹高速无线网络数据收发处理的物理层协议帖的帖前缀技术要 求、帖头的组成结构; 3. 本发明可直接对比特数据流进行处理,避免进行复杂的数字信号处理,适用于单路 高达lOOGbps量级的太赫兹高速无线网络应用,而且结构相对更简单,便于专用处理器件 的设计,容易进行功耗与体积控制; 4. 本发明在技术可行性上可完全并行化,且可在现有水平的FPGA器件上实现,对硬 件性能的要求低于现有架构要求。
【附图说明】
[0044] 图1为传统WiFi网络简化模型的示意图; 图2为现有DSSSPHY的PPDU帖结构示意图; 图3为现有DSSS物理层的PMD子层的发射端示意图; 图4为现有DSSS物理层的PMD子层的接收端不意图; 图5为现有F服SPHY的PPDU帖结构示意图; 图6为现有(FDMPHY的PPDU帖结构示意图; 图7为现有OFDMPHY帖各部分的持续时间示意图; 图8为现有OFDMPHY的发射机示意图; 图9为现有OFDMPHY的接收机示意图; 图10为现有HTPHY的PPDU帖结构示意图; 图11为本发明的太赫兹无线网络的物理层架构的发射端示意图; 图12为本发明的太赫兹无线网络的物理层架构的接收端示意图; 图13为本发明定义的化CP协议数据单元帖格式图。
【具体实施方式】
[0045] 一种用于太赫兹无线网络的物理层架构,包括发射端和接收端。
[0046] 如图11所示,发射端包含加扰(Scrambler)模块、成帖(化amer)模块、前向纠错编 码(阳C化coder)模块、添加帖前缀(?'631111316)模块、高速收发(化3]106;[¥61')模块、开关键 控(00K)调制模块、太赫兹频率源(Ter址ertzOcillator);如图12所示,接收端包括与发 射端相对应的接收处理模块,包括直接检波(Detector)器、高速收发(Tranceiver)与数据 时钟恢复(CDR)模块、帖同步(Sync虹onizer)模块、前向纠错译码(阳C Decoder)模块、拆 帖(Deframer)模块和解扰(Descrambler)模块。
[0047] 所述加扰模块和解扰模块采用并行架构,用于实现基于任意加扰多项式的加解 扰,并行度根据需要的处理速率和采用的具体器件而定,表1列举了几种可能的处理速率 和并行度的组合。
[0048] 表1几种可行的并行度和处理速率的组合
成帖模块和拆帖模块按照一定的帖格式为待发送的MC层协议数据单元(MPDU)添加 帖头。
[0049] 前向纠错编码模块和前向纠错译码模块为包含帖头和MPDU部分的数据提供纠错 编码保护,使包含帖头和MPDU部分的数据即使在较高的误码率信道下也能获得低误码的 接收。前向纠错编码模块和前向纠错译码模块同样需要采用并行的方式来处理,其并行度 选择可参考表1。
[0050] 发射端的添加帖前缀模块和接收端的帖同步模块功能相对应,用于在帖头前添加 使接收端实现帖同步的前缀序列。
[0051] 发射端的高速收发模块用于将并行数据实现并串转换,给前端上变频模块提供 lOGbpsW上速率的高速基带数据流;接收端的高速收发与数据时钟恢复模块用于将并行 数据实现并串转换,还同时具有时钟数据恢复(CDR)功能,可从接收高速数据流中提取时钟 信号,用于接收端数据的处理。
[0052] 发射端的开关键控调制模块根据基带数据(0或1),对射频载波信号进行速率超 过lOGHzW上速率的开或关,实现幅度调制,并在发射前进行模拟低通或带通滤波。
[0053] 直接检测器根据接收到的开关键控调制信号,直接提取出包络信号,并经过包络 整形后形成10抓PSW上速率的基带比特数据流。
[0054] 所述一定的帖格式为PPDU帖格式,如图13所示,包括帖前缀(Preamble)、帖头 (Header)和MPDUS个部分。
[0055] 帖前缀包含了一个用于帖同步的预定义二进制比特序列,用于对接收比特流的起 始位置进行定位,类似于现有802. 11协议架构中SFD字段的功能(即图1中所示功能)。但与 802. 11协议不同的是,所添加的二进制前缀序列要求具有良好的自相关特性,并且在误比 特率达1X10^2的高误码率信道下也能保持足够低的误同步率和漏同步率(均低至1X1042 W下)。为了达到该性能目标,要求二进制前缀序列的长度在128bit~25化it(含)。
[0056] 帖头部分仅包含帖控制(CONTROL)、MPDU长度(LENGTH)和循环冗余校验(CRC)S 个字段。
[0057] 帖头部分中CONTROL字段包含有帖控制信息,用于为接收端提供帖类型、接收技 术、速率等信息,使数据可被正确接收,其长度定义为32bit;LENGTH字段定义了MPDU的长 度,使接收端可W正确定位有效数据的结尾,其长度定义为16bit;CRC采用CRC-16技术,对 帖头部分的数据提供错误检测功能,本发明中对校验多项式的选择无特殊要求,可使用与 现有协议相同的校验多项式。
【主权项】
1. 一种用于太赫兹无线网络的物理层架构,其特征在于:包括发射端和接收端;发射 端包含加扰模块、成帧模块、前向纠错编码模块、添加帧前缀模块、高速收发模块、开关键控 调制模块、太赫兹频率源;接收端包括与发射端相对应的接收处理模块,包括直接检波器、 高速收发与数据时钟恢复模块、帧同步模块、前向纠错译码模块、拆帧模块和解扰模块。2. 根据权利要求1所述的一种用于太赫兹无线网络的物理层架构,其特征在于:所述 加扰模块和解扰模块采用并行架构,用于实现基于任意加扰多项式的加解扰,并行度根据 需要的处理速率和采用的具体器件而定。3. 根据权利要求1所述的一种用于太赫兹无线网络的物理层架构,其特征在于:所述 成帧模块和拆帧模块按照一定的帧格式为待发送的MC层协议数据单元添加帧头。4. 根据权利要求1所述的一种用于太赫兹无线网络的物理层架构,其特征在于:前向 纠错编码模块和前向纠错译码模块为包含帧头和MPDU部分的数据提供纠错编码保护,前 向纠错编码模块和前向纠错译码模块采用并行架构。5. 根据权利要求1所述的一种用于太赫兹无线网络的物理层架构,其特征在于:发射 端的添加帧前缀模块和接收端的帧同步模块功能相对应,添加帧前缀模块用于在帧头前添 加使接收端实现帧同步的前缀序列,帧同步模块用于在接收端的高速收发与数据时钟恢复 模块输出的乱序并行比特流中定位数据帧的正确起始位置。6. 根据权利要求1所述的一种用于太赫兹无线网络的物理层架构,其特征在于:发射 端的高速收发模块用于将并行数据实现并串转换,给前端上变频模块提供IOGbps以上速 率的高速基带数据流;接收端的高速收发与数据时钟恢复模块用于将并行数据实现并串转 换,还同时具有时钟数据恢复功能,从接收高速数据流中提取时钟信号,用于接收端数据的 处理。7. 根据权利要求1所述的一种用于太赫兹无线网络的物理层架构,其特征在于:发射 端的开关键控调制模块根据基带数据,对射频载波信号进行速率超过IOGHz以上速率的开 或关,实现幅度调制,并在发射前进行模拟低通或带通滤波。8. 根据权利要求1所述的一种用于太赫兹无线网络的物理层架构,其特征在于:直 接检测器根据接收到的开关键控调制信号,直接提取出包络信号,并经过包络整形后形成 IOGbps以上速率的基带比特数据流。9. 根据权利要求3所述的一种用于太赫兹无线网络的物理层架构,其特征在于:所述 一定的帧格式为PPDU帧格式,包括帧前缀、帧头和MPDU三个部分。10. 根据权利要求9所述的一种用于太赫兹无线网络的物理层架构,其特征在于:帧前 缀包含有一个用于帧同步的预定义二进制比特序列,用于对接收比特流的起始位置进行定 位;所述二进制前缀序列的长度为128bit~256bit。11. 根据权利要求9所述的一种用于太赫兹无线网络的物理层架构,其特征在于:帧头 部分包含有帧控制、MPDU长度和循环冗余校验三个字段。12. 根据权利要求9所述的一种用于太赫兹无线网络的物理层架构,其特征在于:帧 头部分中,帧控制字段包含有帧控制信息,用于为接收端提供各类信息,使数据可被正确接 收,帧控制字段的长度定义为32bit;MPDU长度字段用于使接收端正确定位有效数据的结 尾,MPDU长度字段的长度定义为16bit;循环冗余校验字段采用CRC-16技术,对帧头部分的 数据提供错误检测功能。13. 根据权利要求9所述的一种用于太赫兹无线网络的物理层架构,其特征在于:发射 端接收到上层下发的待发送数据后,首先对待发送数据进行加扰,以消除长连续的〇或1在 调制后射频信号中产生的直流分量;然后,根据PPDU帧格式对加扰后的数据进行成帧;再 对PPDU帧进行前向纠错编码以提高其信道容错能力;然后,再在编码后的帧头前添加帧前 缀;最后,送往尚速收发t吴块和开关键控调制t吴块实现并彳丁数据的并串转换和开关键控调 制,进行无线太赫兹波的发射。14. 根据权利要求9所述的一种用于太赫兹无线网络的物理层架构,其特征在于:接收 端接收到太赫兹波信号后,先经过直接检测器获得调制波形的包络,并经过波形放大整形 后得到高速串行数据流;然后送入高速收发和数据时钟恢复模块实现数据的串并转换和时 钟信号提取;再经过帧同步模块正确定位数据帧的起始位置;然后经过前向纠错译码模块 对数据进行译码;然后拆帧模块按照定义的PPDU帧格式从中提取帧头各部分的信息以及 帧体部分的数据;最后帧体部分数据经过解扰后即恢复出发送端的原始数据,并将数据提 交给上层模块进行处理。
【专利摘要】本发明公开了一种用于太赫兹无线网络的物理层架构,包括发射端和接收端;发射端包含加扰模块、成帧模块、前向纠错编码模块、添加帧前缀模块、高速收发模块、开关键控调制模块、太赫兹频率源;接收端包括与发射端相对应的接收处理模块,包括直接检波器、高速收发与数据时钟恢复模块、帧同步模块、前向纠错译码模块、拆帧模块和解扰模块;本发明可直接对比特数据流进行处理,避免进行复杂的数字信号处理,适用于单路高达100Gbps量级的太赫兹高速无线网络应用,结构更简单,便于专用处理器件设计,容易进行功耗与体积控制;在技术可行性上可完全并行化,可在现有水平的FPGA器件上实现,对硬件性能要求低于现有架构要求。
【IPC分类】H04L1/00, H04L29/06
【公开号】CN104901777
【申请号】CN201510183128
【发明人】吴秋宇, 林长星, 陆彬, 邓贤进, 张健
【申请人】中国工程物理研究院电子工程研究所
【公开日】2015年9月9日
【申请日】2015年4月17日

最新回复(0)