LVDS视频信号转换为适用于16LaneV-BY-ONE视频信号的方法及系统的制作方法
【技术领域】
[0001]本发明涉及V-BY-ONE视频信号的产生,具体地指一种用于将LVDS视频信号转换为V-BY-ONE视频信号的方法及系统,属于液晶模组的显示和测试领域。
【背景技术】
[0002]液晶显示模组(Liquid Crystal Display Module,以下简称液晶模组)是液晶显示设备能正常显示的关键部件,它由液晶屏、背光原件、显示处理芯片及电路组成。液晶模组结构精密、制程复杂、生产工艺要求高,为了在生产时确保良品率,需要通过专用液晶模组测试装置产生各种测试视频信号输入到液晶模组中显示,从而严格、全面的检测其显示效果。目前,电视、显示器产品上用的普通液晶模组其显示接口和内部显示处理电路使用LVDS(Low-Voltage Differential Signaling,低压差分信号)信号来工作,而现有的液晶模组测试装置也相应输出的是LVDS视频信号以实现模组的测试,由于普通液晶模组投产时间久、产量大,因此其模组测试装置也大量使用。
[0003]然而,随着人们在液晶显示模组上不断追求更高清晰度、更逼真的显示效果及传频宽需求大幅增加,用来支援这些频宽的LVDS线路的数目大增,导致电视制造商担负更多生产成本和复杂性,因此普通液晶模组逐渐无法满足这种需要。于是市场上出现了一种具有超高分辨率和超高像素密度的新型液晶模组来满足人们的需求,这种液晶模组采用V-BY-ONE信号接口,具有更好传输速度,更好的传输距离,更好的EMI兼容性,以及更好的价格优势,因此带有V-BY-ONE接口的液晶模组已成为发展趋势。
[0004]然而V-BY-ONE液晶模组的测试装置需要输出同样的V-BY-ONE测试信号,但是现有普通液晶模组测试装置并不具备这一功能,并且普通液晶模组还继续在生产,其测试装置也未进入代换周期仍将继续使用。模组生产商虽然也生产V-BY-ONE液晶模组,但为了保护投资、降低生产成本,不可能淘汰现有设备、重新大量购买昂贵的V-BY-ONE模组专用测试装置。为了能在短时期内低成本的大批量生产V-BY-ONE液晶模组并保证其良品率,就仍然得大规模重复使用现有的普通模组测试装置。
[0005]因此,需要研宄一种转换装置能将LVDS视频信号转换为V-BY-ONE视频信号,使普通液晶模组测试装置通过该转换装置能对V-BY-ONE模组进行测试,同时该转换装置不仅要性能可靠、集成高效、而且要价格便宜、操作简便。
【发明内容】
[0006]本发明目的在于克服上述现有技术的不足而提供一种LVDS视频信号转换为161ane V-BY-ONE视频信号的方法及系统,本发明能够对LVDS视频信号质量,图像数据正确性进行检测,具有可靠性高、无误判,操作简单、检测效率高、成本低的特点。
[0007]实现本发明目的采用的技术方案是:一种LVDS视频信号转换为适用于16IaneV-BY-ONE视频信号的方法,该方法包括:
[0008]将LVDS视频信号以四Link方式传输,转换为RGB视频信号;
[0009]根据V-BY-ONE转换配置命令和V-BY-ONE转换启动命令控制进行V-BY-ONE转换的配置和转换。
[0010]此外,本发明还提供一种LVDS视频信号转换为适用于16IaneV-BY-ONE视频信号的系统,该系统包括:
[0011]LVDS视频信号转换单元,用于将LVDS视频信号转换为RGB视频信号;
[0012]V-BY-ONE视频信号转换单元,用于根据V-BY-ONE转换配置命令和V-BY-ONE转换启动命令控制进行V-BY-ONE转换的配置和转换。
[0013]本发明具有以下优点:
[0014](I)本发明能对视频源产生的161ane的V_BY_0NE视频信号进行检测,本发明通过设置,能很好的适应于不同的V-BY-ONE传输特性、视频信号的色阶、传输方式、编码方式等不同特性。
[0015](2)本发明能对视频源产生的V-BY-ONE视频信号的电气特性进行检测,通过输入V-BY-ONE电气参数标准,在本发明中经过比对得到检测结果并输出显示。
[0016](3)本发明能对视频源产生的V-BY-ONE视频信号的图像数据检测,通过预先缓存每帧图像数据并和原始视频图像对比,从而判断出每个像素是否输出正确,每帧图像均可进行检测。
[0017](4)本发明能对最高的V-BY-ONE视频分辨率检测,不仅集成度高,工作可靠、抗干扰能力强,而且操作简单、经济实用,不仅能提升V-BY-ONE液晶模组的检测可靠性和效率,降低其设备成本和生产成本,也将进一步提高相关显示设备的普及。
[0018](5)本发明能通过用FPGA(现场可编程逻辑阵列)芯片、DDR(Double Date Rate双数据速率)存储芯片、A/D(模拟/数字)转换芯片来实现所述全部功能;上述器件均是市场常见芯片,它们不仅工作稳定、实现容易,而且价格便宜,避免了因使用各种专用芯片而导致的设计复杂、稳定性差、设计成本高等问题。
【附图说明】
[0019]图1为本发明LVDS视频信号转换为适用于16IaneV-BY-ONE视频信号的装置结构框图。
[0020]图2为图1中LVDS视频信号接收单元和LVDS视频信号解码单元的电路方框图;
[0021]图3为图1中RGB视频信号转换单元、V-BY-ONE视频信号转换单元和视频转换配置单元的电路方框图;
[0022]图4为本发明LVDS视频信号转换为V_BY_0NE视频信号的方法流程图;
[0023]图5为16Lane不分屏LVDS视频信号示意图;
[0024]图6为16Lane2分屏LVDS视频信号示意图;
[0025]图7为16Lane4分屏LVDS视频信号示意图。
[0026]图中:1.LVDS视频信号接收单元,1-1.LVDS视频信号接口,1_2.LVDS视频信号接收端接模块,1-3.四LINK的LVDS时钟信号解调模块,1-4.四LINK的LVDS数据信号解调模块,1-5.LVDS解调动态校准模块;
[0027]2.LVDS视频信号解码单元,2-1.LVDS视频同步缓冲模块,2-2.四LINK的LVDS视频信号线序控制模块,2-3.LVDS视频同步信号解码模块,2-4.四LINK的LVDS视频数据解码模块;
[0028]3.RGB视频信号转换单元,3-1.RGB视频信号自适应控制模块,3-2.RGB视频时钟自适应配置模块,3-3RGB.视频时钟产生模块,3-4.RGB视频时钟输出调整模块,3-5.四链路模式RGB视频转换模块,3-6.左右分屏模式RGB视频转换模块,3-7.奇偶分屏模式RGB视频转换模块,3-8.RGB视频信号输出模块;
[0029]4.V-BY-ONE视频信号转换单元,4-1.V-BY-ONE寄存器模块,4-2.左路161aneV-BY-ONE视频信号转换模块,4-3.右路161ane V-BY-ONE视频信号转换模块,4-4.V-BY-ONE显示模组连接件;
[0030]5.视频转换配置单元,5-1.手动拨码开关,5-2.JTAG接口,5-3.V-BY-ONE视频转换配置模块。
【具体实施方式】
[0031]下面结合附图和具体实施例对本发明作进一步的详细说明。
[0032]如图1?3所示,本发明LVDS视频信号转换为适用于16IaneV-BY-ONE视频信号的系统包括用于将LVDS视频信号转换为RGB视频信号的LVDS视频信号转换单元、V-BY-ONE视频信号转换单元4和视频转换配置单元5。其中,LVDS视频信号转换单元包括LVDS视频信号接收单元1、LVDS视频信号解码单元2和RGB视频信号转换单元3。
[0033]上述本发明LVDS视频信号转换为适用于161aneV-BY_0NE视频信号的系统的工作过程如图4所示,包括以下具体步骤:
[0034]S100,LVDS视频信号接收单元I接收LVDS视频信号,对接收的LVDS视频信号解调产生LVDS并行解调数据和LVDS像素时钟。本实施例LVDS视频信号接收单元I包括:LVDS视频信号接口 1-ULVDS视频信号接收端接模块1-2、LVDS时钟信号解调模块1_3、LVDS数据信号解调模块1-4和LVDS解调动态校准模块1-5,其中,LVDS视频信号接收端接模块1_2与LVDS视频信号接口 1-1连接,LVDS时钟信号解调模块1_3和LVDS数据信号解调模块1_4分别与LVDS视频信号接收端接模块1-2连接,LVDS解调动态校准模块1_5分别与LVDS时钟信号解调模块1-3和LVDS数据信号解调模块1-4连接。对每个模块的详细说明如下:
[0035]LVDS视频信号接口 1-1接收LVDS视频信号,LVDS视频信号包括单LINK、双LINK、四LINK的LVDS视频信号,单LINK的LVDS视频信号即LINKl传输所有视频像素;双LINK的LVDS视频信号包括LINKl、LINK2 二个链路,分别传输奇偶视频像素;四LINK的LVDS视频信号包括四个链路,按照视频像素顺序的在LINKl、LINK2、LINK3、LINK4依次传输。本发明V-BY-ONE视频信号包括161ane2分屏类型、161ane不分屏类型、161ane 4分屏类型的V-BY-ONE显示模组,当所要转换的V-BY-ONE视频信号输出给161ane 4分屏类型、161ane 2分屏类型、161ane不分屏类型的V-BY-ONE液晶显示模组时,LVDS视频信号仅以四LINK方式传输。每个链路的LVDS视频信号包括LVDS接收时钟和LVDS数据,LVDS数据由LVDS数据总线传输,LVDS数据总线包括若干根根信号线,每根信号线传送串行编码信号。LVDS视频信号接口 1-1通过连接LVDS传输线接口来输入LVDS视频信号,接口包括两种输入连接件:工业标准牛角座连接件和小型高密度商业连接件,以确
保本发明在工业环境和商业环境均能适用,当某一个连接件有LVDS信号输入时,接口能自动从该连接件输出,当两个连接件都有信号输入时,接口默认从小型高密度商业连接件输出。
[0036]LVDS视频信号接收端接模块1-2对LVDS视频信号接口 1_1接收的LVDS视频信号进行端接操作,然后分别将LVDS接收时钟和LVDS数据传送给LVDS时钟信号解调模块1_3和LVDS信号解调模块1-4。端接操作包括:LVDS端接电阻匹配、LVDS信号电平匹配、LVDS信号均衡与去加重、信号缓冲与重建,补偿因长距离传输所导致信号畸变、衰减,减小传输干扰,确保所接收的LVDS信号质量。端接的过程包括:在接收LVDS信号前进行ESD (ElectroStatic Discharge静电放电)防护处理以消除瞬间的强放电冲击干扰,再进行共模噪声滤波处理以抑制传输线噪声、提高抗电磁干扰能力。当接收信号时进行端接阻抗匹配处理以消除信号传输引起的畸变,也进一步消除信号的附加干扰,同时对信号进行均衡和去加重处理,以消除因传输损耗所导致的信号衰减。之后再对信号缓冲放大,并经过基准电平的判决来重建出高质量的LVDS视频信号。
[0037]LVDS时钟信号解调模块1-3对接收的每个LINK的LVDS接收时钟进行解调,产生解调时钟和解调使能信号;解调过程包括:将LVDS接收时钟经高速1缓冲输入到PLL (Phase Locked Loop锁相环路)将其倍频到LVDS数据信号频率,并进行高速时钟转换处理,产生与LVDS数据同频率的LVDS解调时钟,与LVDS接收时钟同频的LVDS像素时钟和LVDS解调选通信号,并输出到高速时钟网络中,使它们具有很低的延迟和抖动、很强的驱动能力,确保能稳定可靠的对LVDS数据进行解调。在用PLL对LVDS接收时钟进行倍频操作时,来自LVDS解调动态校准模块1-5的时钟去抖动校准信号同时也送入PLL以对该操作过程进行反抖动控制,使其产生不受输入抖动影响、稳定的倍频信号,确保解调操作能不受干扰不出差错。
[0038]LVDS数据信号解调模块1-4通过每个LINK的解调时钟和解调使能信号对本LINK的LVDS数据解调成并行数据,LVDS接收时钟同时被解调为LVDS像素时钟。其过程包括:对LVDS串行数据总线中的每一位数据分别独立的解调。将每一位LVDS数据信号先缓冲到低延迟、低抖动的高速信号网络中,再将其延迟半个数据比特位周期,使得LVDS解调时钟在每个LVDS数据比特的中心能正确的采样到该数据值,并根据解调选通信号将其周期性的截断成串化数据,再用LVDS视频源像素时钟做串转并处理得到这一位LVDS信号的并行解调数据,通过触发器缓冲输出以确保信号稳定、可靠。每一位LVDS信号线均同步并行的解调,使得各信号线不管数据如何均不会相互干扰导致解调错误。
[0039]在用LVDS解调时钟采样LVDS数据的比特值时,来自LVDS解调动态校准模块1_5的数据去抖动校准信号同时也对该操作过程进行反抖动控制,使其产生不受输入抖动影响、稳定可靠的解调数据。
[0040]在数据输入的相位延迟过程始终受到LVDS解调动态校准模块1-5的LVDS数据流相位校准信号控制,当解调时钟和LVDS数据间的相位有偏差时,相位校准信号在数据延迟半个周期基础上做出其和相位偏差相反的延迟调整,使得数据中心始终和解调时钟的采样沿保持对齐,确保正确采样到数据。
[0041]在解调选通信号进行截断串行数据的同时,也受到LVDS解调动态校准模块1-5的解调字节对齐的比特位移动校准信号控制,使之将分割的并行数据的起始位移动到下一个串行比特位上。
[0042]LVDS解调动态校准模块1-5分别对LVDS接收时钟和LVDS数据的串化信号在解调过程中分别实时地进行动态校准。
[0043]S200、LVDS视频信号解码单元2根据LVDS视频解码控制信号,对LVDS并行解调数据进行视频解码,产生LVDS视频源数据和LVDS视频源同步信号。本实施例LVDS视频信号解码单元2包括:LVDS视频同步缓冲模块2-l、LVDS视频信号排序模块2_2、LVDS视频同步信号解码模块2-3和LVDS视频数据解码模块2-4,对每个模块的详细说明如下:
[0044]LVDS视频同步缓冲模块2-1将LINKl的LVDS像素时钟通过全局时钟路径转换成LVDS视频源像素时钟,同时用所输入的各LINK的LVDS像素时钟将各自的LVDS并行解调数据分别写到DC-FIFO (First Input First Output,先入先出队列)中缓存后,用LVDS视频源像素时钟逐一读取,使之成为同步数据,避免在传输中信号间延迟不一致所导致读取错误。缓存深度尽可能大,以使所有LINK都有足够多的数据被缓存来抵消它们之间最大延迟。
[0045]LVDS视频信号排序模块2-2当接收到LVDS奇偶像素反向控制信号时将两个链路中LINKl和LINK2的数据进行交换,接收到LVDS视频信号线序控制信号时对四个链路按照LINKl、LINK2、LINK3、LINK4 排列次序。
[0046]LVDS视频同步信号解码模块2-3根据从视频转换配置单元5接收的LVDS视频解码控制信号对同步读取的每个LINK的LVDS并行解调数据进行解码,解码出LVDS视频源同步信号;根据LVDS视频解码控制信号中的VESA和JEIDA传输编码标准对排序后的LINKl用LVDS视频源像素时钟以时序逻辑操作方式进行解码恢复出LVDS视频源同步信号并输出,同步信号包括:视频水平行同步信号(Hsync)、视频垂直场同步信号(Vsync)、视频数据有效信号(DE)。
[0047]LVDS视频数据解码模块2-4根据从视频转换配置单元5接收的LVDS视频解码控制信号对同步读取的每个LINK的LVDS并行解调数据进行解码,解码出各LINK的LVDS视频源数据信号。
[0048]S300、RGB视频信号转换单元3根据LVDS视频转换控制信号,将LVDS视频源数据和LVDS视频源同步信号转换为RGB视频信号;转换完成后将V-BY-ONE视频转换启动信号传送给视频转换配置单元5。本实施例RGB视频信号转换单元3包括:RGB视频信号自适应控制模块3-1、RGB视频时钟自适应配置模块3-2、RGB视频时钟产生模块3_3、RGB视频时钟输出调整模块3-4、单链路模式RGB视频转换模块3-5、四链路模式RGB视频转换模块3_6、四链路模式RGB视频转换模块3-7、左右分屏模式RGB视频转换模块3_8、奇偶分屏模式RGB视频转换模块3-9和RGB视频信号输出模块3-10,对每个模块的详细说明如下:
[0049]RGB视频信号自适应控制模块3-1根据LVDS视频转换控制信号产生相匹配的四LINK模式的RGB视频时钟配置信号,连同LVDS视频源像素时钟传送给RGB视频时钟自适应配置模块3-2 ;根据LVDS视频转换控制信号产生RGB转换模块选择信号连同各LINK的LVDS视频源数据信号、LVDS视频源同步信号连同RGB视频时钟传送给四链路模式RGB视频转换模块3-5、左右分屏模式RGB视频转换模块3-6、奇偶分屏模式RGB视频转换模块3-7,检测LVDS视频同步信号计算水平分辨率值,将水平分辨率值传送给四链路模式RGB视频转换模块3-5 ;
[0050]RGB视频时钟自适应配置模块3-2根据所产生的四LINK模式的RGB视频时钟配置信号,由本地时钟信号产生相应的四LINK模式的配置参数和配置使能信号,来对时钟产生模块进行动态重配置操作,使得RGB视频时钟产生模块3-3自动产生所需要的RGB视频时钟信号,当配置成四LINK模式时,LVDS视频源像素时钟被转换成为其二倍频的RGB视频像素时钟(以下简称RGB时钟)。
[0051]RGB视频时钟产生模块3-3根据配置时钟和使能信号产生RGB视频时钟传送给RGB视频信号自适应控制模块3-1和RGB视频时钟输出调整模块3_4。将PLL配置参数按照其动态重配置时序对PLL进行重配置操作,使之将LVDS像素时钟进行相应的倍频操作,所产生的倍频信号再调整其相位使之和LVDS像素时钟保持相位严格相同,(以确保后续在转换处理的时序逻辑操作中能正确、可靠的采样到LVDS数据),再经过去抖动处理后进入稳定、无摆动的全局时钟路径,从而产生RGB视频时钟。
[0052]RGB视频时钟输出调整模块3-4,由于RGB视频源数据信号和RGB视频时钟同步,因此将输入的RGB视频时钟相位延迟半个时钟周期作为RGB输出时钟信号,使其有效沿能处于RGB视频源数据的中心,从而确保后续的转换操作通过该时钟正确采样RGB数据,之后该信号再进行去抖动处理,并通过高速信号缓冲组件将其输出给RGB视频信号输出模块3-10,以确保该输出时钟有较高的稳定性和较好的信号质量。
[0053]用RGB时钟将LVDS视频源同步信号和数据转换成RGB视频同步信号和数据;当V-BY-ONE液晶显示模组是161ane整屏类型时,根据LINK转换模式控制信号单独进行LVDS四LINK模式的视频转换;当V-BY-ONE显示模组是161ane分屏类型时根据转换控制信号单独进行左右分屏模式和奇偶分屏模式的视频转换。
[0054]四链路模式RGB视频转换模块3-7将四LINK的LVDS视频源同步信号和LVDS视频源数据转换为RGB视频信号传送给RGB视频信号输出模块3-10 ;
[0055]左右分屏模式RGB视频转换模块3-8将四LINK的LVDS视频源同步信号和LVDS视频源数据转换为左半屏RGB视频信号、右半屏RGB视频信号传送给RGB视频信号输出模块3-10 ;进行左右分屏模式的视频转换过程是:左右分屏模式RGB视频转换模块3-8将四LINK的1^05数据按照“1^爾1、1^爾2、1^爾3、1^爾4”形式组成并行数据,根据所输入的LVDS同步信号确定当第一个完整的视频行起始时,根据前述中所得出的行分辨率值,用LVDS时钟将前、后半行的LINK并行数据采样并分别写入左、右半屏DC-FIFO中缓存另一方面也被两倍频的RGB视频时钟同时读取各自的缓存数据并分离为左半屏RGB数据、右半屏RGB数据和同步信号,
组成左半屏RGB视频信号和右半屏RGB视频信号;由于数据和同步信号读写操作的吞吐量相等,故转换操作能连续稳定的进行。
[0056]奇偶分屏模式RGB视频转换模块3-9将四LINK的LVDS视频源同步信号和LVDS视频源数据转换为奇像素RGB视频信号、偶像素RGB视频信号传送给RGB视频信号输出模块3-10 ;进行奇偶分屏模式的视频转换过程是:奇偶分屏模式RGB视频转换模块3-9在四LINK的LVDS数据中先检测出两个奇像素和两个偶像素的LINK,再将LVDS同步信号和奇、偶各两个LINK数据分别组成并行数据按照前述中的四LINK模式转换方式进行处理,从而各自产生奇像素、偶像素的RGB视频数据和RGB同步信号,组成奇像素RGB视频信号和偶像素RGB视频信号。
[0057]RGB视频信号输出模块3-10根据RGB转换模块选择信号选择相应的RGB视频信号连同RGB输出时钟传送给V-BY-ONE视频信号转换单元4。当产生同步模式控制时则对视频同步信号反向操作;对比RGB输出时钟的有效沿和RGB数据的采样中心之间的相位,并通过信号延时组件分别对输出时钟和数据做延时微调处理以消除两者间的相位差,确保输出时钟有效沿始终处于数据的采样中心。
[0058]S400、当从视频转换配置单元5接收到V-BY-ONE视频转换启动命令后V-BY-ONE视频信号转换单元4将RGB视频信号转换为V-BY-ONE视频信号传送给V-BY-ONE显示模组。本实施例V-BY-ONE视频信号转换单元4,包括:V-BY-0NE寄存器模块4_1、左路V-BY-ONE视频信号转换模块4-2、和右路V-BY-ONE视频信号转换模块4_3和V-BY-ONE液晶显示模组连接件4-4,对每个模块的详细说明如下:
[0059]V-BY-ONE寄存器模块4_1根据写入的V-BY-ONE寄存器命令控制左路V-BY-ONE视频信号转换模块4-2和右路V-BY-ONE视频信号转换模块4-3同时进行V-BY-ONE转换的配置和操作,这些V-BY-ONE寄存器命令包括:V-BY-0NE转换配置命令、V-BY-ONE转换启动命令。
[0060]左路V-BY-ONE视频信号转换模块4_2接收RGB视频信号,执行将RGB视频信号转换为左通道V-BY-ONE视频信号的配置和转换操作,将转换后的左通道的V-BY-ONE视频信号传送给V-BY-ONE液晶显示模组连接件4-4,当从V-BY-ONE寄存器模块4_1接收V-BY-ONE转换配置命令时完成相应配置、转换操作,当从V-BY-ONE寄存器模块4-1接收V-BY-ONE显示模组初始化命令时通过V-BY-ONE液晶显示模组连接件4-4传输给V-BY-ONE显示模组,当从V-BY-ONE寄存器模块4-1接收V-BY-ONE转换启动命令时启动转换操作。
[0061 ] 右路V-BY-ONE视频信号转换模块4_3接收RGB视频信号,执行将RGB视频信号转换为右通道V-BY-ONE视频信号的配置和转换操作,将转换后的右通道V-BY-ONE视频信号传送给V-BY-ONE液晶显示模组连接件4-4,当从V-BY-ONE寄存器模块4_1接收V-BY-ONE转换配置命令时完成相应配置、转换操作,当从V-BY-ONE寄存器模块4-1接收V-BY-ONE显示模组初始化命令时通过V-BY-ONE液晶显示模组连接件4-4传输给V-BY-ONE显示模组,当从V-BY-ONE寄存器模块4-1接收V-BY-ONE转换启动命令时启动转换操作。
[0062]当转换模块选择信号是四LINK模式时,则将其RGB数据和同步信号(整屏信号)复制成两路输出给V-BY-ONE视频信号转换单元4 ;当选择左右分屏转换模式则左、右半屏数据和同步信号分别输出左半屏RGB视频信号、右半屏RGB视频信号给左路V-BY-ONE视频信号转换模块4-2和右路V-BY-ONE视频信号转换模块4-3 ;当选择奇偶分屏转换模式则奇像素并行数据、偶像素并行数据和同步信号分别输出RGB奇分屏视频信号和RGB偶分屏视频信号给V-BY-ONE视频信号转换单元4。
[0063]V-BY-ONE液晶显示模组连接件4_4同时接收左通道V-BY-ONE视频信号和右通道V-BY-ONE视频信号,并与V-BY-ONE显示模组6连接,将左通道V-BY-ONE视频信号和右通道V-BY-ONE视频信号传送给V-BY-ONE显示模组。
[0064]视频转换配置单元5,根据所要接收的16Lane不分屏、16Lane2分屏和16Lane4分屏LVDS视频信号的特性,设置LVDS视频信号解码参数,产生LVDS视频解码控制信号,传送给LVDS视频信号解码单元2,16Lane不分屏、16Lane2分屏和16Lane4分屏LVDS视频信号分别如图5、图6和图7所示;设置LVDS视频转换参数,产生LVDS视频转换控制信号,传送给RGB视频信号转换单元3 ;读取V-BY-ONE视频转换配置参数对V-BY-ONE视频信号转换单元4发出V-BY-ONE转换配置命令、V-BY-ONE显示模组初始化命令;从RGB视频信号转换单元3接收到V-BY-ONE视频转换启动信号后发出V-BY-ONE视频转换启动命令传送给V-BY-ONE视频信号转换单元4。本实施例视频转换配置单元5包括:手动拨码开关5-1、JTAG接口5-2和V-BY-ONE视频转换配置模块5-3,对每个模块的详细说明如下:
[0065]手动拨码开关5-1设置LVDS视频信号解码参数和LVDS视频转换参数;JTAG接口5-2接收V-BY-ONE视频转换配置参数;V-BY-0NE视频转换配置模块5_3将LVDS视频信号解码参数转换为LVDS视频解码控制信号传送给LVDS视频信号解码单元2,将LVDS视频转换参数转换为LVDS视频转换控制信号,传送给RGB视频信号转换单元3,读取V-BY-ONE视频转换配置参数对V-BY-ONE视频信号转换单元4发出V-BY-ONE转换配置命令、V-BY-ONE显示模组初始化命令,当从RGB视频信号转换单元3接收V-BY-ONE视频转换启动信号后产生V-BY-ONE视频转换启动命令传送给V-BY-ONE视频信号转换单元4。
[0066]在上电前对LVDS视频解码和转换的配置先手动设置好拨码开关5-1,上电后由V-BY-ONE视频转换配置模块5-3根据其拨码状态产生LVDS视频解码控制信号和LVDS视频转换控制信号;之后从JTAG接口 5-2读取V-BY-ONE视频转换配置参数,并将其以寄存器命令的方式逐一写入到V-BY-ONE视频信号转换单元4中,先写入V-BY-ONE转换配置命令,当确认V-BY-ONE视频信号转换单元4完成配置开始并正常工作后再写入V-BY-ONE显示模组初始化命令,当每写一个命令后则读取其寄存器的状态值,以确保命令执行完成,之后当收到V-BY-ONE视频转换控制信号则将V-BY-ONE转换启动命令写入寄存器,使V-BY-ONE视频转换操作开始进行。
[0067]本发明的各个功能模块均可通过FPGA来实现,对于V-BY-ONE视频转换配置模块5-3也可用普通MCU来实现其功能,对于V-BY-ONE视频信号转换单元4也可通过使用两颗专用的V-BY-ONE桥接芯片来分别实现V-BY-ONE信号的转换。
[0068]因此,本发明不局限于上述实施方式,对于本技术领域的普通技术人员来说,根据本发明的技术原理和方案或在本发明的启示下所做出的若干改进、改变、润饰、变形、替换也视为本发明专利的保护范围之内。
【主权项】
1.一种LVDS视频信号转换为适用于16IaneV-BY-ONE视频信号的方法,其特征在于: 将LVDS视频信号以四Link方式传输,转换为RGB视频信号; 根据V-BY-ONE转换配置命令和V-BY-ONE转换启动命令控制进行V-BY-ONE转换的配置和转换。2.根据权利要求1所述LVDS视频信号转换为适用于16IaneV-BY-ONE视频信号的方法,其特征在于将LVDS视频信号转换为RGB视频信号包括: 接收LVDS视频信号,并解调所接收的LVDS视频信号,产生LVDS并行解调数据和LVDS像素时钟; 根据LVDS视频解码控制信号对LVDS并行解调数据进行视频解码,产生LVDS视频源数据和LVDS视频源同步信号;以及 根据LVDS视频转换控制信号将LVDS视频源数据和LVDS视频源同步信号转换为RGB视频信号。3.根据权利要求2所述LVDS视频信号转换为适用于16IaneV-BY-ONE视频信号的方法,其特征在于所述接收LVDS视频信号并解调所述接收的LVDS视频信号包括: 接收LVDS视频信号,所述LVDS视频信号包括LVDS接收时钟和LVDS数据; 对所接收的LVDS视频信号进行端接操作,将LVDS接收时钟和LVDS数据输出; 对每个LINK的LVDS接收时钟进行解调,产生解调时钟和解调使能信号; 通过每个LINK的解调时钟和解调使能信号将本LINK的LVDS数据解调成并行数据,LVDS接收时钟同时被解调为LVDS像素时钟。4.根据权利要求2所述LVDS视频信号转换为适用于16IaneV-BY-ONE视频信号的方法,其特征在于所述对LVDS并行解调数据进行视频解码包括: 将LVDS像素时钟通过全局时钟路径转换成LVDS视频源像素时钟,同时用输入的各LINK的LVDS像素时钟将各自的LVDS并行解调数据分别写到DC-FIFO中缓存后,用LVDS视频源像素时钟逐一读取,使之成为同步数据; 当接收到LVDS奇偶像素反向控制信号时将接收到LVDS视频信号线序控制信号时对四个链路按照LINKl、LINK2、LINK3、LINK4排列次序; 根据接收的LVDS视频解码控制信号对同步读取的每个LINK的LVDS并行解调数据进行解码,解码出LVDS视频源同步信号; 根据接收的LVDS视频解码控制信号对同步读取的每个LINK的LVDS并行解调数据进行解码,解码出各LINK的LVDS视频源数据信号。5.根据权利要求2所述LVDS视频信号转换为适用于16IaneV-BY-ONE视频信号的方法,其特征在于RGB视频信号转换包括: 根据LVDS视频转换控制信号产生相
匹配的四LINK模式的RGB视频时钟配置信号;根据所产生的四LINK模式的RGB视频时钟配置信号,由本地时钟信号产生相应的四LINK模式的配置参数和配置使能信号; 根据配置时钟和使能信号产生RGB视频时钟; 将输入的RGB视频时钟相位延迟半个时钟周期作为RGB输出时钟信号; 将四LINK的LVDS视频源同步信号和LVDS视频源数据转换为RGB视频信号输出; 将四LINK的LVDS视频源同步信号和LVDS视频源数据转换为左半屏RGB视频信号、右半屏RGB视频信号输出; 将四LINK的LVDS视频源同步信号和LVDS视频源数据转换为奇像素RGB视频信号、偶像素RGB视频信号传送给RGB视频信号输出; 根据RGB转换模块选择信号选择相应的RGB视频信号连同RGB输出时钟输出进行V-BY-ONE视频信号转换。6.根据权利要求5所述LVDS视频信号转换为适用于16IaneV-BY-ONE视频信号的方法,其特征在于所述V-BY-ONE视频信号转换包括: 根据写入的V-BY-ONE寄存器命令控制V-BY-ONE转换的配置和操作; 接收RGB视频信号,执行将RGB视频信号转换为161ane左通道V-BY-ONE视频信号的配置和转换操作; 接收RGB视频信号,执行将RGB视频信号转换为161ane右通道V-BY-ONE视频信号的配置和转换操作; 同时接收左通道161ane V-BY-ONE视频信号和右通道161ane V-BY-ONE视频信号,并与V-BY-ONE显示模组连接,将左通道161ane V-BY-ONE视频信号和右通道161aneV-BY-ONE视频信号传送给V-BY-ONE显示模组。7.根据权利要求1所述LVDS视频信号转换为适用于16IaneV-BY-ONE视频信号的方法,其特征在于所述V-BY-ONE转换的配置和转换包括: 设置LVDS视频信号解码参数和LVDS视频转换参数; 接收V-BY-ONE视频转换配置参数; 将LVDS视频信号解码参数转换为LVDS视频解码控制信号传送给LVDS视频信号解码单元;将LVDS视频转换参数转换为LVDS视频转换控制信号;读取V-BY-ONE视频转换配置参数发出V-BY-ONE转换配置命令、V-BY-ONE显示模组初始化命令,当接收V-BY-ONE视频转换启动信号后产生V-BY-ONE视频转换启动命令传送给V-BY-ONE视频信号转换单元。8.一种LVDS视频信号转换为适用于161aneV-BY-0NE视频信号的系统,其特征在于,包括: LVDS视频信号转换单元,用于将LVDS视频信号转换为RGB视频信号; V-BY-ONE视频信号转换单元,用于根据V-BY-ONE转换配置命令和V-BY-ONE转换启动命令控制进行V-BY-ONE转换的配置和转换。9.根据权利要求8所述LVDS视频信号转换为适用于16IaneV-BY-ONE视频信号的系统,其特征在于所述LVDS视频信号转换单元包括: LVDS视频信号接收单元,用于接收LVDS视频信号,并解调所接收的LVDS视频信号,产生LVDS并行解调数据和LVDS像素时钟; LVDS视频信号解码单元,用于根据LVDS视频解码控制信号对LVDS并行解调数据进行视频解码,产生LVDS视频源数据和LVDS视频源同步信号;以及 RGB视频信号转换单元,用于根据LVDS视频转换控制信号将LVDS视频源数据和LVDS视频源同步信号转换为RGB视频信号。10.根据权利要求9所述LVDS视频信号转换为适用于16IaneV-BY-ONE视频信号的系统,其特征在于还包括视频转换配置单元,所述视频转换配置单元包括: 手动拨码开关,用于设置LVDS视频信号解码参数和LVDS视频转换参数; JTAG接口,用于接收V-BY-ONE视频转换配置参数; V-BY-ONE视频转换配置模块,用于将LVDS视频信号解码参数转换为LVDS视频解码控制信号传送给LVDS视频信号解码单元;将LVDS视频转换参数转换为LVDS视频转换控制信号,传送给RGB视频信号转换单元;读取V-BY-ONE视频转换配置参数对V-BY-ONE视频信号转换单元发出V-BY-ONE转换配置命令、V-BY-ONE显示模组初始化命令,当从RGB视频信号转换单元接收V-BY-ONE视频转换启动信号后产生V-BY-ONE视频转换启动命令传送给V-BY-ONE视频信号转换单元。11.根据权利要求9所述LVDS视频信号转换为适用于16IaneV-BY-ONE视频信号的系统,其特征在于所述LVDS视频信号接收单元包括: LVDS视频信号接口,用于接收LVDS视频信号,所述LVDS视频信号包括LVDS接收时钟和LVDS数据; LVDS视频信号接收端接模块,用于对所接收的LVDS视频信号进行端接操作,将LVDS接收时钟和LVDS数据输出; LVDS时钟信号解调模块,用于对每个LINK的LVDS接收时钟进行解调,产生解调时钟和解调使能信号;以及 LVDS数据信号解调模块,用于根据每个LINK的解调时钟和解调使能信号对本LINK的LVDS数据解调成并行数据,LVDS接收时钟同时被解调为LVDS像素时钟。12.根据权利要求11所述LVDS视频信号转换为适用于16IaneV-BY-ONE视频信号的系统,其特征在于所述LVDS视频信号接收单元还包括: LVDS解调动态校准模块,用于分别对LVDS接收时钟和LVDS数据的串化信号在解调过程中分别实时地进行动态校准。13.根据权利要求9所述LVDS视频信号转换为适用于16IaneV-BY-ONE视频信号的系统,其特征在于所述LVDS视频信号解码单元包括: LVDS视频同步缓冲模块,将LINKl的LVDS像素时钟通过全局时钟路径转换成LVDS视频源像素时钟,同时用所输入的各LINK的LVDS像素时钟将各自的LVDS并行解调数据分别写到DC-FIFO中缓存后,用LVDS视频源像素时钟逐一读取,使之成为同步数据; LVDS视频信号排序模块,用于当接收到LVDS奇偶像素反向控制信号时将两个链路中LINKl和LINK2的数据进行交换,接收到LVDS视频信号线序控制信号时对四个链路按照LINKl、LINK2、LINK3、LINK4 排列次序。 LVDS视频同步信号解码模块,用于根据从视频转换配置单元接收的LVDS视频解码控制信号对同步读取的每个LINK的LVDS并行解调数据进行解码,解码出LVDS视频源同步信号; LVDS视频数据解码模块,根据从视频转换配置单元接收的LVDS视频解码控制信号对同步读取的每个LINK的LVDS并行解调数据进行解码,解码出各LINK的LVDS视频源数据信号。14.根据权利要求9所述LVDS视频信号转换为适用于16IaneV-BY-ONE视频信号的系统,其特征在于所述RGB视频信号转换单元包括: RGB视频信号自适应控制模块,根据LVDS视频转换控制信号产生相匹配的四LINK模式的RGB视频时钟配置信号; RGB视频时钟自适应配置模块,用于根据所产生的四LINK模式的RGB视频时钟配置信号,由本地时钟信号产生相应的四LINK模式的配置参数和配置使能信号; RGB视频时钟产生模块,用于根据配置时钟和使能信号产生RGB视频时钟; RGB视频时钟输出调整模块,用于将输入的RGB视频时钟相位延迟半个时钟周期作为RGB输出时钟信号; 四链路模式RGB视频转换模块,用于将四LINK的LVDS视频源同步信号和LVDS视频源数据转换为RGB视频信号输出; 左右分屏模式RGB视频转换模块,用于将四LINK的LVDS视频源同步信号和LVDS视频源数据转换为左半屏RGB视频信号、右半屏RGB视频信号输出; 奇偶分屏模式RGB视频转换模块,用于将四LINK的LVDS视频源同步信号和LVDS视频源数据转换为奇像素RGB视频信号、偶像素RGB视频信号传送给RGB视频信号输出; RGB视频信号输出模块,用于根据RGB转换模块选择信号选择相应的RGB视频信号连同RGB输出时钟传送给V-BY-ONE视频信号转换单元15.根据权利要求8?14任一项所述LVDS视频信号转换为适用于16IaneV-BY-ONE视频信号的系统,其特征在于所述V-BY-ONE视频信号转换单元包括: V-BY-ONE寄存器模块,用于根据写入的V-BY-ONE寄存器命令控制V-BY-ONE转换的配置和操作; 左路V-BY-ONE视频信号转换模块,用于接收RGB视频信号,执行将RGB视频信号转换为左通道16IaneV-BY-ONE视频信号的配置和转换操作; 右路V-BY-ONE视频信号转换模块,用于接收RGB视频信号,执行将RGB视频信号转换为右通道16IaneV-BY-ONE视频信号的配置和转换操作; V-BY-ONE液晶显示模组连接件,用于同时接收左通道16IaneV-BY-ONE视频信号和右通道16IaneV-BY-ONE视频信号,并与V-BY-0NE显示模组连接,将左通道161aneV-BY_0NE视频信号和161ane右通道V-BY-ONE视频信号传送给V-BY-ONE显示模组。
【专利摘要】本发明涉及一种LVDS视频信号转换为适用于16laneV-BY-ONE视频信号的方法及系统,该方法包括接收并解调四Link方式传输的LVDS视频信号,产生LVDS并行解调数据和LVDS像素时钟;根据LVDS视频解码控制信号,对LVDS并行解调数据进行视频解码,产生LVDS视频源数据和LVDS视频源同步信号;根据LVDS视频转换控制信号,将LVDS视频源数据和LVDS视频源同步信号转换为RGB视频信号;接收到V-BY-ONE视频转换启动命令后将RGB视频信号转换为16lane V-BY-ONE视频信号。本发明能够对LVDS视频信号质量,图像数据正确性进行检测,具有可靠性高、无误判,操作简单、检测效率高、成本低的特点。
【IPC分类】H04N5/765, H04N7/01, G09G3/20
【公开号】CN104902210
【申请号】CN201510306500
【发明人】彭骞, 胡磊, 肖家波, 朱亚凡, 徐梦银, 沈亚非, 陈凯
【申请人】武汉精测电子技术股份有限公司
【公开日】2015年9月9日
【申请日】2015年6月5日