基于逻辑保护放大电路的led灯保护型漏极驱动系统的制作方法
【技术领域】
[0001]本发明涉及一种LED驱动电路,具体是指基于逻辑保护放大电路的LED灯保护型漏极驱动系统。
【背景技术】
[0002]目前,由于LED灯具有能耗低、使用寿命长以及安全环保等特点,其已经成为了人们生活照明的主流产品之一。由于LED灯不同于传统的白炽灯,因此其需要由专用的驱动电路来进行驱动。然而,当前人们广泛使用的漏极驱动电路由于其设计结构的不合理性,导致了目前漏极驱动电路存在能耗较高、电流噪音较大以及启动时间较长等缺陷。
【发明内容】
[0003]本发明的目的在于克服目前漏极驱动电路存在的能耗较高、电流噪音较大以及启动时间较长的缺陷,提供一种结构设计合理,能有效降低能耗和电流噪音,明显缩短启动时间的基于逻辑保护放大电路的新型蓝光LED灯用漏极驱动系统。
[0004]本发明的目的通过下述技术方案实现:
[0005]基于逻辑保护放大电路的LED灯保护型漏极驱动系统,主要由分压开关电路,与分压开关电路相连接的控制开关电路,以及与开关控制电路相连接功率放大电路组成,其特征在于,在功率放大电路与控制开关电路之间串接有逻辑保护放大电路,在分压开关电路上还设置有混合型保护电路;所述功率放大电路由功率放大器P1,功率放大器P2,功率放大器P3,串接在功率放大器Pl的输出端与负极输入端之间的电阻R9和电容C2,串接在功率放大器P2的输出端与正极输入端之间的电阻RlO和电容C3,串接在功率放大器P3的输出端与正极输入端之间的电阻R14,一端与功率放大器Pl的输出端相连接、另一端与功率放大器P3的正极输入端相连接的电阻R11,一端与功率放大器P2的输出端相连接、另一端与功率放大器P3的负极输入端相连接的电阻R12,一端与功率放大器P3的负极输入端相连接、另一端接地的电阻R13,以及一端与功率放大器P3的负极输入端相连接、另一端接地的电容C4组成;所述控制开关电路的一个输出端与功率放大器Pl的正极输入端相连接、其另一个输出端则与功率放大器P2的负极输入端相连接,功率放大器Pl的负极输入端与功率放大器P2的正极输入端相连接。
[0006]所述逻辑保护放大电路由功率放大器P4,功率放大器P5,与非门IC1,与非门IC2,负极与功率放大器P4的正极输入端相连接、正极经电阻R18后与与非门IC2的负极输入端相连接的极性电容C5,一端与与非门ICl的负极输入端相连接、另一端与功率放大器P4的正极输入端相连接的电阻R15,串接在功率放大器P4的负极输入端与输出端之间的电阻R16,一端与与非门ICl的输出端相连接、另一端与功率放大器P5的负极输入端相连接的电阻R17,串接在功率放大器P5的正极输入端与输出端之间的极性电容C6,正极与与非门IC2的输出端相连接、负极顺次经稳压二极管Dl和电阻R19后与功率放大器P4的输出端相连接的电容C7,P极与功率放大器P5的输出端相连接、N极顺次经电阻R21和电阻R20后与稳压二极管Dl和电阻R19的连接点相连接的二极管D2,以及N极与电容C7的负极相连接、P极与二极管D2和电阻R21的连接点相连接的稳压二极管D3组成;所述与非门ICl的正极输入端与功率放大器P4的负极输入端相连接;功率放大器P5的输出端与非门IC2的正极输入端相连接,其正极输入端则与功率放大器P4的输出端相连接;所述极性电容C5的正极与控制开关电路相连接,而电阻R21与电阻R20的连接点则与功率放大器P2的输出端相连接。
[0007]所述混合型保护电路由输入线路,变压器T101,二极管整流器U101,稳压集成电路QlOl,时基集成电路Q102,三极管VTlOl,三极管VT102,三极管VT103,三极管VT104,运算放大器P101,运算放大器P102,负极接地、正极与二极管整流器UlOl的正输出端相连接的电容ClOl,负极接地、正极与稳压集成电路QlOl的OUT管脚相连接的电容C102,一端与电容C102的正极相连接、另一端与运算放大器PlOl的负输入端相连接的电阻R101,N极与电容C102的正极相连接、P极与三极管VTlOl的集电极相连接的二极管DlOl,与二极管DlOl并联的继电器K101,一端与三极管VTlOl的集电极相连接、另一端经电阻R102后接地的电阻R103,一端与三极管VTlOl的基极相连接、另一端与运算放大器PlOl的输出端相连接的电阻R104,一端与二极管DlOl的N极相连接、另一端与三极管VT103的集电极相连接的电阻R105,一端接地、另一端与运算放大器PlOl的正输入端相连接的滑动变阻器TP101,负极接地、正极与运算放大器PlOl的正输入端相连接的电容C103,负极接地、正极经电阻R109后与稳压集成电路QlOl的OUT管脚相连接的电容C104,一端与稳压集成电路QlOl的OUT管脚相连接、另一端同时与运算放大器P102的负输入端和三极管VT102的集电极相连接的电阻R108,一端接地、另一端与运算放大器P102的负输入端相连接的电阻R107,一端与三极管VT102的基极相连接、另一端与运算放大器P102的输出端相连接的电阻R106,P极与运算放大器P102的正输入端相连接、N极与电容C104的正极相连接的稳压二极管D102,一端与电容C103的正极相连接、另一端与电容ClOl的正极相连接的电阻R101,负极与电容C104的正极相连接、正极与三极管VT104的集电极相连接的电容C105,一端与电容C105的正极相连接、另一端经继电器K102后与电容ClOl的正极相连接的电阻R110,N极与电容ClOl的正极相连接、P极经电阻Rlll后与三极管VT104的基极相连接的二极管D103,P极经电阻R112后与电容ClOl的正极相连接、N极与时基集成电路Q102的Discharge管脚相连接的二极管D105,P极与二极管D105的N极相连接、N极与三极管VT104的发射极相连接的二极管D104,一端与二极管D105的P极相连接、另一端与二极管D104的N极相连接、滑动端与时基集成电路Q102的Control voltage管脚相连接的滑动变阻器RP102,N极与二极管D105的P极相连接、P极接地的二极管D106,负极接地、正极与时基集成电路Q102的Trigger管脚和Thresshold管脚相连接的电容C106,与电容C106并联的热敏电阻RT101,以及一端与二极管D106的N极相连接、另一端经电阻R113后与电容C106的正极相连接的滑动变阻器RP103组成;其中,变压器TlOl的副边两端分别与二极管镇流器UlOl的两个输入端相连接、其原边的两端分别连接在两根输入线路上,二极管整流器UlOl的负输出端接地,稳压集成电路QlOl的GND管脚接地、IN管脚与电容ClOl的正极相连接,所述继电器KlOl的常闭触点开关SlOl设置在输入线路上,继电器K102的常闭触点开关S102设置在输入线路上,三极管VTlOl的发射极和三极管VT102的发射极均与三极管VT103的基极相连接,三极管VT103的发射极接地,二极管D103的P极与继电器K102和电阻RllO的连接点相连接、且二极管D103的P极还与时基集成电路Q102的Discharge管脚相连接,三极管VT104的发射极接地,时基集成电路Q102的GND管脚接地、其Vcc管脚与Reset管脚均与二极管D106的N极相连接
[0008]进一步地,所述控制开关电路由三极管Q3,三极管Q4,串接在三极管Q3的集电极与发射极之间的电容Cl,串接在三极管Q4的基极与发射极之间的电阻R8,以及一端与三极管Q4的基极相连接、另一端与分压开关电路相连接的电阻R7组成;所述三极管Q3的发射极与三极管Q4的集电极相连接,其基极则与分压开关电路相连接;所述三极管Q3的集电极与功率放大器Pl的正极输入端相连接,而三极管Q4的发射极则分别与功率放大器P2的负极输入端和极性电容C5的正极相连接。
[0009]所述分压开关电路由三级管Q1,三极管Q2,串接在三极管Ql的基极与发射极之间的电阻R2,串接在三极管Q2的基极与发射极之间的电阻R4,串接在三极管Ql的集电极与三极管Q3的基极之间的电阻R5,一端与三极管Ql的基极相连接、另一端经电阻R3后与三极管Q2的基极相连接的电阻R1,以及一端与三极管Q2的集电极相连接、另一端与电阻Rl和电阻R3的连接点相连接的电阻R6组成;所述三极管Q2的集电极则与电阻R7相连接,三极管Ql的发射极与三极管Q2的发射极相连接后均与功率放大器P2的负极输入端相连接;电阻Rl和电阻R3的连接点还与三极管Q3的集电极相连接。
[0010]本发明较现有技术相比,具有以下优点及有益效果:
[0011](I)本发明不仅整体结构较为简单,而且其功耗较低,其启动时间仅为传统漏极驱动电路启动时间的1/5。
[0012](2)本发明能有效的避免外部电磁干扰,能显著的降低电流噪音。
[0013](3)本发明设置有混合型保护电路,能够在电路运行温度过高或者电压过高时断开电路,更好的保护了电路结构,提高了电路运行的安全性以及电路的使用寿命。
【附图说明】
[0014]图1为本发明的
整体结构示意图。
[0015]图2为本发明的逻辑保护放大电路结构示意图。
[0016]图3为本发明的混合型保护电路的电路图。
[0017]附图标记说明:
[0018]10、混合型保护电路;20、逻辑保护放大电路。
【具体实施方式】
[0019]下面结合实施例对本发明作进一步地详细说明,但本发明的实施方式不限于此。
[0020]实施例
[0021]如图1所示,本发明主要包括有分压开关电路、控制开关电路、功率放大电路、混合型保护电路以及逻辑保护放大电路20。
[0022]其中,功率放大电路由功率放大器Pl,功率放大器P2,功率放大器P3,电阻R9,电容C2,电阻R10,电容C3,电阻R11,电阻R12,电阻R14,电阻R13及电容C4构成。连接时,电阻R9和电容C2均串接在功率放大器Pl的输出端与负极输入端之间,电阻RlO和电容C3串接在功率放大器P2的输出端与正极输入端之间,而电阻R14则串接在功率放大器P3的输出端与正极输入端之间。
[0023]电阻Rll的一端与功率放大器Pl的输出端相连接,其另一端与功率放大器P3的正极输入端相连接;同理,电阻R12的一端与功率放大器P2的输出端相连接,其另一端则与功率放大器P3的负极输入端相连接。电阻R13的一端与功率放大器P3的负极输入端相连接,其另一端接地;而电容C4的一端与功率放大器P3的负极输入端相连接,其另一端接地。同时,功率放大器Pl的负极输入端还与功率放大器P2的正极输入端相连接。
[0024]所述控制开关电路则由三极管Q3,三极管Q4,串接在三极管Q3的集电极与发射极之间的电容Cl,串接在三极管Q4的基极与发射极之间的电阻R8,以及一端与三极管Q4的基极相连接、另一端与分压开关电路相连接的电阻R7组成。
[0025]其中,该三极管Q3的发射极要与三极管Q4的集电极相连接,其基极则与分压开关电路相连接。所述三极管Q3的集电极与功率放大器Pl的正极输入端相连接,三极管Q4的发射极则与功率放大器P2的负极输入端相连接。
[0026]所述分压开关电路由三级管Ql,三极管Q2,电阻Rl,电阻R2,电阻R3,电阻R4,电阻R5,以及电阻R6组成。连接时,电阻R2串接在三极管Ql的基极与发射极之间;电阻R4串接在三极管Q2的基极与发射极之间,而电阻R5则串接在三极管Ql的集电极与三极管Q3的基极之间。
[0027]同时,电阻Rl的一端与三极管Ql的基极相连接,其另一端经电阻R3后与三极管Q2的基极相连接。电阻R6的一端与三极管Q2的集电极相连接,其另一端与电阻Rl和电阻R3的连接点相连接。
[0028]三极管Q2的集电极要与电阻R7相连接,即该三极管Q2通过电阻R7与三极管Q4的基极相连接。同时,三极管Ql的发射极还与三极管Q2的发射极相连接,且三极管Ql的发射极和三极管Q2的发射极还均与功率放大器P2的负极输入端相连接。而三极管Q3的集电极则与电阻Rl和电阻R3的连接点相连接。
[0029]所述逻辑保护放大电路20的结构如图2所示,其由功率放大器P4,功率放大器P5,与非门IC1,与非门IC2,负极与功率放大器P4的正极输入端相连接、正极经电阻R18后与与非门IC2的负极输入端相连接的极性电容C5,一端与与非门ICl的负极输入端相连接、另一端与功率放大器P4的正极输入端相连接的电阻R15,串接在功率放大器P4的负极输入端与输出端之间的电阻R16,一端与与非门ICl的输出端相连接、另一端与功率放大器P5的负极输入端相连接的电阻R17,串接在功率放大器P5的正极输入端与输出端之间的极性电容C6,正极与与非门IC2的输出端相连接、负极顺次经稳压二极管Dl和电阻R19后与功率放大器P4的输出端相连接的电容C7,P极与功率放大器P5的输出端相连接、N极顺次经电阻R21和电阻R20后与稳压二极管Dl和电阻R19的连接点相连接的二极管D2,以及N极与电容C7的负极相连接、P极与二极管D2和电阻R21的连接点相连接的稳压二极管D3组成。
[0030]连接时,所述与非门ICl的正极输入端与功率放大器P4的负极输入端相连接;功率放大器P5的输出端与非门IC2的正极输入端相连接,其正极输入端则与功率放大器P4的输出端相连接。同时,所述极性电容C5的正极要与三极管Q4的发射极相连接,而电阻R21与电阻R20的连接点则与功率放大器P2的输出端相连接。
[0031]如图3所示,所述混合型保护电路10由输入线路,变压器T101,二极管整流器UlOl,稳压集成电路QlOl,时基集成电路Q102,三极管VTlOl,三极管VT102,三极管VT103,三极管VT104,运算放大器P101,运算放大器P102,电阻R101,电阻R102,电阻R103,电阻R104,电阻R105,电阻R106,电阻R107,电阻R108,电阻R109,电阻R110,电阻R111,电阻R112,电阻R113,电容C101,电容C102,电容C103,电容C104,电容C105,电容C106,二极管D101,稳压二极管D102,二极管D103,二极管D104,二极管D105,二极管D106,滑动变阻器RP101,滑动变阻器RP102,滑动变阻器RP103,热敏电阻RTlOl组成;连接时,电容ClOl的负极接地、正极与二极管整流器UlOl的正输出端相连接,电容C102的负极接地、正极与稳压集成电路QlOl的OUT管脚相连接,电阻RlOl的一端与电容C102的正极相连接、另一端与运算放大器PlOl的负输入端相连接,二极管DlOl的N极与电容C102的正极相连接、P极与三极管VTlOl的集电极相连接,继电器KlOl与二极管DlOl并联,电阻R103的一端与三极管VTlOl的集电极相连接、另一端经电阻R102后接地,电阻R104的一端与三极管VTlOl的基极相连接、另一端与运算放大器PlOl的输出端相连接,电阻R105的一端与二极管DlOl的N极相连接、另一端与三极管VT103的集电极相连接,滑动变阻器TPlOl的一端接地、另一端与运算放大器PlOl的正输入端相连接,电容C103的负极接地、正极与运算放大器PlOl的正输入端相连接,电容C104的负极接地、正极经电阻R109后与稳压集成电路QlOl的OUT管脚相连接,电阻R108的一端与稳压集成电路QlOl的OUT管脚相连接、另一端同时与运算放大器P102的负输入端和三极管VT102的集电极相连接,电阻R107的一端接地、另一端与运算放大器P102的负输入端相连接,电阻R106的一端与三极管VT102的基极相连接、另一端与运算放大器P102的输出端相连接,稳压二极管D102的P极与运算放大器P102的正输入端相连接、N极与电容C104的正极相连接,电阻RlOl的一端与电容C103的正极相连接、另一端与电容ClOl的正极相连接,电容C105的负极与电容C104的正极相连接、正极与三极管VT104的集电极相连接,电阻RllO的一端与电容C105的正极相连接、另一端经继电器K102后与电容ClOl的正极相连接,二极管D103的N极与电容ClOl的正极相连接、P极经电阻Rlll后与三极管VT104的基极相连接,二极管D105的P极经电阻Rl 12后与电容ClOl的正极相连接、N极与时基集成电路Q102的Discharge管脚相连接,二极管D104的P极与二极管D105的N极相连接、N极与三极管VT104的发射极相连接,滑动变阻器RP102的一端与二极管D105的P极相连接、另一端与二极管D104的N极相连接、滑动端与时基集成电路Q102的Control voltage管脚相连接,二极管D106的N极与二极管D105的P极相连接、P极接地,电容C106的负极接地、正极与时基集成电路Q102的Trigger管脚和Thresshold管脚相连接,热敏电阻RTlOl与电容C106并联,滑动变阻器RP103的一端与二极管D106的N极相连接、另一端经电阻R113后与电容C106的正极相连接;其中,变压器TlOl的副边两端分别与二极管镇流器UlOl的两个输入端相连接、其原边的两端分别连接在两根输入线路上,二极管整流器UlOl的负输出端接地,稳压集成电路QlOl的GND管脚接地、IN管脚与电容ClOl的正极相连接,所述继电器KlOl的常闭触点开关SlOl设置在输入线路上,继电器K102的常闭触点开关S102设置在输入线路上,三极管VT1I的发射极和三极管VT102的发射极均与三极管VT103的基极相连接,三极管VT103的发射极接地,二极管D103的P极与继电器K102和电阻RllO的连接点相连接、且二极管D103的P极还与时基集成电路Q102的Discharge管脚相连接,三极管VT104的发射极接地,时基集成电路Q102的GND管脚接地、其Vcc管脚与Reset管脚均与二极管D106的N极相连接。当电压超过额定值时,继电器KlOl得电,常闭触点开关SlOl断开,使得电路供电断开,而当电路的运行温度超过额定温度时,热敏电阻RTlOl阻值变大,继电器K102得电,常闭触点开关S102断开,使得电路供电断开。
[0032]为确保本发明的使用效果,本发明中电阻Rl的阻值与电
阻R2的阻值相同,均为15ΚΩ ;电阻R3的阻值与电阻R4的阻值相同,均为20ΚΩ。电阻R5、电阻R6、电阻R7和电阻R8的阻值相同,均为10ΚΩ。其中,电容C2和电容C3均为贴片电容。而电阻R11、电阻R12、电阻R13和电阻R14的阻值均为15ΚΩ。
[0033]如上所述,便可以很好的实现本发明。
【主权项】
1.基于逻辑保护放大电路的LED灯保护型漏极驱动系统,主要由分压开关电路,与分压开关电路相连接的控制开关电路,以及与开关控制电路相连接功率放大电路组成,其特征在于,在功率放大电路与控制开关电路之间串接有逻辑保护放大电路(20),在分压开关电路上还设置有混合型保护电路(10);所述功率放大电路由功率放大器P1,功率放大器P2,功率放大器P3,串接在功率放大器Pl的输出端与负极输入端之间的电阻R9和电容C2,串接在功率放大器P2的输出端与正极输入端之间的电阻RlO和电容C3,串接在功率放大器P3的输出端与正极输入端之间的电阻R14,一端与功率放大器Pl的输出端相连接、另一端与功率放大器P3的正极输入端相连接的电阻R11,一端与功率放大器P2的输出端相连接、另一端与功率放大器P3的负极输入端相连接的电阻R12,一端与功率放大器P3的负极输入端相连接、另一端接地的电阻R13,以及一端与功率放大器P3的负极输入端相连接、另一端接地的电容C4组成;所述控制开关电路的一个输出端与功率放大器Pl的正极输入端相连接、其另一个输出端则与功率放大器P2的负极输入端相连接,功率放大器Pl的负极输入端与功率放大器P2的正极输入端相连接;所述逻辑保护放大电路(20)由功率放大器P4,功率放大器P5,与非门ICl,与非门IC2,负极与功率放大器P4的正极输入端相连接、正极经电阻R18后与与非门IC2的负极输入端相连接的极性电容C5,一端与与非门ICl的负极输入端相连接、另一端与功率放大器P4的正极输入端相连接的电阻R15,串接在功率放大器P4的负极输入端与输出端之间的电阻R16,一端与与非门ICl的输出端相连接、另一端与功率放大器P5的负极输入端相连接的电阻R17,串接在功率放大器P5的正极输入端与输出端之间的极性电容C6,正极与与非门IC2的输出端相连接、负极顺次经稳压二极管Dl和电阻R19后与功率放大器P4的输出端相连接的电容C7,P极与功率放大器P5的输出端相连接、N极顺次经电阻R21和电阻R20后与稳压二极管Dl和电阻R19的连接点相连接的二极管D2,以及N极与电容C7的负极相连接、P极与二极管D2和电阻R21的连接点相连接的稳压二极管D3组成;所述与非门ICl的正极输入端与功率放大器P4的负极输入端相连接;功率放大器P5的输出端与非门IC2的正极输入端相连接,其正极输入端则与功率放大器P4的输出端相连接;所述极性电容C5的正极与控制开关电路相连接,而电阻R21与电阻R20的连接点则与功率放大器P2的输出端相连接; 所述混合型保护电路(10)由输入线路,变压器T101,二极管整流器U101,稳压集成电路QlOl,时基集成电路Q102,三极管VTlOl,三极管VT102,三极管VT103,三极管VT104,运算放大器P101,运算放大器P102,负极接地、正极与二极管整流器UlOl的正输出端相连接的电容ClOl,负极接地、正极与稳压集成电路QlOl的OUT管脚相连接的电容C102,一端与电容C102的正极相连接、另一端与运算放大器PlOl的负输入端相连接的电阻R101,N极与电容C102的正极相连接、P极与三极管VTlOl的集电极相连接的二极管DlOl,与二极管DlOl并联的继电器K101,一端与三极管VTlOl的集电极相连接、另一端经电阻R102后接地的电阻R103,一端与三极管VTlOl的基极相连接、另一端与运算放大器PlOl的输出端相连接的电阻R104,一端与二极管DlOl的N极相连接、另一端与三极管VT103的集电极相连接的电阻R105,一端接地、另一端与运算放大器PlOl的正输入端相连接的滑动变阻器TP101,负极接地、正极与运算放大器PlOl的正输入端相连接的电容C103,负极接地、正极经电阻R109后与稳压集成电路QlOl的OUT管脚相连接的电容C104,一端与稳压集成电路QlOl的OUT管脚相连接、另一端同时与运算放大器P102的负输入端和三极管VT102的集电极相连接的电阻R108,一端接地、另一端与运算放大器P102的负输入端相连接的电阻R107,一端与三极管VT102的基极相连接、另一端与运算放大器P102的输出端相连接的电阻R106,P极与运算放大器P102的正输入端相连接、N极与电容C104的正极相连接的稳压二极管D102,一端与电容C103的正极相连接、另一端与电容ClOl的正极相连接的电阻R101,负极与电容C104的正极相连接、正极与三极管VT104的集电极相连接的电容C105,一端与电容C105的正极相连接、另一端经继电器K102后与电容ClOl的正极相连接的电阻R110,N极与电容ClOl的正极相连接、P极经电阻Rlll后与三极管VT104的基极相连接的二极管D103,P极经电阻R112后与电容ClOl的正极相连接、N极与时基集成电路Q102的Discharge管脚相连接的二极管D105,P极与二极管D105的N极相连接、N极与三极管VT104的发射极相连接的二极管D104,一端与二极管D105的P极相连接、另一端与二极管D104的N极相连接、滑动端与时基集成电路Q102的Control voltage管脚相连接的滑动变阻器RP102,N极与二极管D105的P极相连接、P极接地的二极管D106,负极接地、正极与时基集成电路Q102的Trigger管脚和Thresshold管脚相连接的电容C106,与电容C106并联的热敏电阻RT101,以及一端与二极管D106的N极相连接、另一端经电阻R113后与电容C106的正极相连接的滑动变阻器RP103组成;其中,变压器TlOl的副边两端分别与二极管镇流器UlOl的两个输入端相连接、其原边的两端分别连接在两根输入线路上,二极管整流器UlOl的负输出端接地,稳压集成电路QlOl的GND管脚接地、IN管脚与电容ClOl的正极相连接,所述继电器KlOl的常闭触点开关SlOl设置在输入线路上,继电器K102的常闭触点开关S102设置在输入线路上,三极管VTlOl的发射极和三极管VT102的发射极均与三极管VT103的基极相连接,三极管VT103的发射极接地,二极管D103的P极与继电器K102和电阻RllO的连接点相连接、且二极管D103的P极还与时基集成电路Q102的Discharge管脚相连接,三极管VT104的发射极接地,时基集成电路Q102的GND管脚接地、其Vcc管脚与Reset管脚均与二极管D106的N极相连接。2.根据权利要求1所述的基于逻辑保护放大电路的LED灯保护型漏极驱动系统,其特征在于,所述控制开关电路由三极管Q3,三极管Q4,串接在三极管Q3的集电极与发射极之间的电容Cl,串接在三极管Q4的基极与发射极之间的电阻R8,以及一端与三极管Q4的基极相连接、另一端与分压开关电路相连接的电阻R7组成;所述三极管Q3的发射极与三极管Q4的集电极相连接,其基极则与分压开关电路相连接;所述三极管Q3的集电极与功率放大器Pl的正极输入端相连接,而三极管Q4的发射极则分别与功率放大器P2的负极输入端和极性电容C5的正极相连接。3.根据权利要求2所述的基于逻辑保护放大电路的LED灯保护型漏极驱动系统,其特征在于,所述分压开关电路由三级管Q1,三极管Q2,串接在三极管Ql的基极与发射极之间的电阻R2,串接在三极管Q2的基极与发射极之间的电阻R4,串接在三极管Ql的集电极与三极管Q3的基极之间的电阻R5,一端与三极管Ql的基极相连接、另一端经电阻R3后与三极管Q2的基极相连接的电阻R1,以及一端与三极管Q2的集电极相连接、另一端与电阻Rl和电阻R3的连接点相连接的电阻R6组成;所述三极管Q2的集电极则与电阻R7相连接,三极管Ql的发射极与三极管Q2的发射极相连接后均与功率放大器P2的负极输入端相连接;电阻Rl和电阻R3的连接点还与三极管Q3的集电极相连接。
【专利摘要】本发明公开了基于逻辑保护放大电路的LED灯保护型漏极驱动系统,主要由分压开关电路,控制开关电路,功率放大电路,逻辑保护放大电路以及混合型保护电路组成;所述功率放大电路由功率放大器P1,功率放大器P2,功率放大器P3,串接在功率放大器P1的输出端与负极输入端之间的电阻R9和电容C2,串接在功率放大器P2的输出端与正极输入端之间的电阻R10和电容C3等组成。本发明能够在电路运行温度过高或者电压过高时断开电路,更好的保护了电路结构,提高了电路运行的安全性以及电路的使用寿命,不仅整体结构较为简单,而且其功耗较低,其启动时间仅为传统漏极驱动电路启动时间的1/5。
【IPC分类】H05B37/02
【公开号】CN104902642
【申请号】CN201510310439
【发明人】黄涛
【申请人】成都雷克尔科技有限公司
【公开日】2015年9月9日
【申请日】2015年6月9日
【公告号】CN104470108A