采用隔离光耦的模拟量输入电路的制作方法

xiaoxiao2020-9-10  2

【专利下载】Tel:18215660330

采用隔离光耦的模拟量输入电路的制作方法
【专利摘要】本实用新型公开了一种采用隔离光耦的模拟量输入电路,包括三角波发生器电路和隔离光耦及积分电路。本实用新型通过隔离光耦以及三角波发生器、积分电路,实现了内部信号与外部模拟量信号的隔离,不仅对杂讯有很好的屏蔽作用,对外部端子的使用也更安全,同时降低了开发成本。经测试,模拟量输入精度也在范围以内,可以在实际中得到很好的应用。
【专利说明】采用隔离光耦的模拟量输入电路
【技术领域】
[0001]本实用新型涉及变频器,特别是变频器的模拟量输入电路。
【背景技术】
[0002]对于不隔离机种而言,5V电压与变频器母线电压共地,为保证输入模拟量信号与内部5V电压没有干扰以及外部端子的安全考虑,应该采用隔离式模拟量输入,目前一般采用隔离运放实现,但是采用隔离运放成本较高,使总的开发成本超出预计。
实用新型内容
[0003]本实用新型出于成本和硬件电路设计的实际考虑,提供一种采用隔离光耦的模拟量输入电路,在实现隔离的基础上,降低开发成本。
[0004]本实用新型的技术方案如下:
[0005]一种采用隔离光耦的模拟量输入电路,包括三角波发生器电路和隔离光耦及积分电路;
[0006]所述三角波发生器电路包括第一运放、第二运放、NPN型晶体管以及PNP型晶体管;第一运放的同相输入端连接差分电压,第一运放的反相输入端连接上拉的第一电阻以及下拉的第一电容,第一运放的正电源电压端连接+12V电压并连接下拉的第二电容,第一运放的负电源电压端接地,第一运放的输出端串联第二电阻后连接NPN型晶体管的基极;NPN型晶体管的集电极输出构成基准电压,NPN型晶体管的发射极接地并串联第三电容后连接第二运放的反相输入端;第二运放的同相输入端连接差分电压,第二运放的正电源电压端连接+12V电压并连接下拉的第四电容,第二运放的负电源电压端接地,第二运放的输出端与第一运放的反相输入端连接;第二运放的反相输入端连接PNP型晶体管的集电极,PNP型晶体管的发射极连接上拉的第三电阻,PNP型晶体管的基极连接下拉的第四电阻并连接稳压二极管的正极,稳压二极管的负极连接+12V电压;
[0007]所述隔离光耦及积分电路包括第三运放、第四运放以及光耦;第五电容的一端连接模拟量输入信号,另一端接地;第五电阻的一端连接模拟量输入信号,另一端连接接口的一端,接口的另一端接地;第六电阻的一端连接模拟量输入信号,另一端连接第一双二极管的输入输出端;第七电阻和第六电容并联后的一端连接第一双二极管的输入输出端,另一端接地;第一双二极管的电源端连接+12V电压,第一双二极管的接地端接地,第一双二极管的输入输出端还连接第三运放的反相输入端;第三运放的同相输入端连接所述基准电压,第三运放的输出端串联第八电阻后连接光耦的负极输入端;光耦的正极输入端连接差分电压,光耦的集电极输出端连接模拟电源电压,光耦的发射极输出端串联第九电阻后连接模拟地,并串联第十电阻 、第十一电阻后连接第四运放的同相输入端;第四运放的同相输入端串联第七电容后连接模拟地,第四运放的反相输入端与输出端连接,第四运放的正电源电压端连接+15V电压并串联第八电容后连接模拟地,第四运放的负电源电压端连接模拟地,第四运放的输出端串联第九电容后连接在第十电阻和第十一电阻之间,第四运放的输出端同时串联第十二电阻后连接第二双二极管的输入输出端;第二双二极管的输入输出端串联第十电容后连接模拟地,第二双二极管的电源端连接模拟电源电压,第二双二极管的接地端连接模拟地,第二双二极管的输入输出端还连接第十三电阻的一端,第十三电阻的另一端串联第十一电容后连接模拟地,并构成模拟量输出端。
[0008]本实用新型的有益技术效果是:
[0009]本实用新型使用隔离光耦以及三角波发生器、积分电路,实现了内部信号与外部模拟量信号的隔离,不仅对杂讯有很好的屏蔽作用,对外部端子的使用也更安全,同时降低了开发成本。经测试,模拟量输入精度也在范围以内,可以在实际中得到很好的应用。
[0010]本实用新型附加的优点将在下面【具体实施方式】部分的描述中给出,部分将从下面的描述中变得明显,或通过本实用新型的实践了解到。
【专利附图】

【附图说明】
[0011]图I是三角波发生器电路图。
[0012]图2是隔离光耦及积分电路图。
【具体实施方式】
[0013]下面结合附图对本实用新型的【具体实施方式】做进一步说明。
[0014]本实用新型包括三角波发生器电路、隔离光耦及积分电路。
[0015]如图I所示,三角波发生器电路主要包括运放IC6A、运放IC10A、NPN型晶体管Q4以及PNP型晶体管Q5。运放IC6A的同相输入端连接差分电压DP5V,运放IC6A的反相输入端连接上拉的电阻R62以及下拉的电`容C38,运放IC6A的正电源电压端连接+12V电压并连接下拉的电容C50,运放IC6A的负电源电压端接地。运放IC6A的输出端串联电阻R63后连接NPN型晶体管Q4的基极,NPN型晶体管Q4的集电极输出构成基准电压REF,NPN型晶体管Q4的发射极接地并串联电容C45后连接运放IClOA的反相输入端。运放IClOA的同相输入端连接差分电压DP5V,运放IClOA的正电源电压端连接+12V电压并连接下拉的电容C20,运放IClOA的负电源电压端接地,运放IClOA的输出端与运放IC6A的反相输入端连接。运放IClOA的反相输入端连接PNP型晶体管Q5的集电极,PNP型晶体管Q5的发射极连接上拉的电阻R64,PNP型晶体管Q5的基极连接下拉的电阻R65并连接稳压二极管DlO的正极,稳压二极管DlO的负极连接+12V电压。
[0016]如图2所示,隔离光耦及积分电路主要包括运放IC10B、运放IC7A以及光耦PC5。电容C39的一端连接模拟量输入信号AIN,另一端接地。电阻R29的一端连接模拟量输入信号AIN,另一端连接接口 JPl的2端,接口 JPl的3端接地。电阻R31的一端连接模拟量输入信号AIN,另一端连接双二极管D7的输入输出端。电阻R32和电容C8并联后的一端连接双二极管D7的输入输出端,另一端接地。双二极管D7的电源端连接+12V电压,双二极管D7的接地端接地,双二极管D7的输入输出端还连接运放IClOB的反相输入端。运放IClOB的同相输入端连接所述三角波发生器电路输出的基准电压REF。运放IClOB的输出端串联电阻R40后连接光耦PC5的负极输入端。光耦PC5的正极输入端连接差分电压DP5V,光耦PC5的集电极输出端连接模拟电源电压AVCC,光耦PC5的发射极输出端串联电阻R39后连接模拟地AGND,并串联电阻R24、电阻R60后连接运放IC7A的同相输入端。运放IC7A的同相输入端串联电容C7后连接模拟地AGND,第四运放IC7A的反相输入端与输出端连接,运放IC7A的正电源电压端连接+15V电压并串联电容C19后连接模拟地AGND,运放IC7A的负电源电压端连接模拟地AGND,运放IC7A的输出端串联电容C52后连接在电阻R24和电阻R60之间。运放IC7A的输出端串联电阻R61后连接双二极管D6的输入输出端;双二极管D6的输入输出端串联电容C13后连接模拟地AGND,双二极管D6的电源端连接模拟电源电压AVCC,双二极管D6的接地端连接模拟地AGND,双二极管D6的输入输出端还连接电阻R58的一端,电阻R58的另一端串联电容C29后连接模拟地AGND,并构成模拟量输出端AINC。
[0017]本实用新型的工作原理如下:
[0018]图I中,PNP型晶体管Q5的基极电压为Vb=12_5. 1=6. 9V,则PNP型晶体管Q5的集电极电压为Vc=6. 9+0. 7=7. 6V,从而可知电阻R64的电流为恒定值,相当于一个恒流源。12V电压通过电阻R64向电容C45充电,基准电压REF线性上升,直到电压值到达5V时,运放IClOA动作,I脚(输出端)由高电平降为低电平,运放IC6A的3脚(同相输入端)电压大于2脚(反相输入端)电压,故I脚(输出端)输出电压由低电平转为高电平,NPN型晶体管Q4导通,基准电压REF被拉低,运放IClO的I脚(输出端)输出高电平,运放IC6的I脚(输出端)输出低电平,NPN型晶体管Q4截止,基准电压REF点重新充电,循环工作。则基准电压REF点实际的电压波形为三角波,其三角波的周期时间为电容C45的充电时间。计算过程如下。
[0019]du/dt*c=i[0020]5/dt* (0.01*10-6) = (12-7. 6) / (165*103)
[0021]t=l. 923ms, f=520HZ
[0022]上式中,5V为DP5V电压,0. 01*10_6F为电容C45值,12V为电源电压,7. 6V为PNP型晶体管Q5的集电极电压,165*103 Ω为电阻R64的阻值。
[0023]图2中,模拟量输入AIN可以是电压信号也可以是电流信号。当输入的是电压信号时,电阻R31和电阻R32分压,则输入运放IClOB的6脚(反相输入端)的电压为O. 5*AIN。若输入的是电流信号,则电流都流过电阻R29转换为输入电压,然后再分压。模拟量输入电压范围为O~10V,模拟量输入电流范围为O~20mA。通过运放IClOB点的电压与基准电压REF比较,则比较器会通过比较两点电压输出一定占空比PWM波形。模拟量输入电压越大,则占空比越大。当IClOB的6脚(反相输入端)电压大于基准电压REF时,7脚(输出端)输出低电平,反之为高阻态。而光耦PC5的3脚(发射极输出端)输出电压与IClOB的7脚(输出端)状态相反,则可以得到以下关系:若O. 5AIN>REF,光耦PC5输出为高电平,反之则为低电平。
[0024]然后,光耦PC5输出的PWM波形经过运放IC7A组成的积分电路转化成一个恒定的模拟量值AINC,其大小为AINC=占空比*5V。从而实现了模拟量输入的隔离。AINC与AIN的关系为:
[0025]AINC=O. 5AIN
[0026]图I、图2所述的元器件均为市售商品,实施例中的元器件型号可参见下表:
[0027]图I、图2中主要元器件表:
[0028]
【权利要求】
1.一种采用隔离光耦的模拟量输入电路,其特征在于,包括三角波发生器电路和隔离光耦及积分电路; 所述三角波发生器电路包括第一运放(IC6A)、第二运放(IC10A)、NPN型晶体管(Q4)以及PNP型晶体管(Q5);第一运放(IC6A)的同相输入端连接差分电压,第一运放(IC6A)的反相输入端连接上拉的第一电阻(R62)以及下拉的第一电容(C38),第一运放(IC6A)的正电源电压端连接+12V电压并连接下拉的第二电容(C50),第一运放(IC6A)的负电源电压端接地,第一运放(IC6A)的输出端串联第二电阻(R63)后连接NPN型晶体管(Q4)的基极;NPN型晶体管(Q4)的集电极输出构成基准电压,NPN型晶体管(Q4)的发射极接地并串联第三电容(C45)后连接第二运放(IC10A)的反相输入端;第二运放(IC10A)的同相输入端连接差分电压,第二运放(IClOA)的正电源电压端连接+12V电压并连接下拉的第四电容(C20),第二运放(IClOA)的负电源电压端接地,第二运放(IClOA)的输出端与第一运放(IC6A)的反相输入端连接;第二运放(IClOA)的反相输入端连接PNP型晶体管(Q5)的集电极,PNP型晶体管(Q5)的发射极连接上拉的第三电阻(R64),PNP型晶体管(Q5)的基极连接下拉的第四电阻(R65)并连接稳压二极管(DlO)的正极,稳压二极管(DlO)的负极连接+12V电压; 所述隔离光耦及积分电路包括第三运放(IC10B)、第四运放(IC7A)以及光耦(PC5);第五电容(C39)的一端连接模拟量输入信号,另一端接地;第五电阻(R29)的一端连接模拟量输入信号,另一端连接接口( JPl)的一端,接口( JPl)的另一端接地;第六电阻(R31)的一端连接模拟量输入信号,另一端连接第一双二极管(D7)的输入输出端;第七电阻(R32)和第六电容(C8)并联后的一端连接第一双二极管(D7)的输入输出端,另一端接地;第一双二极管(D7)的电源端连接+12V电压,第一双二极管(D7)的接地端接地,第一双二极管(D7)的输入输出端还连接第三运放(IClOB)的反相输入端;第三运放(IClOB)的同相输入端连接所述基准电压,第三运放(ICIOB)的输出端串联第八电阻(R40)后连接光耦(PC5)的负极输入端;光耦(PC5)的正极输入端连接差分电压,光耦(PC5)的集电极输出端连接模拟电源电压,光耦(PC5)的发射极输出端串联第九电阻(R39)后连接模拟地,并串联第十电阻(R24)、第十一电阻(R60)后连接第四运放(IC7A)的同相输入端;第四运放(IC7A)的同相输入端串联第七电容(C7)后连接模拟地,第四运放(IC7A)的反相输入端与输出端连接,第四运放(IC7A)的正电源电压端连接+15V电压并串联第八电容(C19)后连接模拟地,第四运放(IC7A)的负电源电压端连接模拟地,第四运放(IC7A)的输出端串联第九电容(C52)后连接在第十电阻(R24)和第十一电阻(R60)之间,第四运放(IC7A)的输出端同时串联第十二电阻(R61)后连接第二双二极管(D6)的输入输出端;第二双二极管(D6)的输入输出端串联第十电容(C13)后连接模拟地,第二双二极管(D6)的电源端连接模拟电源电压,第二双二极管(D6)的接地端连接模拟地,第二双二极管(D6)的输入输出端还连接第十三电阻(R58)的一端,第十三电阻(R58)的另一端串联第十一电容(C29)后连接模拟地,并构成模拟量输出端。
【文档编号】H03K19/14GK203377862SQ201320421069
【公开日】2014年1月1日 申请日期:2013年7月16日 优先权日:2013年7月16日
【发明者】谢晓东 申请人:台安科技(无锡)有限公司

最新回复(0)