基于xcf32pvog48c的fpga配置模式选择电路的制作方法

xiaoxiao2020-9-10  12

基于xcf32pvog48c的fpga配置模式选择电路的制作方法
【专利摘要】本实用新型公开了一种基于XCF32PVOG48C的FPGA配置模式选择电路,它包括FPGA和连接在FPGA上的存储芯片,所述的存储芯片为XCF32PVOG48C,所述的FPGA上连接有拨码开关。其优点是:采用芯片XCF32PVOG48C作为配置存储芯片,其可实现对FPGA的多种模式的选择且经济实惠。
【专利说明】基于XCF32PV0G48C的FPGA配置模式选择电路
【技术领域】
[0001]本实用新型涉及一种FPGA配置模式选择电路,更具体的说是涉及一种基于XCF32PV0G48C的FPGA配置模式选择电路。
【背景技术】
[0002]FC网络监控卡用于捕获、过滤和储存FC网络数据,为实时显示、数据回放和数据分析提供条件。FC网络仿真卡用于模拟FC网络终端设备的网络接口,具有支持仿真终端系统设备管理、数据通信、网络管理和时钟同步的功能。FC网络仿真卡通常基于FPGA设计,其大都朝经济实惠方面考虑。
实用新型内容
[0003]本实用新型提供一种基于XCF32PV0G48C的FPGA配置模式选择电路,其采用芯片XCF32PV0G48C作为配置存储芯片,其可实现对FPGA的多种模式的选择且经济实惠。
[0004]为解决上述的技术问题,本实用新型采用以下技术方案:
[0005]基于XCF32PV0G48C的FPGA配置模式选择电路,它包括FPGA和连接在FPGA上的存储芯片,所述的存储芯片为XCF32PV0G48C,所述的FPGA上连接有拨码开关。
[0006]在本实用新型中,拨码开关连接在FPGA上,通过拨动开关改变模式选择FPGA的配置模式。采用非易失性配置存储器为XCF32PV0G48C作为配置存储芯片,其为单芯片插入式,是最简单,最经济的配置存储器方案。选用XCF32PV0G48C,其价格便宜,节约成本,适宜大规模的生产。
[0007]更进一步的技术方案是:
[0008]所述的拨码开关为SW-DIP4。
[0009]所述的FPGA 为 XC5VLX110T-2FFG1136I。
[0010]所述的拨码开关与FPGA连接的端口上连接有限流电阻。在薄码开关上连接限流电阻,避免在拨码模式选择的过程中,电压的跳变对FPGA内部模块造成破坏。
[0011]所述的限流电阻的阻值为4700欧姆。限流电阻的作用是为了避免电流的跳变对FPGA造成破坏,为了可起到电流保护限流的作用,电阻可尽量的大。
[0012]在本实用新型中,存储芯片XCF32PV0G48C作为FPGA的配置储存芯片,FPGA内设置有多种配置模式,包括AG模式、主串模式、从串模式、主并模式、从并模式以及SPI模式。通过拨码开关即可实现的配置模式的选择。限流电阻对FPGA引脚上的电流起限流的作用,对FPGA其保护作用,避免电流的跳变对其内部的模块造成破坏。
[0013]与现有技术相比,本实用新型的有益效果是:
[0014]1、本实用新型选用存储芯片XCF32PV0G48C作为配置存储芯片,其价格低廉,以降低FC网络监控卡的生产成本。
[0015]2、本实用新型的拨码开关上设置有限流电阻,可避免拨码时电流的跳变对FPGA的内部模块造成破坏,使FPGA得到保护。【专利附图】

【附图说明】
[0016]下面结合附图和【具体实施方式】对本实用新型作进一步详细说明。
[0017]图1为本实用新型的拨码开关的电路原理图。
【具体实施方式】
[0018]下面结合附图对本实用新型作进一步的说明。本实用新型的实施方式包括但不限于下列实施例。
[0019][实施例]
[0020]如图1所示的基于XCF32PV0G48C的FPGA配置模式选择电路,它包括FPGA和连接在FPGA上的存储芯片,所述的存储芯片为XCF32PV0G48C,所述的FPGA上连接有拨码开关。
[0021]所述的拨码开关为SW-DIP4。
[0022]所述的FPGA 为 XC5VLX110T-2FFG1136I。
[0023]所述的拨码开关与FPGA连接的端口上连接有限流电阻。
[0024]所述的限流限流电阻的阻值为4700欧姆。
[0025]在本实施例中,FPGA XC5VLX110T-2FFG1136I芯片的引脚M0_0、引脚M1_0、引脚M2_0和引脚HSWAPEN_0分别连接在拨码开关SW-DIP4的第6引脚、第7引脚、第8引脚和第5引脚,通过拨码开关改变模式可实现对FPGA的配置模式的选择。
[0026]如上所述即为本实用新型的实施例。本实用新型不局限于上述实施方式,任何人应该得知在本实用新型的启示下做出的结构变化,凡是与本实用新型具有相同或相近的技术方案,均落入本实用新型的保护范围之内。
【权利要求】
1.基于XCF32PV0G48C的FPGA配置模式选择电路,其特征在于:它包括FPGA和连接在FPGA上的存储芯片,所述的存储芯片为XCF32PV0G48C,所述的FPGA上连接有拨码开关。
2.根据权利要求1所述的基于XCF32PV0G48C的FPGA配置模式选择电路,其特征在于:所述的拨码开关为SW-DIP4。
3.根据权利要求2所述的基于XCF32PV0G48C的FPGA配置模式选择电路,其特征在于:所述的 FPGA 为 XC5VLX110T-2FFG1136I。
4.根据权利要求3所述的基于XCF32PV0G48C的FPGA配置模式选择电路,其特征在于:所述的拨码开关与FPGA连接的端口上连接有限流电阻。
【文档编号】H03K19/00GK203434960SQ201320531692
【公开日】2014年2月12日 申请日期:2013年8月29日 优先权日:2013年8月29日
【发明者】胡钢, 邱昆 申请人:成都成电光信科技有限责任公司

最新回复(0)