Rc振荡器的制造方法

xiaoxiao2020-9-10  14

Rc振荡器的制造方法
【专利摘要】本实用新型涉及一种RC振荡器,包括工作电压、基准电路模块、第一P沟道MOS管、第三P沟道MOS管、第四P沟道MOS管、振荡核心逻辑电路、第一放电开关、第二放电开关、第一时序电容和第二时序电容;其特征在于,在第一放电开关的第二端、第二放电开关的第二端分别设置由N沟道MOS管、退化电阻构成的源极退化电流源。本实用新型利用源极退化电流源的输出阻抗随温度和电流的变化特性来使时序电容上的残留电荷量能够抵消温度、工作电源电压变化引起的时钟频率变化;从而实现提供一种低温漂的RC振荡器。
【专利说明】RC振荡器
【【技术领域】】
[0001]本实用新型属于集成电路设计【技术领域】,具体涉及一种RC振荡器。
【【背景技术】】
[0002]一般情况下,RC振荡器通过对电容的充放电延时来产生振荡时钟信号,这种电路结构所产生的时钟信号频率容易受到芯片供电电压、周围工作环境温度等因素的影响。为了克服工作电源电压和环境温度对RC振荡器输出时钟频率的影响,众多设计和实用新型提出了各种高精度的Re振荡器。图1为经典的RC振荡器,其包括:基准电路模块1,P沟道MOS管MplS,P沟道MOS管Mp2S,P沟道MOS管Mp3S,振荡核心逻辑电路3,第一时序电容CtlS,第二时序电容Ct2S,第一放电开关SI,第二放电开关S2。振荡核心逻辑电路3设有第一比较输入端31、第二比较输入端32、基准电压输入端33、第一控制信号输出端34、第二控制信号输出端35和时钟信号输出端36。
[0003]基准电路模块I设有基准电压输出端12和电路输入端11 ;电路输入端11连接P沟道MOS管MplS的漏极,P沟道MOS管MplS的源极连接工作电源V,P沟道MOS管MplS的栅极连接P沟道MOS管MplS的漏极,基准电压输出端12连接基准电压输入端33,流经P沟道MOS管MplS的电流作为基准电流。
[0004]基准电路模块I具体包括带隙基准电压源Bandgap、比较放大器CP、N沟道MOS管MnS,电阻Rs和直流电流源Iref,带隙基准电压源Bandgap连接工作电源VDD并且其输出端连接比较放大器CP的正输入端,比较放大器CP的负输入端连接N沟道MOS管MnS的源极和电阻Rs的第一端,电阻Rs 的第二端通过直流电流源Iref接地,比较放大器CP的输出端连接N沟道MOS管MnS的栅极,N沟道MOS管MnS的源极作为基准电压输出端12,N沟道MOS管MnS的漏极作为电路输入端11。
[0005]P沟道MOS管Mp2S的源极和P沟道MOS管Mp3S的源极均连接工作电源V,P沟道MOS管Mp2S的栅极、P沟道MOS管Mp3S的栅极均连接P沟道MOS管MplS的栅极,P沟道MOS管Mp2S的漏极连接第一时序电容CtlS的第一端,P沟道MOS管Mp3S的漏极连接第二时序电容CtlS的第一端。第一放电开关SI的第一端连接第一时序电容CtlS的第一端,第一放电开关SI的第二端连接地;第二放电开关S2的第一端连接第二时序电容Ct2S的第一端,第二时序电容Ct2S的第二端连接地。第一比较输入端31连接第一时序电容CtlS的第一端,第二输出端23连接第二时序电容Ct2S的第一端,第一控制信号输出端34控制第一放电开关SI的通断,第二控制信号输出端35控制第二放电开关S2的通断。第一时序电容CtlS的第二端、第二时序电容Ct2S的第二端均连接地。
[0006]具体是,主要工作原理为:基准电路模块I和P沟道MOS管MplS、工作电源V共同产生基准电压和基准电流,P沟道MOS管Mp2S、P沟道MOS管Mp3S分别与P沟道MOS管MplS构成电流镜,P沟道MOS管Mp2S、P沟道MOS管Mp3S分别镜像了上述基准电流;M0S管Mp2S以固定斜率给第一时序电容CtlS充电,当时序电容CtlS上的正端电压Va上升到基准电压Vref时,振荡核心逻辑电路中的比较器翻转,控制与第一时序电容CtlS相连的第一放电开关SI闭合,迅速将CtlS上的电荷放掉,由于第一放电开关SI的导通阻抗远远小于MOS管Mp2S的导通阻抗,所以在第一放电开关SI闭合期间,第一时序电容CtlS的正端电压Va —直接近于O电平;几乎在第一放电开关SI闭合对第一时序电容CtlS放电的同时,第二放电开关S2断开,MOS管Mp3S开始对第二时序电容Ct2S充电,正端的电压Vb开始以固定斜率上升,直到电压Vb的电压值达到基准电压Vief,后续的比较器断开第一放电开关SI,闭合第二放电开关S2,MOS管Mp2S再次以固定斜率对第一时序电容CtlS充电,第二放电开关S2将第二时序电容Ct2S上的电荷完全放掉,正端电压Vb的电压接近O电平,一个新的充电周期开始。上述振荡器中两个时序电容对应正端电压及输出时钟elk的波形如图2所示。一个时钟振荡周期等于两个时序电容CtlS、Ct2S充电时间之和。若充电电流均为Idm,电容值均为C,基准电压值为VMf,则时钟频率公式如下:
27 — I char
[0007]req 2C

ic^ O
[0008]上述这种结构的RC振荡器,虽然使用带隙基准电压源Bandgap的基准电路模块I可以产生不随温度变化的基准电压,但由于电阻温度系数的影响,该结构的RC振荡器抗温度变化能力不是很好,在使用单调温度系数类型的电阻时,时钟的温度系数会变的更差。此外该RC振荡器的结构比较复杂,而且其最低工作电压vDDmin=vMf+Vdsatn+1 Vdsatp I +1 Vthp I,很难在2v及以下的工作电源下工作,不适合新型便携式移动电池设备供电的工作环境。
【实用新型内容】
[0009]本实用新型要解决的技术问题是提供一种RC振荡器,其具有低温漂的特点。
[0010]上述技术问题通过以下技术方案解决:
[0011]一种RC振荡器,包括工作电压、基准电路模块、第一 P沟道MOS管、第三P沟道MOS管、第四P沟道MOS管、振荡核心逻辑电路、第一放电开关、第二放电开关、第一时序电容和第二时序电容;基准电路模块设有基准电压输出端和电路输出端;振荡核心逻辑电路设有第一比较输入端、第二比较输入端、基准电压输入端、第一控制信号输出端、第二控制信号输出端和时钟信号输出端;电路输出端连接第一 P沟道MOS管的漏端,第一 P沟道MOS管的源极连接工作电源,第一 P沟道MOS管的栅极和漏极相连;第三P沟道MOS管的源极、第四P沟道MOS管的源极均连接工作电源,第三P沟道MOS管的栅极、第四P沟道MOS管的栅极均连接第一 P沟道MOS管的栅极,第三P沟道MOS管的漏极、第一比较输入端、第一放电开关的第一端均连接第一时序电容的正端,第一时序电容的负端接地;第四P沟道MOS管的漏极、第二比较输入端、第二放电开关的第一端连接第二时序电容的正端,第二时序电容的负端接地;第一控制信号输出端、第二控制信号输出端分别对应控制连接第一放电开关、第二放电开关;
[0012]其特征在于,
[0013]还包括第二 P沟道MOS管、压降模块、第一 N沟道MOS管、第二 N沟道MOS管、第三N沟道MOS管、电阻Rsl、退化电阻Rs2和退化电阻Rs3 ;第二 P沟道MOS管的源极连接工作电源,第二 P沟道MOS管的栅极连接第一 P沟道MOS管的栅极,第二 P沟道MOS管的漏极通过压降模块连接第一 N沟道MOS管的漏极,第一 N沟道MOS管的源极通过电阻Rsl接地,第一 N沟道MOS管的栅极和漏极连接;第二 N沟道MOS管的栅极、第三N沟道MOS管的栅极均连接第一 N沟道MOS管的栅极,第二 N沟道MOS管的源极通过退化电阻Rs2接地,第二 N沟道MOS管的漏极连接第一放电开关的第二端,第三N沟道MOS管的源极通过退化电阻Rs3接地,第三N沟道MOS管的漏极连接第二放电开关的第二端。
[0014]由上述技术方案可见,本实用新型在第一放电开关的第二端、第二放电开关的第二端分别设置由N沟道MOS管、退化电阻构成的源极退化电流源,利用源极退化电流源的输出阻抗随温度和电流的变化特性来使时序电容上的残留电荷量能够抵消温度、工作电源电压变化引起的时钟频率变化;从而实现提供一种低温漂的RC振荡器。为了保证振荡器能够正常工作,各元件的具体参数设置必须保证:第一时序电容在充电至基准电压前第二时序电容完成放电,第二时序电容在充电至基准电压前第一时序电容完成放电。
[0015]进一步的方案是,所述第三P沟道MOS管的漏极与所述第一时序电容的正端之间串接有补偿电阻Rs4,所述第四P沟道MOS管的漏极和所述第二时序电容的正端之间串接有补偿电阻Rs5。本方案在第一时序电容的充电电路、第二时序电容的充电电路中分别增加了一个针对电流变化的补偿电阻,当工作电压增加导致基准电流增大时,补偿电阻上的压降也会增加,从而使得时序电容放电残留电荷增长速率远远低于工作电源电压的增长率,几乎可以认为是不变的。这种负反馈机制使得RC振荡器的输出频率几乎不会因为工作电源的电压变化而改变,具有很高的电源抑制比。
[0016]进一步的方案是,补偿电阻Rs4与补偿电阻Rs5为相同的元件。
[0017]进一步的方案是,电阻Rsl、退化电阻Rs2、退化电阻Rs3采用同一类型的正温度系数的电阻实现。
[0018]进一步的方案是,电阻Rsl、退化电阻Rs2、退化电阻Rs3均由同一类型的正温度系数的有源阻抗元件实现。
[0019]进一步的方案是,退化电阻Rs2与退化电阻Rs3为相同的元件,第二 N沟道MOS管与第三N沟道MOS管为相同的元件,第三P沟道MOS管与第四P沟道MOS管为相同的元件。
[0020] 进一步的方案是,所述振荡核心逻辑电路包括第一比较器、第二比较器、第一或非门、第二或非门、第一非门、第二非门、缓冲器,第一比较器的负输入端和第二比较器的负输入端相互连接并作为基准电压输入端连接基准电压输出端,第一比较器的正输入端连接第一时序电容的正端,第二比较器的正输入端连接第二时序电容的正端,第一比较器的输出端连接第一或非门的第一输入端,第二比较器的输出端连接第二或非门的第一输入端,第一或非门的输出端连接第二或非门的第二输入端、第一非门的输入端,第二或非门的输出端连接第一或非门的第二输入端,第一非门的输出端连接第二非门的输入端,第二非门的输出端连接缓冲器的输入端,第一非门的输出端作为第一控制信号输出端,第二非门的输出端作为第二控制信号输出端。
[0021]所述基准电路模块包括电阻Rvl、电阻Rv2和直流电流源,电阻Rvl的第二端依次通过电阻Rv2、直流电流源接地,电阻Rvl的第一端作为电路输出端连接第一 P沟道MOS管Mpl的漏端,电阻Rvl的第二端作为基准电压输出端。采用此结构的基准电路模块,使得本振荡器可以在2v及以下的工作电源下工作,适合便携式移动电池设备供电的工作环境。
【【专利附图】

【附图说明】】
[0022]图1是【背景技术】中的RC振荡器的电路结构;[0023]图2是【背景技术】中的RC振荡器的两个时序电容的节点电压及输出时钟elk的波形;
[0024]图3为本实用新型RC振荡器的结构图;
[0025]图4为本实用新型的振荡核心逻辑电路的结构图;
[0026]图5是本实用新型的时序电容的正端电压及输出时钟elk的波形;
[0027]图6是本实用新型的时序电容的正端电压、残留电压及输出时钟elk随环境温度的变化波形;
[0028]图7是本实用新型的时序电容的正端电压、残留电压及输出时钟elk随工作电压的变化波形。
【【具体实施方式】】
[0029]如图3所示,RC振荡器包括:工作电压V,基准电路模块10,第一P沟道MOS管Mpl,第二 P沟道MOS管Mp2,第三P沟道MOS管Mp3,第四P沟道MOS管Mp4,补偿电阻Rs4,补偿电阻Rs5,压降模块Vdc,第一 N沟道MOS管Mnl,第二 N沟道MOS管Mn2,第三N沟道MOS管Mn3,电阻RsI,退化电阻Rs2,退化电阻Rs3,振荡核心逻辑电路30,第一时序电容Ctl,第二时序电容Ct2,第一放电开关sw_a,第二放电开关sw_b。
[0030]在本实施例中,补偿电阻Rs4与补偿电阻Rs5为相同的元件,退化电阻Rs2与退化电阻Rs3为相同的元件, 第二 N沟道MOS管Mn2与第三N沟道MOS管Mn3为相同的元件,第三P沟道MOS管Mp3与第四P沟 道MOS管Mp4为相同的元件。
[0031]振荡核心逻辑电路3设有第一比较输入端301、第二比较输入端302、基准电压输入端303、第一控制信号输出端304、第二控制信号输出端305和时钟信号输出端306。
[0032]基准电路模块设有电路输出端和基准电压输出端。基准电路模块包括电阻Rv1、电阻Rv2和基准直流电流源Iref,电阻Rvl的第二端依次通过电阻Rv2、直流电流源Iref接地,电阻Rvl的第一端作为电路输出端连接第一 P沟道MOS管Mpl的漏端;第一 P沟道MOS管Mpl的源极连接工作电源VDD,第一 P沟道MOS管Mpl的栅极和漏极相连。基准电路模块10和第一 P沟道MOS管、工作电源VDD产生基准电流、基准电压的基准通路,流经该通路的电流为基准电流,电阻Rvl的第二端作为基准电压输出端连接基准电压输入端303。采用上述基准电路模块10,使得本振荡器可以在2v及以下的工作电源下工作,适合便携式移动电池设备供电的工作环境。
[0033]电阻Rvl、电阻Rv2为可变电阻,通过对可变电阻阻值的调整,可以在芯片生产后对振荡器的时钟频率进行工艺偏差修调。直流电流源Iref的作用是为了保证与地隔离,让产生的基准电流、基准电压不受地噪声影响。
[0034]第二 P沟道MOS管Mp2的源极连接工作电源VDD,第二 P沟道MOS管Mp2的栅极连接第一 P沟道MOS管Mpl的栅极,第二 P沟道MOS管Mp2的漏极通过压降模块Vdc连接第一 N沟道MOS管Mnl的漏极,第一 N沟道MOS管Mnl的源极通过电阻Rsl接地,第一 N沟道MOS管Mnl的栅极和漏极连接;
[0035]第二 N沟道MOS管Mn2的栅极、第三N沟道MOS管Mn3的栅极均连接第一 N沟道MOS管Mnl的栅极,第二 N沟道MOS管Mn2的源极通过退化电阻Rs2接地,第二 N沟道MOS管Mn2的漏极连接第一放电开关sw_a的第二端,第三N沟道MOS管Mn3的源极通过退化电阻Rs3接地,第三N沟道MOS管Mn3的漏极连接第二放电开关sw_b的第二端,第一放电开关sw_a的第一端连接第一时序电容Ctl的正端,第二放电开关sw_b的第一端连接第二时序电容Ct2的正端。
[0036]第三P沟道MOS管Mp3的源极、第四P沟道MOS管Mp4的源极均连接工作电源VDD,第三P沟道MOS管Mp3的栅极、第四P沟道MOS管Mp4的栅极均连接第一 P沟道MOS管Mpl的栅极,第三P沟道MOS管Mp3的漏极通过补偿电阻Rs4连接第一时序电容Ctl的正端,第一时序电容Ctl的负端接地;第四P沟道MOS管Mp4的漏极通过补偿电阻Rs5连接第二时序电容Ct2的正端,第二时序电容Ct2的负端接地。
[0037]振荡核心逻辑电路3的基准电压输入端303连接电阻Rvl的第二端,第一比较输入端301连接第一时序电容Ctl的正端,第二比较输入端302连接第二时序电容Ct2的正端,第一控制信号输出端304控制第一放电开关sw_a,第二控制信号输出端305控制第二放电开关sw_b,时钟信号输出端306作为本振荡器的输出端。
[0038]振荡核心逻辑电路3包括第一比较器311、第二比较器322、第一或非门313、第二或非门314、第一非门315、第二非门316、缓冲器317,第一比较器311的负输入端和第二比较器322的负输入端相互连接并作为基准电压输入端303连接电阻Rvl的第二端,第一比较器311的正输入端连接第一时序电容Ctl的正端,第二比较器322的正输入端连接第二时序电容Ct2的正端,第一比较器311的输出端连接第一或非门313的第一输入端,第二比较器322的输出端连接第二或非门314的第一输入端,第一或非门313的输出端连接第二或非门314的第二输入端、第一非门315的输入端,第二或非门314的输出端连接第一或非门313的第二输入端,第一非门315的输出端连接第二非门316的输入端,第二非门316的输出端连接缓冲器317的输入端,第一非门315的输出端作为第一控制信号输出端304,第二非门316的输出端作为第二控制信号输出端305。
[0039]本实用新型的原理是:
[0040]首先基准电压、基准电流不是利用包括带隙基准电压源的基准电路模块产生,而是直接由工作电源VDD经过与基准电路模块10、diode类型连接的第一 P沟道MOS管Mpl串联接而得到,这样的设计抵消了一部分工作电源的电压变化对时钟频率的影响;电阻Rvl、Rv2、diode类型连接的第一P沟道MOS管Mpl串联分压产生了基准电压Vref,流过他们的电流作为基准电流Itl ;在本电路中,工作电源VDD、第三P沟道MOS管Mp3、补偿电阻Rs4构成用于对第一时序电容Ctl充电的第一充电电路,工作电源VDD、第四P沟道MOS管Mp4、补偿电阻Rs5构成用于对第二时序电容Ct2充电的第二充电电路,由于第三P沟道MOS管Mp3、第四P沟道MOS管Mp4分别与第一 P沟道MOS管Mpl形成电流镜,第三P沟道MOS管Mp3、第四P沟道MOS管Mp4均镜像上述基准电流Itl而得到充电电流I %,从而分别形成充电电流源;第一充电电路、第二充电电路均使用I $分别对第一时序电容CU、第二时序电容Ct2充电;
[0041]第一时序电容Ctl的正端、第二时序电容Ct2的正端均送至振荡器核心控制逻辑,振荡核心控制逻辑判断第一时序电容Ctl的正端电压V (Va)、第二时序电容Ct2的正端电压V(Vb)是否已经达到基准电压VMf,如果当其中一个时序电容(假如是第一时序电容Ctl)的正端电压V (Va)超过基准电压VMf则控制逻辑合上与第一时序电容Ctl相连的第一放电开关sw_a,对该第一时序电容Ctl放电;与此同时,断开与另一时序电容(第二时序电容Ct2)相连的第二放电开关sw_b,开始该第二时序电容Ct2的充电周期;如此循环;本实用新型两个时序电容正端电压、输出时钟elk的波形如附图5所示。[0042]在本电路中,由第二 N沟道MOS管Mn2、退化电阻Rs2与第一放电开关sw_a形成对第一时序电容Ctl放电的第一放电电路,由第三N沟道MOS管Mn3、退化电阻Rs3与第二放电开关sw_b形成对第二时序电容Ct2放电的第二放电电路。
[0043]由于第二 P沟道MOS管Mp2与第一 P沟道MOS管Mpl形成电流镜,第二 P沟道MOS管Mp2镜像上述基准电流得到中间电流I +,该中间电流I +并经过压降模块Vdc送入第一 N沟道MOS管Mnl,由于第二 N沟道MOS管Mn2、第三N沟道MOS管Mn3分别与第一 N沟道MOS管Mnl形成电流镜,第二 N沟道MOS管Mn2、第三N沟道MOS管Mn3均镜像中间电流I巾得到放电电流I放’从而分别形成放电电流源,第二 N沟道MOS管Mn2与退化电阻Rs2构成第一源极退化电流源,第三N沟道MOS管Mn3与退化电阻Rs3构成第二源极退化电流源。为了提供优化的温度系数特性,上述电阻Rsl、退化电阻Rs2、退化电阻Rs3采用同一类型的正温度系数的电阻实现,当然也可以由同一类型的正温度系数的有源阻抗元件实现;采用同一类型的零/负温度系数的电阻,效果相对来说不大好。
[0044]为了保证振荡器能够正常工作,各元件的具体参数设置必须保证:第一时序电容在充电至基准电压前第二时序电容完成放电,第二时序电容在充电至基准电压前第一时序电容完成放电;在本实施例中,具体表现为:要求放电电流1充电电流Ip由于镜像关系,充电电流I $、中间电流I +、放电电流I |均与基准电流I。成比例关系;通过调整(第三P沟道MOS管Mp3和第四P沟道MOS管Mp4)的参数,可以调整充电电流I 通过调整第二 P沟道MOS管Mp2或/和(第三P沟道MOS管Mp3、第四P沟道MOS管Mp4)的参数,可以调整放电电流11。
[0045]本实用新型主要利用源极退化电流源的输出阻抗随温度、电流变化的特性来控制相应的时序电容的放电残留电荷量的多少,从而保持振荡器输出振荡频率的稳定性。具体原理如下详解。
[0046]时序电容放电残留电压近似等效于充电电路的等效阻抗与放电电路的等效阻抗的分压;
[0047]放电电路阻抗为源极退化电流源的等效阻抗,近似为:
[0048]Rjisch S rdm [I + (gmn + gmbn )RS ]
[0049]其中rdsn,gmn, gmbn分别为放电电流源的等效漏源阻抗、等效跨导、等效衬底跨导,Rs为退化电阻的阻值。
[0050]充电电路等效阻抗近似为:
[0051]Rch=rdsp+Rsch
[0052]其中rdsp分别为充电电流源的漏源等效阻抗,Rsch为补偿电阻的阻值。
[0053]时序电容放电残留电压近似为:
[0054]VVDD
[0055]将Rdisch, Rch代入上式得
【权利要求】
1.一种RC振荡器,包括工作电压、基准电路模块、第一 P沟道MOS管、第三P沟道MOS管、第四P沟道MOS管、振荡核心逻辑电路、第一放电开关、第二放电开关、第一时序电容和第二时序电容;基准电路模块设有基准电压输出端和电路输出端;振荡核心逻辑电路设有第一比较输入端、第二比较输入端、基准电压输入端、第一控制信号输出端、第二控制信号输出端和时钟信号输出端;电路输出端连接第一 P沟道MOS管的漏端,第一 P沟道MOS管的源极连接工作电源,第一 P沟道MOS管的栅极和漏极相连;第三P沟道MOS管的源极、第四P沟道MOS管的源极均连接工作电源,第三P沟道MOS管的栅极、第四P沟道MOS管的栅极均连接第一 P沟道MOS管的栅极,第三P沟道MOS管的漏极、第一比较输入端、第一放电开关的第一端均连接第一时序电容的正端,第一时序电容的负端接地;第四P沟道MOS管的漏极、第二比较输入端、第二放电开关的第一端连接第二时序电容的正端,第二时序电容的负端接地;第一控制信号输出端、第二控制信号输出端分别对应控制连接第一放电开关、第二放电开关; 其特征在于, 还包括第二 P沟道MOS管、压降模块、第一 N沟道MOS管、第二 N沟道MOS管、第三N沟道MOS管、电阻Rsl、退化电阻Rs2和退化电阻Rs3 ;第二 P沟道MOS管的源极连接工作电源,第二 P沟道MOS管的栅极连接第一 P沟道MOS管的栅极,第二 P沟道MOS管的漏极通过压降模块连接第一 N沟道MOS管的漏极,第一 N沟道MOS管的源极通过电阻Rsl接地,第一N沟道MOS管的栅极和漏极连接;第二 N沟道MOS管的栅极、第三N沟道MOS管的栅极均连接第一 N沟道MOS管的栅极,第二 N沟道MOS管的源极通过退化电阻Rs2接地,第二 N沟道MOS管的漏极连接第一放电开关的第二端,第三N沟道MOS管的源极通过退化电阻Rs3接地,第三N沟道MOS管的漏极连接第二放电开关的第二端。
2.根据权利要求1所述的RC振荡器,其特征在于,所述第三P沟道MOS管的漏极与所述第一时序电容的正端之间串接有补偿电阻Rs4,所述第四P沟道MOS管的漏极和所述第二时序电容的正端之间串接有补偿电阻Rs5。`
3.根据权利要求2所述的RC振荡器,其特征在于,补偿电阻Rs4与补偿电阻Rs5为相同的元件。
4.根据权利要求1所述的RC振荡器,其特征在于,电阻Rsl、退化电阻Rs2、退化电阻Rs3采用同一类型的正温度系数的电阻实现。
5.根据权利要求1所述的RC振荡器,其特征在于,电阻Rsl、退化电阻Rs2、退化电阻Rs3均由同一类型的正温度系数的有源阻抗元件实现。
6.根据权利要求1所述的RC振荡器,其特征在于,退化电阻Rs2与退化电阻Rs3为相同的元件,第二 N沟道MOS管与第三N沟道MOS管为相同的元件,第三P沟道MOS管与第四P沟道MOS管为相同的元件。
7.根据权利要求1所述的RC振荡器,其特征在于,所述振荡核心逻辑电路包括第一比较器、第二比较器、第一或非门、第二或非门、第一非门、第二非门、缓冲器,第一比较器的负输入端和第二比较器的负输入端相互连接并作为基准电压输入端连接基准电压输出端,第一比较器的正输入端连接第一时序电容的正端,第二比较器的正输入端连接第二时序电容的正端,第一比较器的输出端连接第一或非门的第一输入端,第二比较器的输出端连接第二或非门的第一输入端,第一或非门的输出端连接第二或非门的第二输入端、第一非门的输入端,第二或非门的输出端连接第一或非门的第二输入端,第一非门的输出端连接第二非门的输入端,第二非门的输出端连接缓冲器的输入端,第一非门的输出端作为第一控制信号输出端,第二非门的输出端作为第二控制信号输出端。
8.根据权利要求1至7任意一项所述的RC振荡器,其特征在于,所述基准电路模块包括电阻Rvl、电阻Rv2和隔离电流源,电阻Rvl的第二端依次通过电阻Rv2、隔离电流源接地,电阻Rvl的第一端作为电路输出端连接第一 P沟道MOS管Mpl的漏端,电阻Rvl的第二端作为基准电压输出端。
【文档编号】H03K3/011GK203482169SQ201320540259
【公开日】2014年3月12日 申请日期:2013年8月30日 优先权日:2013年8月30日
【发明者】王建军, 朱家训, 朱定飞, 邓廷, 梅月, 谭岳德, 向铭 申请人:珠海中慧微电子有限公司

最新回复(0)