高速两级模数转换电路的制作方法

xiaoxiao2020-9-10  19

高速两级模数转换电路的制作方法
【专利摘要】本实用新型涉及一种高速两级模数转换电路,包括缓存、电容、细模数转换模块、粗模数转换模块和电阻串,所述缓存由第一缓存、第二缓存、第三缓存和第四缓存构成,所述第一缓存、第二缓存、第三缓存和细模数转换模块依次串联,粗模数转换模块输入端并联在第一缓存和第二缓存之间,其输出端与第四缓存输入端连接,第四缓存的输出端与细模数转换模块输入端连接;所述电阻串由第一电阻串和第二电阻串构成,第一电阻串串联在粗模数转换模块和第四缓存之间,第二电阻串串联在细模数转换模块和第四缓存之间。这种高速两级模数转换电路使电阻串的阻值比较低,对电阻串输出稳定速度有很大提高,给粗模数转换、细模数转换和数模转换等均有更多的时间处理。
【专利说明】高速两级模数转换电路
【技术领域】
[0001]本实用新型涉及模数转换电路,尤其涉及一种高速两级模数转换电路。
【背景技术】
[0002]模数转换电路是指对模拟信号根据参考电压进行比较和量化的电路,其中,核心器件为比较器电路;而比较器电路是指对输入信号电压和参考电压进行比较的电路,输出为高,表明输入信号高于参考电压。反之亦然。主要的考虑指标为输入直流漂移,输入噪声,带宽等。输入直流漂移,输入噪声决定了量化的精度,和参考电压一起决定了模数转换的位数,如8位模数转换。比较器的带宽决定了模数转换的速度。
[0003]目前市面上也出现了两级模数转换,以一个9位的模数转换为例子,输入信号经过缓存后,同时输出给粗模数转换和细模数转换。粗模数转换将输入的信号和粗的参考电压比较,得到5位的粗模数转换输出,一个电阻数模转换将这5位输出转换为模拟信号,这32个信号将作为细模数转换的参考电压,细模数转换模块将输入信号减去这个模拟信号,并量化为5为细模数转换输出,5位的粗模数转换和5为的细模数转换,一般粗模数转换有I位冗余,最终的数字输出为9位。

【发明内容】

[0004]本实用新型所要解决的技术问题是,提供一种对电阻串的输出稳定速度有很大的提闻的闻速两级|旲数转换电路。
[0005]为了解决上述技术问题,本实用新型是通过以下技术方案实现的:一种高速两级模数转换电路,包括缓存、电容、细模数转换模块、粗模数转换模块和电阻串,所述缓存由第一缓存、第二缓存、第三缓存和第四缓存构成,所述第一缓存、第二缓存、第三缓存和细模数转换模块依次串联,粗模数转换模块输入端并联在第一缓存和第二缓存之间,其输出端与第四缓存输入端连接,第四缓存的输出端与细模数转换模块输入端连接;所述电阻串由第一电阻串和第二电阻串构成,第一电阻串串联在粗模数转换模块和第四缓存之间,第二电阻串串联在细模数转换模块和第四缓存之间。
[0006]优选的,所述电容由电容Cl和电容C2构成;电容Cl并联在粗模数转换模块输入端与第二缓存之间,电容C2并联在第二缓存和第三缓存之间。
[0007]与现有技术相比,本实用新型的有益之处是:这种高速两级模数转换电路采用两个电阻串,使电阻串的阻值可以做的比较低,对电阻串的输出稳定速度有很大的提高,并且给粗模数转换、细模数转换和数模转换等均有更多的时间来处理。
[0008]【专利附图】

【附图说明】:
[0009]下面结合附图对本实用新型进一步说明。
[0010]图1是本高速两级模数转换电路结构示意图。
[0011]图中:1、第一缓存;2、第二缓存;3、第三缓存;4、第四缓存;5、细模数转换模块;
6、粗模数转换模块;7、第一电阻串;8、第二电阻串。[0012]【具体实施方式】:
[0013]下面结合附图及【具体实施方式】对本实用新型进行详细描述:
[0014]图1所示一种高速两级模数转换电路,包括缓存、电容、细模数转换模块5、粗模数转换模块6和电阻串,所述缓存由第一缓存1、第二缓存2、第三缓存3和第四缓存4构成,所述第一缓存1、第二缓存2、第三缓存3和细模数转换模块5依次串联,粗模数转换模块6输入端并联在第一缓存I和第二缓存2之间,其输出端与第四缓存4输入端连接,第四缓存4的输出端与细模数转换模块5输入端连接;所述电阻串由第一电阻串7和第二电阻串8构成,第一电阻串7串联在粗模数转换模块6和第四缓存4之间,第二电阻串8串联在细模数转换模块5和第四缓存4之间。所述电容由电容Cl和电容C2构成;电容Cl并联在粗模数转换模块6输入端与第二缓存2之间,电容C2并联在第二缓存2和第三缓存3之间。
[0015]具体的,输入信号经过缓存后,同时输出给粗模数转换模块6和细模数转换缓存第二缓存2和第三缓存3,粗模数转换模块6将输入的信号和粗的参考电压比较,得到5位的粗模数转换输出;第一电阻串7将这5位输出转换为一个模拟信号,该模拟信号经过第四缓存4后,驱动第二电阻串8,产生32个参考电压给细模数转换模块5,经过第二缓存2后第三缓存3后作为信号输入给细模数转换模块。细模数转换模块5将参考和输入量化为5位数字输出,一般粗模数转换有I位冗余,最终的数字输出为9位。
[0016]这种高速两级模数转换电路采用两个电阻串,使电阻串的阻值可以做的比较低,对电阻串的输出稳定速度有很大的提高,并且给粗模数转换、细模数转换和数模转换等均有更多的时间来处理。
[0017]需要强调的是:以上仅是本实用新型的较佳实施例而已,并非对本实用新型作任何形式上的限制,凡是依据本实用新型的技术实质对以上实施例所作的任何简单修改、等同变化与修饰,均仍属于本实用新型技术方案的范围内。
【权利要求】
1.一种高速两级模数转换电路,包括缓存、电容、细模数转换模块(5)、粗模数转换模块(6)和电阻串,其特征在于:所述缓存由第一缓存(I)、第二缓存(2)、第三缓存(3)和第四缓存(4)构成,所述第一缓存(I)、第二缓存(2)、第三缓存(3)和细模数转换模块(5)依次串联,粗模数转换模块(6)输入端并联在第一缓存(I)和第二缓存(2)之间,其输出端与第四缓存(4)输入端连接,第四缓存(4)的输出端与细模数转换模块(5)输入端连接;所述电阻串由第一电阻串(7)和第二电阻串(8)构成,第一电阻串(7)串联在粗模数转换模块(6)和第四缓存(4)之间,第二电阻串(8)串联在细模数转换模块(5)和第四缓存(4)之间。
2.根据权利要求1所述的高速两级模数转换电路,其特征在于:所述电容由电容(Cl)和电容(C2 )构成;电容(Cl)并联在粗模数转换模块(6 )输入端与第二缓存(2 )之间,电容(C2 )并联在第二缓存(2 )和第三缓存(3 )之间。
【文档编号】H03M1/12GK203406856SQ201320545537
【公开日】2014年1月22日 申请日期:2013年9月4日 优先权日:2013年9月4日
【发明者】刘雄 申请人:苏州苏尔达信息科技有限公司

最新回复(0)