具有电转发时钟的光数据接口的制作方法

xiaoxiao2020-9-10  4

【知识产权代理】【专利服务】Tel:18215660330

具有电转发时钟的光数据接口的制作方法
【专利摘要】本发明提供了用于具有电转发时钟的光数据接口的装置和方法。一个示例光数据接口(220、320)可以包括具有数据输入(232、332)和时钟输入(242、342)的发射器(224、324),以及具有数据输出(271、339)和转发时钟信号路径(254、376)的接收器(226、326)。光通信路径(248、348)联接在数据输入(232、332)和数据输出(271、339)之间且被配置为传递数据信号。电通信路径(236、336)联接在时钟输入(242、342)和转发时钟信号路径(254、376)之间。电通信路径(236、336)布置为转发时钟信号,该时钟信号由接收器(226、326)用作该光数据信号的基准。
【专利说明】具有电转发时钟的光数据接口

【背景技术】
[0001]云计算正在增加远程数据存储和/或应用服务的使用。然而,云计算资源的使用和互联网的增长使用正在增加被传输的信息的量。为了适应对信息通信的增加需求,可以提供附加通信路径。然而,这可能是不实际的和/或成本过高的。另一方法是在一些应用中增加通过通信路径传输的信息的量。增加通过通信路径传输的信息的量的一种方式是提高传输数据的速率。这可以通过提高数据传输的频率来实现。然而,从用于适应更大带宽的基础设施成本方面来说,提高数据信号的频率可能是昂贵的。
[0002]光链路接口可能比电链路接口更昂贵。因此,光链路接口通常被设计为适应非常高的比特率,以通过尽可能多的“比特”分摊光学元件(例如,光电发射器、光电检测器、光纤等)的成本。然而,随着数据速率增加,抖动成为更大的问题。抖动是理想信号转变位置的改变。当传送每个比特的时间持续量下降时,比特之间的信号转变误差成为与比特关联的全部时间持续量的越来越大的部分。也就是说,抖动可能是高速通信中越来越大的问题。

【专利附图】

【附图说明】
[0003]图1是示出符号间干扰(ISI)的时序图。
[0004]图2A是图示根据本公开一个或多个实施例的具有电转发时钟的光数据接口的框图。
[0005]图2B是图示根据本公开一个或多个实施例的具有电转发时钟的光数据接口的框图。
[0006]图3是图示根据本公开一个或多个实施例的具有电转发时钟的光数据接口的框图。

【具体实施方式】
[0007]提供用于具有电转发时钟的光数据接口的装置和方法。一个示例光数据接口可以包括具有数据输入和时钟输入的发射器、以及具有数据输出和转发时钟信号路径的接收器。光通信路径联接在该数据输入和该数据输出之间,并且被配置为传输数据信号。电通信路径联接在该时钟输入和该转发时钟信号路径之间。该电通信路径被布置为转发时钟信号,该时钟信号由该接收器用作对光数据信号的基准。
[0008]在本公开的以下详细描述中,参照形成本公开的一部分的附图,并且在附图中通过图示示出可以如何实践本公开的一个或多个实施例。充分详细地描述这些实施例,以使本领域普通技术人员能够实践本公开的实施例,并且应理解,可以使用其它实施例并且可以进行过程改变、电改变和/或结构改变,而不背离本公开的范围。
[0009]本文的图遵循编号惯例,其中第一位数字或头几位数字对应于该图的图号,并且剩余数字表示该图中的元件或部件。不同图之间的相似元件或部件可以通过使用相似数字来表示。如将理解的,可以增加、交换和/或消除本文的各实施例中示出的要素,以便提供本公开的多个附加实施例。另外,图中提供的元件的比例和相对大小旨在图示本公开的各实施例,而不应从限制的意义去使用。
[0010]在本文中和/或在权利要求书中,术语“第一”、“第二”、“第三”和“第四”可以仅仅用于方便将各特征的命名彼此区分。这样的术语的使用不一定意味着这些物质具有不同的构成,而是有时用于区分在不同高度、不同时间或以不同方式形成的材料,即便这些材料具有相同的构成。这样的术语的使用不希望传达这些特征的特定顺序,该特定顺序包括但不限于形成顺序。
[0011]图1是示出符号间干扰(ISI)的时序图。ISI是一个符号干扰一个或多个其它符号的情况,并且可以是高速数据链路的挑战。
[0012]图1示出数字发射信号100和对应的数字接收信号102。数字发射信号100和数字接收信号102可以各自包括两个信号,例如差分信号,这两个信号可以具有彼此相反的极性,如图所示。当数据从一个二进制符号(例如,位)变化至相反的二进制符号(例如,从“O”至“I”)时,这两个信号可以提供它们之间的符号划界(symbol delineat1n),例如零交叉,作为两个状态之间的信号转变。
[0013]图1中,通过与两个发射信号100在相邻符号间的交叉点对应的竖直虚线,示出一个符号的时间长度,即周期。将观察到,数字发射信号100最初表现出在相反值104之间交替的多个连续符号,之后是具有相同值106的多个连续符号,再后是具有相反值108的符号。更具体地,对于在相反值104和108之间交替的连续符号,存在包括数字发射信号100的两个信号在单个符号之间的转变。然而,对于具有相同值106的多个连续符号,当符号全部具有相同值106时,在相邻的单个符号之间不存在转变。
[0014]数字接收信号102表现出:与所发射的在相反值104之间交替的多个连续符号对应的所接收的在相反值110之间交替的多个连续符号,在一个符号的时间长度处切换数据状态。也就是说,两个所接收的信号102在相邻符号间的交叉点出现在一个符号周期间隔处,就像所发射的信号那样。由于在相邻符号中出现的不同数据状态间的切换,所以所接收的信号102的幅度在所接收的符号之间是一致的。也就是说,对于电通信路径来说,通信路径电容在必须切换至相反数据状态以前有相同的时间来充电。
[0015]然而,对于发射信号100中具有相同值106的多个连续符号的那部分来说,所接收的具有相同值118的多个连续符号不在相邻符号间切换状态。因此,所接收的具有相同值118的多个连续符号的幅度可以增大,因为通信路径电容在相同数据状态处充电更长时间。也就是说,电通信路径电容在多个连续符号具有相同数据状态处有更多时间充电,然后必须放电并切换至相反数据状态。因此,关于所接收的具有相同值118的多个连续符号的数据状态的幅度可以达到更大信号幅度。
[0016]然而,当随后发射不同符号值,例如具有相反值108的符号时,电通信路径电容必须放电,使得其可以被充电至具有不同(例如,相反)数据状态的极性/值。如图1中可见,电通信路径从所接收的具有相同值118的多个连续符号的更大幅度电荷起的转变花费更多时间,这延迟了接收信号102在所接收的具有相同值118的多个连续符号和所接收的具有相反值114的符号之间的交叉点。如由竖直虚线表示的,接收信号102的交叉点被延迟超过对应的发射信号100的交叉点。对于接收符号114来说,电通信路径有较少时间去充电至新状态,并且因此导致接收信号102对于具有相反值114的接收符号的更小幅度。接收符号持续时间和/或幅度中的这些变化可能导致符号检测错误。
[0017]当在具有相同值106的多个连续符号后存在在相反值之间交替的多个连续符号的情况下,能够看出在具有相反值114的第一接收符号后接收的一个或多个符号116也可能具有不与发射符号的交叉点对齐的交叉点。例如,接收符号116可能具有超过对应的发射符号周期的周期。更多的接收符号可能继续具有不与发射符号的交叉点对齐的交叉点,因为对于所接收的在相反值HO之间交替的多个连续符号来说,电通信路径充电和放电返回至所示出的平衡态。
[0018]图1所示的接收符号持续时间的改变被称为符号间干扰(ISI)。ISI可能在数据流包括具有相同值的多个符号和之后的具有相反值和/或交替值的一个或多个符号时发生,并且在具有相同值的符号的量增加且之后的符号快速地交替状态时更加显现。由ISI引起的理想转变位置的变化被称为抖动。ISI和/或抖动的程度可以受具有相同值的符号的量和/或具有相同值的多个符号以后的数据样式影响。
[0019]信号抖动还可能由通信路径的特点引入。符号边缘可以四处移动,并且符号边缘的四处移动可能具有关于该移动的频率。然而,接收器可以容许将抖动数据与抖动转发时钟同步,仿佛抖动是与在数据信号和时钟信号中类似地发生的公共模式。
[0020]为了解决抖动,接收器可以执行抖动检查。抖动检查在使用相同时钟源并且没有信号扭曲时实现最佳结果,因此转发时钟信号的优势对抖动检查应用来说是能够被认识到的。对一个信号(例如相对于时钟信号延迟的数据信号)增加相对延迟,会减少抗扭曲并且导致可跟踪性下降。可以适合地跟踪慢抖动。然而,高频抖动可能涉及快速的信号变化,并且适合地跟踪起来要难得多。为通信而编码数据可以增加待传输的信息量,这可能需要更高频率的数据传送速率。更高频率的数据传送速率和对应的更小符号周期更易受抖动效应影响。
[0021]数据信号的本地时钟化可以以多种方式实现:在每个端处使用公共基准时钟,使用恢复时钟,以及传递分离时钟。一种之前的方法是仅传递数据,而不传递时钟信号,并且使用公共时钟基准。时钟化仅是本地进行的,例如在芯片上。不需要传递时钟信号节省了通信路径带宽。另一种之前的方法涉及发送数据和时钟并且在接收器处恢复该时钟。例如,发射信号可以是10吉字节,由此在接收端可以恢复5GHz或2.5GHz的时钟信号。转发分离时钟需要包括时钟信号通信路径和在每个端处的转发时钟架构在内的附加基础设施。
[0022]图2A是图示根据本公开一个或多个实施例的具有电转发时钟的光数据接口的框图。图2A所示的光数据接口 220包括发射器224和接收器226。发射器224和接收器226通过至少一条光通信路径236和电通信路径248连接。与电通信路径相比,光通信路径236可以以更少的衰减在更长距离上传输数据。至少一个光通信路径236被配置用于传递数据信号,并且电通信路径248被配置用于转发时钟信号。通过电通信路径传递时钟信号比也通过光通信路径传递时钟信号更便宜,例如使用一个次要的光通信路径。
[0023]发射器224包括数据输入232和时钟输入242。接收器226包括数据输出271和转发时钟信号路径254。如图2A所示,光通信路径248联接在数据输入232和数据输出271之间。电通信路径236联接在时钟输入242和转发时钟信号路径254之间。该电通信路径被布置为转发时钟信号,该时钟信号由接收器用作对光数据信号的基准。也就是说,所转发的时钟信号可以用作用于确定数据符号的时序基准。
[0024]电通信路径的衰减是频率相关的。也就是说,电通信路径具有频率相关的损耗。当频率增加时,电衰减也增加。与电通信路径相比,光链路接口的光通信路径可以具有降低的信号强度损耗,尤其是在长距离和/或较高频率上操作时,因为光通信路径在比特率和数据信号频率升高时不遭受相同的通信路径劣化的增加(例如,衰减增加)。
[0025]光通信路径使用光而非电信号来传递信息。光接口可以包括联接在光发射器(例如,光源)和光接收器之间的光通信路径。光发射器可以将电信号转变成光信号,如通过使用垂直腔表面发射激光器(VCSEL)、发光二极管(LED)、注入式激光二极管(ILD)或其它电到光转换元件。光接收器可以是例如光电二极管、光电检测器等。光通信路径可以是例如单模光纤线缆或多模光纤线缆。
[0026]前面关于图1对ISI的介绍是基于电通信路径。电通信路径的频率相关损耗可以导致特定情况下的ISI并且导致信号抖动。通过代表改变符号的改变信号,光通信路径不具有很多的频率相关损耗或者在短距离内具有很少的损耗。因此,光通信路径不经受ISI影响。因此,光通信路径适合于随机数据样式的通信,这可能涉及具有相同值的多个连续符号,和之后具有相反值和/或交替值的多个符号。然而,光接口可能是昂贵的。
[0027]还如上面关于图1介绍的,交替相邻符号的样式,例如由图1中的传输符号104和接收符号HO所示,不遭受ISI,因为传输状态转变是规则的和周期性的。一个这种样式的交替相邻符号是时钟信号。与随机数据样式相反,时钟样式在电域中具有唯一特性,因为其不由于ISI而失真。因此,时钟信号可以在不经历有害的ISI的情况下通过电通信路径传递。
[0028]根据本公开的一个或多个实施例,使用用于传递数据符号的光学部件的通信链路接口提供降低例如由ISI导致的信号失真的益处,这例如对于随机数据样式最需要。此外,本公开的通信链路接口利用电通信路径,通过该电通信路径来传递时钟信号。电通信路径可以是使用附加光链路来传输时钟信号的一种较低成本替代选择。
[0029]尽管光通信路径不遭受由通信路径电容充电/放电引起的ISI,但是其它信道特性可能引起信号衰减和扭曲,这也可能导致抖动。因此,所发射的时钟信号可以在接收器处用于解扭曲操作,以提供高频抖动跟踪,因此提供改进的通信链路性能。
[0030]根据本公开的具有电转发时钟的光数据接口允许和有助于高频抖动跟踪,同时减少昂贵的光学部件的数量。转发时钟(在其中清晰的时钟连同链路的一个或多个数据比特一起被发送)允许抖动跟踪,此时该抖动存在于用于产生最终接收时钟的数据比特和时钟上。该转发时钟的频率越高,能够实现更准确的抖动“跟踪”,因为更高频的抖动可以用更高频时钟进行跟踪。
[0031]根据本公开的各实施例,电时钟通道(electrical clock lane)用作通信链路接口的一部分。该通信链路接口可以具有用于传送光数据符号(例如,比特)的一个或多个光通/[目路径。
[0032]该时钟通道可以在通信链路接口的发送侧根据相同的时钟产生逻辑被驱动为余下的数据比特。时钟可以连同数据一起被发送至接收器,其中转发时钟信号可以用作用于接收器时钟数据恢复环路的基准。在退化情况下,时钟可以直接对数据进行锁存(latch),并且通信链路接口可以“源同步地”操作,即与发射器处的时钟同步。
[0033]本公开的通信链路接口可以避免使用例如光数据信道的带宽来转发时钟信号,或者避免提供附加(例如专用)光通信路径作为用于转发时钟的时钟通道的成本。本公开的通信链路接口还避免使用时钟数据恢复技术(例如,从光链路的接收端的数据信号中),这避免附加的时钟通道,但是不能提供抖动跟踪能力(典型地数十MHz而非GHz)。
[0034]根据本公开的各实施例,发射器224和接收器226可以是分离长距离(例如,数英尺、数英里)的离散元件,或者是计算机芯片与芯片互连等等。根据一些实施例,发射器224可以是发射芯片,并且接收器226可以是接收芯片,例如位于计算系统内(例如,在同一电路板上)等。
[0035]根据各实施例,发射器224和接收器226可以是能够以800兆比特每秒至25吉比特每秒(例如,10吉比特/秒、16吉比特/秒等)的数据传送速率通信的板背板包(boardbackplane package)的部分。也就是说,光接口可以通过背板或线缆实现。
[0036]图2B是图示根据本公开一个或多个实施例的具有电转发时钟的光数据接口的框图。图2B提供图2A所示的光数据接口 220的更多细节。图2B示出发射器224和接收器226。图2B进一步示出光数据接口 228和电时钟接口 230。
[0037]光数据接口 228包括联接在发射器224和接收器226之间的至少一条光通信路径248。光发射器246在发射器224内连接至每条光通信路径248,并且光接收器250在接收器226内连接至每条光通信路径248。在发射器224处,数据输入232连接至发射器数据驱动器234,发射器数据驱动器234连接至光发射器246。在接收器226处,光接收器250连接至接收器数据驱动器238,接收器数据驱动器238连接至数据输出229。
[0038]电时钟接口 230包括联接在发射器224和接收器226之间的电通信路径236。在发射器224处,时钟输入232连接至发射器时钟驱动器244,发射器时钟驱动器244连接至电通信路径236。在接收器226处,电通信路径236连接至接收器时钟驱动器252,接收器时钟驱动器252连接至转发时钟信号路径254。转发时钟信号路径254可以连接至解扭曲电路239,解扭曲电路239可以连接到接收器数据驱动238内以用于解扭曲操作,因此提供高频抖动跟踪。以此方式,该转发时钟信号可以用作接收器时钟数据恢复环路的基准,例如用作在确定数据符号值时的时序基准。
[0039]图3是图示根据本公开一个或多个实施例的具有电转发时钟的光数据接口的框图。图3提供关于(如图2A和/或图2B所示的)通信链路接口的示例实施例的更多细节。图3示出包括发射器324和接收器326的光数据接口 320。发射器324包括发射芯片,并且接收器326包括接收芯片。发射器324和接收器326通过背板线缆连接,背板线缆包括至少一条光通信路径348 (例如,光纤信道)和电通信路径336 (例如,导电通道,如导线、迹线等)。光通信路径348可以被配置为以例如直至10吉比特每秒或以上的数据速率进行通信。电通信路径336可以被配置为以5GHz/2.5GHz传递时钟信号。然而,本公开的实施例不限于任何特定频率,并且通信路径可以用支持更高或更低信号频率的配置来实现。
[0040]发射器324包括与发射器时钟驱动器344联接的时钟输入342。来自发射器时钟驱动器344的输出包括连接至电通信路径336的正转发时钟输出信号路径368和逆转发时钟输出信号路径370。电通信路径336连接至接收器时钟驱动器352,接收器时钟驱动器352还可以被称为接收器前端。该接收器前端可以例如实现高通滤波。接收器时钟驱动器352具有联接至电通信路径336的接收器端的转发时钟输入372和逆转发时钟输入374。接收器时钟驱动器352的输出是转发时钟信号路径376,转发时钟信号路径376连接至接收器锁相环(PLL) 378。接收器锁相环(PLL) 378可以在接收器326中(在时钟数据恢复以前)用来产生转发时钟,该转发时钟还可以具有低于数据频率的频率(例如,一半、四分之一、八分之一等)。这种频率下降的转发时钟信号可以有助于附加高频抖动跟踪。
[0041 ] 发射器324还可以包括数据输入332,在数据输入332上将待发射的数据接收到串行器360内。串行器360将并行输入数据转换成串行数据流。串行器360的输出连接至预加强电路362,预加强电路362的输出被用来控制光发射器驱动器334,例如VCSEL驱动器。光发射器驱动器334连接至光发射器346,光发射器346可以包括例如VCSEL或其它类型的光源。光发射器346光学地联接至光通信路径348,如图3所示。
[0042]发射器324还包括发射器锁相环366,发射器锁相环366具有基准时钟信号路径364作为其输入。发射器PLL的输出可以连接到串行器360、预加强电路362、光发射器驱动器334和发射器时钟驱动器344中的每个内,以形成并同步被发射的符号。
[0043]在接收器326处,光通信路径348光学地联接至光接收器350,光接收器350可以包括光电检测器。光接收器350的输出连接至接收器数据驱动器338,接收器数据驱动器338可以作为跨阻抗放大器(TIA)操作并且执行其它接收器前端功能。来自接收器数据驱动器338的输出连接至采样电路382,采样电路382产生接收数据。接收数据连接至解串行器384,解串行器384将串行数据流转换成接收数据输出总线339上的并行格式。
[0044]如图3所示,接收时钟(例如1GHz)可以通过接收器PLL 378形成。接收器PLL378的输出连接至解串行器384、时钟和数据恢复电路(⑶R) 380,并且可以被提供在来自接收器326的接收时钟输出386处。⑶R 380连接至采样电路382,以提供采样时钟。
[0045]尽管本文已经图示和描述了特定实施例,但是本领域的技术人员将理解,实现相同结果所计算的设置可以替代所示的特定实施例。本公开旨在覆盖本公开的各实施例的修改或变形。应理解,上述描述是以说明的方式而不是限制的方式给出的。上面的实施例和本文未具体地描述的其它实施例,对本领域技术人员而言在浏览上面的描述时是显而易见的。本公开的各实施例的范围包括使用上述结构和方法的其它应用。因此,应当参考所附权利要求以及这样的权利要求享有权利的等价物的完整范围,确定本公开的各实施例的范围。
[0046]在前面的详细描述中,为了使本公开流畅,在单个实施例中将各个特征组织在一起。本公开的方法不应被解释为反映所公开的本公开的实施例需要使用比在每个权利要求中明确记载的特征更多特征的意图。相反,如以下权利要求反映的,本发明的主题在于少于单个公开实施例的所有特征。因此,以下权利要求在此被合并到【具体实施方式】中,其中每个权利要求作为单独的实施例独立存在。
【权利要求】
1.一种光数据接口(220、320),包括: 发射器(224、324),具有数据输入(232,332)和时钟输入(242,342); 接收器(226、326),具有数据输出(271、339)和转发时钟信号路径(254、376); 光通信路径(248、348),联接在所述数据输入(232、332)和所述数据输出(271、339)之间、被配置为传递数据信号;以及 电通信路径(236、336),联接在所述时钟输入(242、342)和所述转发时钟信号路径(254,376)之间, 其中所述电通信路径(236、336)被布置为转发时钟信号,所述时钟信号由所述接收器(226、326)用作所述数据信号的基准。
2.根据权利要求1所述的光数据接口(220、320),所述接收器进一步包括连接至所述转发时钟信号路径(254、376)的解扭曲电路(239),所述解扭曲电路(239)被配置为在形成所述数据输出(271、339)上的数据信号时提供高频抖动跟踪。
3.根据权利要求1所述的光数据接口(220、320),进一步包括: 所述发射器(224、324)中的光发射器(246、346),光学地联接至所述光通信路径(248、348); 所述接收器(226、326)中的光接收器(250、350),光学地联接至所述光通信路径(248、348); 发射器数据驱动器(234、334),联接在所述数据输入(232、332)和所述光发射器(246、346)之间,所述发射器数据驱动器(234、334)被配置为对在所述数据输入(232、332)处接收的数据进行串行化;以及 接收器数据驱动器(238、338),联接在所述光发射器(246、346)和所述数据输出(271、339)之间,所述接收器数据驱动器(238、338)被配置为对提供给所述数据输出(271、339)的所述数据信号进行解串行。
4.根据权利要求3所述的光数据接口(220、320),进一步包括连接在所述转发时钟信号路径(254、376)和所述接收器数据驱动器(238、338)之间的解扭曲电路(239),所述解扭曲电路(239)被配置提供所述数据信号的高频抖动跟踪。
5.根据权利要求1所述的光数据接口(220、320),进一步包括接收器锁相环电路(378),所述接收器锁相环电路(378)联接至所述转发时钟信号路径(254、376)并且被配置为基于所述转发时钟信号生成接收时钟信号,所述接收时钟信号是连接在所述光通信路径(248、348)和所述数据输出(271、339)之间的采样电路(382)和解串行器(384)的基准输入。
6.一种方法,包括: 通过光通信路径(248、348)传输数据信号; 通过电通信路径(236、336)转发时钟信号;以及 基于作为基准的转发时钟,从所传输的数据信号中确定所接收的数据信号。
7.根据权利要求6所述的方法,其中确定所接收的数据信号包括:基于作为基准的所述转发时钟,跟踪所接收的数据信号中的高频抖动。
8.根据权利要求7所述的方法,进一步包括利用所转发的时钟信号驱动接收器锁相环(378)。
9.根据权利要求8所述的方法,其中转发所述时钟信号包括:基于具有基准时钟信号输入的发射器锁相环(366),获得差分时钟信号。
10.根据权利要求9所述的方法,其中传输所述数据信号包括: 使用来自所述发射器锁相环(366)的信号,对输入数据进行串行化;以及 使用来自所述接收器锁相环(378)的时钟信号,对所接收的数据信号进行解串行化。
11.根据权利要求7所述的方法,其中确定所接收的数据信号包括:基于所转发的时钟信号,对所接收的数据信号进行解扭曲。
12.根据权利要求7所述的方法,进一步包括根据所转发的时钟信号形成接收器时钟,所述接收器时钟具有比来自数据频率的频率低的频率。
13.一种装置(320),包括: 发射器芯片(324); 接收器芯片(326);以及 联接在所述发射器芯片(324)和所述接收器芯片(326)之间的背板线缆,所述背板线缆包括光通信路径(348)和电通信路径(336),所述光通信路径(348)被配置为传输数据,所述电通信路径(336)被配置为转发时钟信号,所述时钟信号由所述接收器芯片(326)在确定所接收的数据时用作基准。
14.根据权利要求13所述的装置(320),其中所述发射器芯片(324)包括: 数据输入(332); 连接至所述数据输入(339)的串行器(360),所述串行器(360)被配置为将数据从并行转换为串行; 光发射器(346),光学地联接至所述光通信路径(348);发射器数据驱动器(334),联接在所述串行器(360)和所述光发射器(346)之间;以及发射器时钟驱动器(344),联接在时钟输入(342)和所述电通信路径(336)之间,所述发射器时钟驱动器(344)被配置为将差分时钟信号提供至所述电通信路径(336);以及发射器锁相环(366),具有基准时钟输入(364)和输出,所述输出被连接以将基准时钟信号作为输入提供到所述串行器(360)、所述发射器数据驱动器(334)和所述发射器时钟驱动器(344)中的每个内。
15.根据权利要求13所述的装置(320),其中所述接收器芯片(326)包括: 光接收器(350),光学地联接至所述光通信路径(348); 采样电路(382),连接至所述光接收器(350)且被配置为对所接收的数据进行采样;解串行器(384),连接在所述采样电路(382)和所述数据输出(339)之间,所述解串行器(384)被配置为将数据从串行转换为并行;以及 接收器锁相环(378),具有经转发的时钟作为输入(376)和输出(386),所述输出(386)被连接为将基准时钟信号作为输入提供到所述采样电路(382)和所述解串行器(384)中的每个内。
【文档编号】H04L7/00GK104170310SQ201280071585
【公开日】2014年11月26日 申请日期:2012年4月24日 优先权日:2012年4月24日
【发明者】丹尼尔·A·贝尔克拉姆, 周大成 申请人:惠普发展公司,有限责任合伙企业

最新回复(0)