扫描信号线驱动电路和具备它的显示装置的制作方法

xiaoxiao2020-6-26  15

专利名称:扫描信号线驱动电路和具备它的显示装置的制作方法
技术领域
本发明涉及有源矩阵型显示装置的扫描信号线驱动电路,更详细而言,涉及设置在扫描信号线驱动电路的移位寄存器的布置。
背景技术
历来,已知有将多个栅极总线(扫描信号线)和多个源极总线(视频信号线)配置成格子状,并和这些多个栅极总线与多个源极总线的交叉点分别对应地将多个像素形成部配置成矩阵状的有源矩阵型的显示装置。各像素形成部包括作为开关元件的TFTCThin Film Transistor 薄膜晶体管)、用于保持像素值的像素电容等,其中,该薄膜晶体管的栅极端子与通过对应的交叉点的栅极总线连接,并且源极端子与通过该交叉点的源极总线连接。在有源矩阵型的显示装置中,设置有驱动上述多个栅极总线的栅极驱动器(扫描信号线驱动电路)和驱动上述多个源极总线的源极驱动器(视频信号线驱动电路)。表示像素值的视频信号通过源极总线传输,各源极总线不能在一个时刻(同时) 传输表示多行的像素值的视频信号。因此,对上述配置成矩阵状的像素形成部内的像素电容写入视频信号,是逐行依次进行的。因此,栅极驱动器包括包含多个级的移位寄存器,使得多个栅极总线逐个规定期间依次被选择。历来,栅极驱动器多作为LSI (大规模集成电路Large Scale Integration)装载在构成显示装置的面板的基板的周边部,但是近年来在基板上直接形成栅极驱动器的方式在被采用。这样的栅极驱动器被称为“单片栅极驱动器”等,此外,具备单片栅极驱动器的面板被称为“栅极驱动器单片面板”等。利用这样的栅极驱动器单片面板,能够与现有的面板相比削减部件个数,能够实现小型化和低电力消耗。另外,与本件发明相关地,在日本特开平4-51216号公报中公开有涉及在面板的一部分设置有标记的液晶面板的发明。根据该发明,例如在端子区域的适当的部位形成有标记。而且,在出现制造上的工序变更、材料变更、制造机械的变更等情况下,标记的部位、 大小、形状被改变。由此,即使液晶面板已经完成,也能够把握制造条件的内容。现有技术文献专利文献专利文献1 日本特开平4-51216号公报

发明内容
发明所要解决的问题但是,在栅极驱动器单片面板的制造阶段,存在在移位寄存器内发生断线和/或漏电等不良的情况。如果移位寄存器包含多个级时在某个级发生这样的不良,则不能对发生该不良的级之后的级正常地传输信号。其结果是,发生面板的动作异常。此外,在栅极驱动器单片面板,在形成移位寄存器的部分的图案密度(基板上的区域中形成有配线图案的区域和/或设置有电路元件的区域的比例),比形成像素电路的部分大。这是因为,在形成像素电路的部分,为了提高开口率,使配线图案和/电路元件的占用面积尽可能小,与此相对,在形成移位寄存器的部分,为了实现边框的窄小化而在尽可能窄的区域形成配线图案和/或电路元件。这样,在栅极驱动器单片面板形成移位寄存器的部分的图案密度大,因此比较容易发生上述那样的移位寄存器内的不良。进一步,在栅极驱动器单片面板,移位寄存器内的电路元件和配线图案的配置复杂,因此在发生不良时难以确定该不良的原因。如上所述,在栅极驱动器单片面板,由于比较容易发生移位寄存器内的不良且难以确定该不良的原因,因此成品率变得比较低。因此,本发明的目的在于实现为了提高面板的成品率而具备能够容易地检查的移位寄存器的栅极驱动器。用于解决问题的方式本发明的第一方面是一种扫描信号线驱动电路,其特征在于上述扫描信号线驱动电路是对配置在显示部的多个扫描信号线进行驱动的、显示装置的扫描信号线驱动电路,上述扫描信号线驱动电路包括用于驱动上述多个扫描信号线的移位寄存器,该移位寄存器包含多个级,根据被供给至各级的多个时钟信号,使被供给至初级的脉冲从初级向最终级依次移动,上述移位寄存器按每连续的k级形成为组,在上述移位寄存器的各组所包括的k个级,分别设置有不同种类的记号,上述记号按上述移位寄存器的每k级为相同种类。本发明的第二方面的特征在于在本发明的第一方面中,还包括时钟信号用主干配线,该时钟信号用主干配线包括作为上述多个时钟信号传输k个时钟信号的多个信号线,上述移位寄存器的各级根据上述k个时钟信号进行动作。本发明的第三方面的特征在于在本发明的第二方面中,上述移位寄存器的各级包括级间连接配线,其用于从与该各级不同的级接收从上述时钟信号用主干配线接收的时钟信号以外的时钟信号;和接触部件,其将在该各级形成的配线与上述级间连接配线电连接,在上述移位寄存器的各级,上述记号设置在上述级间连接配线的附近。本发明的第四方面的特征在于在本发明的第二方面中,上述移位寄存器的各级包括级间连接配线,其用于从与该各级不同的级接收从上述时钟信号用主干配线接收的时钟信号以外的时钟信号;和接触部件,其将在该各级形成的配线与上述级间连接配线电连接,在上述移位寄存器的各级,上述记号设置在上述接触部件的附近。本发明的第五方面的特征在于
在本发明的第四方面中,以上述接触部件为基准时的上述记号的位置在上述移位寄存器的各组所包括的k 个级各自不同。本发明的第六方面的特征在于在本发明的第一方面中,上述记号的形状在上述移位寄存器的各组所包括的k个级各自不同。本发明的第七方面的特征在于在本发明的第一方面中,在上述移位寄存器的各组所包括的k个级,作为上述记号设置有各自不同的数量的规定的构造物,上述构造物按上述移位寄存器的每k级为相等的数量。本发明的第八方面的特征在于在本发明的第一方面中,上述k为2或4。本发明的第九方面的特征在于在本发明的第一方面中,上述移位寄存器的各级包括薄膜晶体管,上述记号包含与构成上述薄膜晶体管的栅极电极的金属相同的金属或与构成上述薄膜晶体管的源极电极和漏极电极的金属相同的金属。本发明的第十方面的特征在于在本发明的第一方面中,上述扫描信号线驱动电路与上述显示部形成在同一基板上。本发明的第十一方面是显示装置,其特征在于包括上述显示部,并具备本发明的第一方面至第十方面的任一方面的扫描信号线驱动电路。发明的效果根据本发明的第一方面,移位寄存器按每连续的k级形成为组,以每k级出现相同的种类的方式,在各组所含的k级的电路形成各自不同的种类的记号。因此,能够将构成移位寄存器的多个级各自区别开。由此,与现有技术相比,移位寄存器的检查变得容易,即使在面板的制造阶段在移位寄存器发生不良也比较容易进行该不良的修复,从而面板的成品
率升高。根据本发明的第二方面,移位寄存器按每与时钟信号的数量相等的数量的级形成为组,对多个时钟信号以相同的方式被供给的(多个)级,形成相同种类的记号。因此,当在面板的制造阶段在移位寄存器发生某些不良时,能够根据记号容易地把握时钟信号是被如何供给至发生该不良的级的电路的。由此,与现有技术相比,移位寄存器的检查变得格外容易,即使在面板的制造阶段在移位寄存器发生不良也容易进行该不良的修复,从而面板的成品率升高。根据本发明的第三方面,在不细密地填充配置电路元件、未有效地使用的区域即接触部件的形成区域的附近形成记号。由此,基板上的区域作为记号用区域有效地使用,能够不增大边框地在移位寄存器的各级形成记号。根据本发明的第四方面,在不细密地填充配置电路元件、未有效地使用的区域即级间连接配线的形成区域的附近形成记号。由此,基板上的区域作为记号用区域有效地使用,能够不增大边框地在移位寄存器的各级形成记号。根据本发明的第五方面,在进行移位寄存器的检查时等,能够根据记号的位置,把握时钟信号被如何供给至附加有该记号的级的电路。根据本发明的第六方面,在进行移位寄存器的检查时等,能够根据记号的形状,将构成移位寄存器的多个级各自区别开。根据本发明的第七方面,能够在进行移位寄存器的检查时等,根据构成记号的构造物的数量,将构成移位寄存器的多个级各自区别开。根据本发明的第八方面,在移位寄存器的第奇数级和第偶数级设置不同种类的记号。由此,能够实现具备移位寄存器的扫描信号线驱动电路,该移位寄存器能够以简单的结构进行第奇数级和第偶数级的区别。根据本发明的第九方面,当在构成显示装置的面板的基板上形成薄膜晶体管的电极时,能够在该基板上也形成记号。由此,不增加不必要的制造工序,就能够实现具备扫描信号线驱动电路的显示装置,该扫描信号线驱动电路能够得到与本发明的第一方面同样的效果。根据本发明的第十方面,在比较容易在移位寄存器内发生不良的、被单片化的扫描信号线驱动电路,在移位寄存器的各级设置记号。由此,与现有技术相比,移位寄存器的检查变得容易,即使在面板的制造阶段在移位寄存器发生不良,也比较容易进行该不良的修复,大幅提高面板的成品率。根据本发明的第十一方面,能够实现一种显示装置,该显示装置具备能够得到与本发明的第一方面至第十方面同样的效果的扫描信号线驱动电路。


图1是用于对本发明的一个实施方式的有源矩阵型液晶显示装置的栅极驱动器内的移位寄存器的标记的布置进行说明的图。图2是表示上述实施方式中液晶显示装置的整体结构的框图。图3是用于说明上述实施方式中栅极驱动器的结构的框图。图4是表示上述实施方式中栅极驱动器内的移位寄存器的结构的框图。图5是表示上述实施方式中移位寄存器所包括的双稳电路的结构的电路图。图6是用于对上述实施方式中栅极驱动器的布置进行说明的图。图7是用于说明上述实施方式中栅极驱动器的动作的时序图。图8是用于说明上述实施方式中栅极驱动器的动作的时序图。图9是用于说明上述实施方式中双稳电路的动作的时序图。图10A-F是用于对上述实施方式中使用构成栅极电极的金属形成的标记的制造方法进行说明的图。图IlA-G是用于对上述实施方式中使用构成源极电极、漏极电极的金属形成的标记的制造方法进行说明的图。
图12是用于对上述实施方式的第一变形例进行说明的图。图13是用于对接触部件的结构进行说明的图。图14是用于对上述实施方式的第二变形例的标记的布置进行说明的图。图15是用于对上述实施方式的第三变形例的标记的布置进行说明的图。图16是用于对上述实施方式的第四变形例的标记的布置进行说明的图。图17是用于对上述实施方式的第五变形例的标记的布置进行说明的图。图18是用于对上述实施方式的第六变形例的标记的布置进行说明的图。图19是表示移位寄存器内的各双稳电路从主干配线接收所有时钟信号的栅极驱动器的结构的框图。图20是表示在显示部的两侧配置有栅极驱动器的结构的框图。图21是表示包括用于生成置位信号和复位信号的薄膜晶体管的双稳电路的结构的电路图。图22是表示图19所示的栅极驱动器的结构的变形例的结构的框图。图23是表示图20所示的栅极驱动器的结构的变形例的结构的框图。
具体实施例方式以下,参照附图对本发明的实施方式进行说明。<1.整体结构和动作>图2是表示本发明的一个实施方式的有源矩阵型液晶显示装置的整体结构的框图。如图2所示,该液晶显示装置包括电源100、DC/DC转换器110、显示控制电路200、源极驱动器(视频信号线驱动电路)300、栅极驱动器(扫描信号线驱动电路)400、共用电极驱动电路500和显示部600。另外,在本实施方式中,栅极驱动器400和显示部600形成在同一基板上。即,本实施方式的栅极驱动器400为“单片栅极驱动器”。在显示部600包括多个(j个)源极总线(视频信号线)SLl SLj ;多个(i个) 栅极总线(扫描信号线)GLl GLi ;以及和这些源极总线SLl SLj与栅极总线GLl GLi 的交叉点分别对应地设置的多个(iX j)个像素形成部。另外,以下,i =加。上述多个像素形成部呈矩阵状配置而构成像素阵列。各像素形成部包括作为开关元件的薄膜晶体管(TFT) 60,该薄膜晶体管60的栅极端子与通过对应的交叉点的栅极总线连接,并且源极端子与通过该交叉点的源极总线连接;与该薄膜晶体管60的漏极端子连接的像素电极;在上述多个像素形成部共用地设置的作为对置电极的共用电极Ec ;在上述多个像素形成部共用地设置、被夹持在像素电极与共用电极Ec之间的液晶层。而且,利用由像素电极和共用电极Ec形成的液晶电容构成像素电极电容Cp。另外,通常,为了在像素电极Cp可靠地保持电压而与液晶电容并联地设置辅助电容,但是因为辅助电容与本发明没有直接关系,所以省略其说明和图示。电源100对DC/DC转换器110、显示控制电路200和共用电极驱动电路500供给规定的电源电压。DC/DC转换器110根据电源电压生成用于使源极驱动器300和栅极驱动器 400动作的规定的直流电压,将其供给到源极驱动器300和栅极驱动器400。共用电极驱动电路500对共用电极Ec供给规定的电位Vcom。显示控制电路200接收从外部发送来的图像信号DAT以及水平同步信号和/或垂直同步信号等定时信号组TG,输出数字视频信号DV和用于控制显示部600的图像显示的源极开始脉冲信号SSP、源极时钟信号SCK、锁存选通信号LS、第一栅极开始脉冲信号GSP_ 0、第二栅极开始脉冲信号GSP_E、第一栅极结束脉冲信号GEP_0、第二栅极结束脉冲信号 GEP_E和栅极时钟信号GCK。另外,在本实施方式中,栅极时钟信号GCK包括四相的时钟信号CKl (以下称为“第一栅极时钟信号” )、CKlB (以下称为“第二栅极时钟信号”)、CK2 (以下称为“第三栅极时钟信号”)和CK2B(以下称为“第四栅极时钟信号”)。栅极驱动器300接收从显示控制电路200输出的数字视频信号DV、源极开始脉冲信号SSP、源极时钟信号SCK和锁存选通信号LS,对源极总线SLl SLj施加驱动用视频信号 S(I) -S(J)0栅极驱动器400根据从显示控制电路200输出的第一栅极开始脉冲信号GSP_0、 第二栅极开始脉冲信号GSP_E、第一栅极结束脉冲信号GEP_0、第二栅极结束脉冲信号GEP_ E和栅极时钟信号GCK,以一个垂直扫描期间为周期,重复地将有效(有源)的扫描信号 Gout(I) Gout(i)依次施加到栅极总线GLl GLi。另外,对该栅极驱动器400的详细说明在之后进行。这样,通过对各源极总线SLl SLj施加驱动用视频信号S(I) S(j),对各栅极总线GLl GLi施加扫描信号Gout (1) Gout (i),由此在显示部600显示基于从外部发送来的图像信号DAT的图像。<2.栅极驱动器的结构〉<2. 1栅极驱动器的概略结构>接着,对本实施方式的栅极驱动器400的结构进行说明。如图3所示,栅极驱动器 400包括多个级的移位寄存器410。在显示部600中形成有i行Xj列的像素矩阵时,以与这些像素矩阵的各行1对1地对应的方式设置有移位寄存器410的各级。此外,移位寄存器410的各级为双稳电路,该双稳电路在各时刻为两个状态(第一状态和第二状态)中的任一个状态,输出表示该状态的信号(以下称为“状态信号”)。这样,移位寄存器410包括 i ( = 2a)个双稳电路。图4是表示栅极驱动器400内的移位寄存器410的结构的框图。如上所述,该移位寄存器410包括加个双稳电路。在各双稳电路设置有用于接收四相的时钟信号CKA(以下称为“第一时钟”)、CKB (以下称为“第二时钟”)、CKC (以下称为“第三时钟”)和CKD (以下称为“第四时钟”)的输入端子、用于接收置位信号S的输入端子、用于接收复位信号R的输入端子、用于接收清除信号CLR的输入端子、用于接收低电位的直流电压VSS的输入端子和用于输出状态信号Q的输出端子。在图4,在形成有加个双稳电路的区域的左方形成有栅极时钟信号GCK(第一栅极时钟信号CK1、第二栅极时钟信号CK1B、第三栅极时钟信号CK2和第四栅极时钟信号CK2B) 用的主干配线、低电位的直流电压VSS用的主干配线和清除信号CLR用的主干配线。即,这些主干配线配置在以移位寄存器410为基准与显示部600相反的一侧的区域。<2. 2双稳电路的结构〉图5是表示移位寄存器410所包括的双稳电路的结构(移位寄存器410的一个级的结构)的电路图。如图5所示,该双稳电路包括10个薄膜晶体管MA、MB、MI、MF、MJ、MK、 ME、ML、丽和MD以及电容器CAPl。此外,该双稳电路包括接收第一时钟CKA的输入端子、接收第二时钟CKB的输入端子、接收第三时钟CKC的输入端子、接收第四时钟CKD的输入端子、接收置位信号S的输入端子、接收复位信号R的输入端子、接收清除信号CLR的输入端子和输出状态信号Qn的输出端子。薄膜晶体管MB的源极端子、薄膜晶体管MA的漏极端子、薄膜晶体管MJ的栅极端子、薄膜晶体管ME的漏极端子、薄膜晶体管ML的漏极端子、薄膜晶体管MI的栅极端子和电容器CAPl的一端相互连接。另外,为了便于说明,将这些相互连接的区域(配线)称为“第一节点”,标注附图记号附。薄膜晶体管MJ的漏极端子、薄膜晶体管MK的漏极端子、薄膜晶体管MF的源极端子和薄膜晶体管ME的栅极端子相互连接。另外,为了便于说明,将这些相互连接的区域(配线)称为“第二节点”,标注附图记号N2。接着,对各构成要素的该双稳电路的功能进行说明。薄膜晶体管MA在清除信号为高电平时使第一节点W的电位为低电平。薄膜晶体管MB在置位信号S为高电平时使第一节点m的电位为高电平。薄膜晶体管MI在第一节点m的电位为高电平时将第一时钟CKA 的电位供给到输出端子。薄膜晶体管MF在第三时钟CKC为高电平时使第二节点N2的电位为高电平。薄膜晶体管MJ在第一节点m的电位为高电平时使第二节点N2的电位为低电平。 在与该双稳电路的输出端子连接的栅极总线被选择的期间(以下称为“选择期间”)中如果第二节点N2成为高电平、薄膜晶体管ME成为导通状态,则第一节点m的电位下降,薄膜晶体管MI成为断开状态。为了防止这样的现象而设置有薄膜晶体管MJ。薄膜晶体管MK在第四时钟CKD为高电平时使第二节点N2的电位为低电平。假如未设置薄膜晶体管MK,则在选择期间以外的期间中,第二节点N2的电位总为高电平,在薄膜晶体管ME,被持续施加偏压电压。如果这样,则薄膜晶体管ME的阈值电压上升,薄膜晶体管ME变得不能作为开关充分地发挥作用。为了防止该现象而设置有薄膜晶体管MK。薄膜晶体管ME在第二节点N2的电位为高电平时使第一节点m的电位为低电平。 薄膜晶体管ML在复位信号R为高电平时使第一节点m的电位为低电平。薄膜晶体管丽在复位信号R为高电平时使输出端子的电位为低电平。薄膜晶体管MD在第二时钟CKB为高电平时使输出端子的电位为低电平。电容器CAPl作为用于在与该双稳电路的输出端子连接的栅极总线被选择的期间中将第一节点W的电位维持为高电平的补偿电容发挥作用。<2. 3栅极驱动器的布置>图6是用于对本实施方式的栅极驱动器400的布置进行说明的图。在图6,当着眼于第2η级(η为正整数)的双稳电路时,被供给至该双稳电路的四个时钟信号中的第一时钟CKA和第二时钟CKB从时钟信号用主干配线供给,应该被供给至薄膜晶体管MF的第三时钟CKC从第2η+1级双稳电路供给,应该被供给至薄膜晶体管MK的第四时钟CKD从第2η_1 级供给。为了实现这样的方式,用于对第2η级双稳电路内的薄膜晶体管MF供给第三时钟 CKC的配线411,经由第2η+1级双稳电路内的接触部件CT,与用于从主干配线对第2η+1级双稳电路供给第二时钟CKB的配线412连接。此外,用于对第2η级双稳电路内的薄膜晶体管MK供给第四时钟CKD的配线413,经由第2η-1级双稳电路内的接触部件CT,与用于从主干配线对第2η-1级双稳电路供给第二时钟CKB的配线414连接。进一步,经由第2η级双稳电路内的接触部件CT,配线415、配线416和配线417相互连接,其中,该配线415用于从主干配线对第2η级双稳电路供给第二时钟CKB,该配线 416用于将第2η级双稳电路的第二时钟CKB作为第2η_1级双稳电路的第三时钟CKC供给至第2η-1级双稳电路内的薄膜晶体管MF,该配线417用于将第2η级双稳电路的第二时钟 CKB作为第2η+1级双稳电路的第四时钟CKD供给至第2η+1级双稳电路内的薄膜晶体管ΜΚ。 另外,在以下,将如图6中的配线411、413、416和417那样连接移位寄存器410的不同的级 (双稳电路)彼此的配线称为“级间连接配线”。如上所述,在本实施方式中,被供给至各双稳电路的四个时钟信号中,仅第一时钟 CKA和第二时钟CKB从主干配线供给,第三时钟CKC和第四时钟CKD从后一级或前一级经由级间连接配线供给。不过,如图4所示,在本实施方式中,在第一级双稳电路,第四时钟CKD 也从主干配线供给,在第i ( = 2a)级双稳电路,第三时钟CKC也从主干配线供给。<3.栅极驱动器和双稳电路的动作>参照图4、图7和图8对本实施方式的栅极驱动器400的动作进行说明。在该移位寄存器410,被供给四相的时钟信号(第一栅极时钟信号CK1、第二栅极时钟信号CK1B、第三栅极时钟信号CK2和第四栅极时钟信号CK2B)、第一栅极开始脉冲信号GSP_0、第二栅极开始脉冲信号GSP_E、第一栅极结束脉冲信号GEP_0和第二栅极结束脉冲信号GEP_E、低电位直流电压VSS和清除信号CLR。如图7所示,第一栅极时钟信号CKl与第二栅极时钟信号CKlB相位偏离180度 (相当于一个水平扫描期间的期间),第三栅极时钟信号CK2与第四栅极时钟信号CK2B相位偏离180度。此外,第三栅极时钟信号CK2,与第一栅极时钟信号CKl相比,相位迟90度。 这些第一栅极时钟信号 第四栅极时钟信号CK1、CKB1、CK2和CK2B均为每隔一个水平扫描期间成为高电平(H电平)的状态。被供给到移位寄存器410的各级(双稳电路)的输入端子的信号如下所示那样变化。低电位的直流电压VSS和清除信号CLR被共同供给至所有的级。在第一级,供给第一栅极时钟信号CKl作为第一时钟CKA,供给第二栅极时钟信号CKlB作为第二时钟CKB,供给从第二级输出的第二时钟CKB作为第三时钟CKC,供给第三栅极时钟信号CK2作为第四时钟 CKD0在第二级,供给第三栅极时钟信号CK2作为第一时钟CKA,供给第四栅极时钟信号CK2B 作为第二时钟CKB,供给从第三级输出的第二时钟CKB作为第三时钟CKC,供给从第一级输出的第二时钟信号CKB作为第四时钟CKD。在第三级,供给第二栅极时钟信号CKlB作为第一时钟CKA,供给第一栅极时钟信号CKl作为第二时钟CKB,供给从第四级输出的第二时钟信号CKB作为第三时钟CKC,供给从第二级输出的第二时钟信号CKB作为第四时钟CKD。在第四级,供给第四栅极时钟信号CK2B作为第一时钟CKA,供给第三栅极时钟信号CK2作为第二时钟CKB,供给从第五级输出的第二时钟CKB作为第三时钟CKC,供给从第三级输出的第二时钟信号CKB作为第四时钟CKD。在第五级,供给第一栅极时钟信号CKl作为第一时钟 CKA,供给第二栅极时钟信号CKlB作为第二时钟CKB,供给从第六级输出的第二时钟CKB作为第三时钟CKC,供给从第四级输出的第二时钟信号CKB作为第四时钟CKD。在从第六级至第Qa-I)级,与从上述第二级至第五级的结构同样的结构被按每四级重复进行。在第加级,供给第三栅极时钟信号CK2作为第一时钟CKA,供给第四栅极时钟信号CK2B作为第二时钟CKB,供给第一栅极时钟信号CKl作为第三时钟CKC,供给从第Qa-I)级输出的第二时钟 CKB作为第四时钟CKD。
此外,在第一级,供给第一栅极开始脉冲信号GSP_0作为置位信号S,供给从第三级输出的状态信号Q作为复位信号R。在第二级,供给第二栅极开始脉冲信号GSP_E作为置位信号S,供给从第四级输出的状态信号Q作为复位信号R。在第三 第Oa-2)级,供给从前二级输出的状态信号Q作为置位信号S,供给从后二级输出的状态信号Q作为复位信号R。在第Oa-I)级,供给从第级输出的状态信号Q作为置位信号S,供给第一栅极开始脉冲信号GEP_0作为复位信号R。在第加级,供给从第OaD级输出的状态信号Q 作为置位信号S,供给第二栅极开始脉冲信号GEP_E作为复位信号R。在该移位寄存器410的第一级供给作为时钟信号S的第一栅极开始脉冲信号GSP_ 0,在第二级供给作为置位信号S的第二栅极开始脉冲信号GSP_E,根据上述第一 第四栅极时钟信号CKl、CKBl、CK2和CK2B,第一栅极开始脉冲信号GSP_0或第二栅极开始脉冲信号GSP_E所包含的脉冲(该脉冲被包含在从各级输出的状态信号Q)从第一级起向第加级依次被转送。然后,与该脉冲的转送相应地,从各级输出的状态信号Q依次成为高电平。然后,这些从各级输出的状态信号Q作为扫描信号Gout(I) Gout (i)被供给至各栅极总线 GLl GLi。由此,如图8所示,每一个水平扫描期间依次成为高电平的扫描信号被供给至显示部600内的栅极总线。参照图5和图9对本实施方式的双稳电路的动作进行说明。该液晶显示装置的动作中,在双稳电路,被供给图9所示那样的波形的第一 第四时钟CKA CKD。当到达时刻 tO时,置位信号S的脉冲被供给至双稳电路。因为薄膜晶体管MB成为二极管连接,所以根据该置位信号S的脉冲,to ti期间中,第一节点m被预充电。该期间中,因为薄膜晶体管MJ成为导通状态,所以第二节点N2的电位成为低电平。此外,该期间中,复位信号R成为低电平。由此,薄膜晶体管ME和薄膜晶体管ML成为断开状态,通过预充电而上升的第一节点m的电位在to tl期间中不下降。当到达时刻tl时,第一时钟CKA从低电平变化为高电平。另外,第一时钟CKA从主干配线被供给至双稳电路。此处,在薄膜晶体管MI的源极端子,被供给第一时钟CKA,此夕卜,在薄膜晶体管MI的栅极-源极间存在寄生电容(未图示)。因此,随着薄膜晶体管MI 的源极电位的上升,第一节点W的电位也上升(第一节点W被引导(bootstrap))。其结果是,薄膜晶体管MI成为导通状态。因为第一时钟CKA为高电平的状态被维持至时刻t2 为止,所以tl t2期间中,状态信号Qn成为高电平。由此,与输出该高电平的状态信号Qn 的双稳电路连接的栅极总线成为选择状态,在与该栅极总线对应的行的像素形成部,对像素电容Cp进行视频信号的写入。另外,tl t2期间中,与tO tl期间同样,薄膜晶体管 ME和薄膜晶体管ML成为断开状态。因此,tl t2期间中,第一节点附的电位不下降。当到达时刻t2时,第一时钟CKA从高电平变化为低电平。此外,第二时钟CKB从低电平变化为高电平。另外,第一时钟CKA和第二时钟CKB从主干配线被供给至双稳电路。 进一步,复位信号R从低电平变化为高电平。由此,薄膜晶体管MD、ML和MN成为导通状态。 由于薄膜晶体管MD和薄膜晶体管丽成为导通状态,状态信号Qn的电位下降至低电平。此夕卜,由于薄膜晶体管ML成为导通状态,第一节点m的电位下降至低电平。<4.关于双稳电路的标记(记号)>在本实施方式中,在构成移位寄存器410的各双稳电路设置有标记(记号)。参照图1对此进行说明。如上所述,本实施方式的移位寄存器410根据四相的时钟信号进行动作。此外,作为第一时钟CKA被供给至移位寄存器410的各级(各双稳电路)的栅极时钟信号GCK,在第一级为第一栅极时钟信号CK1,在第二级为第三栅极时钟信号CK2,在第三级为第二栅极时钟信号CK1B,在第四级为第四栅极时钟信号CK2B。在第五级之后,从与从第一级至第四级同样的时钟信号按每四级被供给至各级。这样,在相当于栅极时钟信号GCK 的一个周期的期间中,与连续四级的双稳电路的输出端子分别连接的四个栅极总线被逐个依次选择。因此,在本实施方式中,将在移位寄存器410中连续地配置的四个双稳电路作为一个组对待。当着眼于由图1中以附图记号Ql Q4表示的四个双稳电路构成的组时,在双稳电路Ql形成有由一个俯视时为圆形的构造物构成的标记421,在双稳电路Q2形成有由两个俯视时为圆形的构造物构成的标记422,在双稳电路Q3形成有由三个俯视时为圆形的构造物构成的标记423,在双稳电路Q4形成有由四个俯视时为圆形的构造物构成的标记424。 另外,这些标记421 4M在各双稳电路Ql Q4的接触部件CT的附近形成。在双稳电路Ql的前一级之前的双稳电路和双稳电路Q4的后一级之后的双稳电路,也对各双稳电路施加同样的标记。即,在各组内的第一级形成有由一个俯视时为圆形的构造物构成的标记 421,在各组内的第二级形成有由两个俯视时为圆形的构造物构成的标记422,在各组中的第三级形成有由三个俯视时为圆形的构造物构成的标记423,在各组中的第四级形成有由四个俯视时为圆形的构造物构成的标记424。接着,对上述标记的制造方法进行说明。在本实施方式中,标记由构成薄膜晶体管的栅极电极的金属或构成源极电极、漏极电极的金属实现。因此,以下对假定在玻璃基板上形成包括三个构造物的标记时的顺序进行说明。首先,对利用构成栅极电极的金属形成标记的情况下的顺序进行说明。首先,利用溅射法,如图10(A)所示那样在玻璃基板710上形成以铬(Cr)、钼(Mo)、钽(Ta)、钛(Ti)、 铝(Al)等为材料的金属膜720。接着,如图10(B)所示,在金属膜720上涂敷以紫外线感光的抗蚀剂730。然后,以高温烤灼抗蚀剂730,使其固化。接着,如图10(C)所示,通过描绘有相当于标记的图案的掩模740,对玻璃基板710照射紫外线。由此,与未描绘图案的位置对应的部分的抗蚀剂730变软。然后,通过显影,如图10(D)所示,除去变软的抗蚀剂730。 接着,再次以高温烤灼抗蚀剂730,使其固化。然后,通过进行湿蚀刻或干蚀刻,如图10(E) 所示那样除去金属膜720的不需要的部分。然后,如图10(F)所示,使用剥离液剥离抗蚀剂 730。如上所述,在玻璃基板710上形成包含构成栅极电极的金属的标记。接着,对利用构成源极电极、漏极电极的金属形成标记的情况下的顺序进行说明。 另外,此处,如图Il(A)所示,在玻璃基板810上已经叠层有栅极电极820、栅极绝缘膜830 和半导体层840。得到图11㈧所示的状态的基板之后,利用与图10⑶ 图10(F)所示的方法同样的方法(光刻法)除去半导体层840中的包括应该形成标记的区域的规定部分。 由此得到图Il(B)所示的状态的基板。然后,利用溅射法,如图Il(C)所示那样在栅极绝缘膜830上和半导体层840上以铬(Cr)、钼(Mo)、钽(Ta)、钛(Ti)、铝(Al)等为材料形成金属膜850。接着,如图Il(D)所示,在金属膜850上涂敷以紫外线感光的抗蚀剂860。然后,以高温烤灼抗蚀剂860,使其固化。接着,如图Il(E)所示,通过描绘有相当于源极电极、漏极电极的图案和相当于标记的图案的掩模870,对玻璃基板810照射紫外线。由此,与未描绘图案的部位对应的部分的抗蚀剂860变软。然后,通过显影,如图Il(F)所示,除去变软的抗蚀剂860。接着,再次以高温烤灼抗蚀剂860,使其固化。然后,通过进行湿蚀刻或干蚀刻除去金属膜850的不需要的部分。其后,使用剥离液剥离抗蚀剂860。由此,如图Il(G)所示,在玻璃基板810上,形成包含构成源极电极、漏极电极的金属的标记。另外,在图11(G), 标记由附图记号850a表示,源极电极、漏极电极由附图记号850b表示。<5.效果〉根据本实施方式,对构成栅极驱动器400内的移位寄存器410的各双稳电路施加标记421 424。详细而言,在本实施方式的移位寄存器410根据四相的时钟信号进行动作时,移位寄存器410内的双稳电路以每四级形成为组、每四级出现相同种类的标记的方式, 在各组所包括的四级双稳电路分别形成有包括各自不同数量的俯视时为圆形的构造物的标记。因此,当在面板的制造阶段在移位寄存器410发生某些不良时,例如能够容易地把握四个时钟信号被如何供给至发生该不良的双稳电路等。由此,与现有技术相比,移位寄存器的检查变得容易。其结果是,即使在面板的制造阶段在移位寄存器410发生不良也容易进行该不良的修复,从而面板的成品率升高。然而,在将用于从主干配线对双稳电路供给时钟信号的配线与级间连接配线电连接的接触部件CT的附近,不细密地填充配置电路元件、未有效地使用基板上的区域的情况很多。关于这一点,根据本实施方式,如图1所示,在各双稳电路的接触部件CT的附近形成有标记421 424。由此,通过构成标记421 424的俯视时为圆形的构造物,基板上的区域被有效地使用,能够不增大边框地在移位寄存器410的各级形成记号。<6.变形例〉以下,对上述实施方式的各种变形例进行说明。<6.1关于标记的形状〉<6. 1.1 第一变形例〉在上述实施方式中,对构成标记的构造物的形状采用圆形,但是本发明并不仅限于此。也可以利用成为俯视时如图12所例示那样的形状的构造物构成标记。S卩,标记的形状没有任何限定。<6. 2关于接触部件的结构〉在上述实施方式中,当着眼于图6的第2η级的双稳电路时,为如下情形由一个接触部件CT实现用于连接用于从主干配线对第2η级双稳电路供给第二时钟CKB的配线415 与用于将第2η级双稳电路的第二时钟CKB作为第三时钟CKC供给至第2η_1级双稳电路的配线416的接触部件;和用于连接用于从主干配线对第2η级双稳电路供给第二时钟CKB的配线415与用于将第2η级双稳电路的第二时钟CKB作为第四时钟CKD供给至第2η+1级双稳电路的配线417的接触部件。但是,也可以为如下结构,即,如图13所示,用于连接配线 415与配线416的接触部件CTl与用于连接配线415与配线417的接触部件CT2为不同的接触部件,这些接触部件CTl、CT2以相互电连接的方式相邻配置。在由包括这样的结构的接触部件CTl、CT2的多个双稳电路构成的移位寄存器410,例如也可以如图14或图15所示那样构成上述标记。另外,在图14、图15省略级间连接配线。<6. 2.1 第二变形例〉图14是用于对上述实施方式的第二变形例的标记的布置进行说明的图。在本变形例中,在各组所包括的四个级的双稳电路,分别由不同形状的构造物构成标记。具体而言,在各组内的第一级形成由俯视时为长方形状的构造物构成的标记431,在各组内的第二级形成由俯视时为圆形的构造物构成的标记432,在各组内的第三级形成由俯视时为菱形的构造物构成的标记433,在各组中的第四级形成由俯视时为三角形的构造物构成的标记 434。另外,这些各构造物的形状,能够采用图12所示的形状等各种形状。<6. 2. 2第三变形例〉图15是用于对上述实施方式的第三变形例的标记的布置进行说明的图。在本变形例中,通过以接触部件CT1、CT2为基准时的俯视时为长方形状的构造物的配置位置和设置在接触部件CT1、CT2附近的俯视时为长方形状的构造物的数量来实现标记。具体而言, 在各组内的第一级,通过设置在俯视时的接触部件CTl的上方的一个俯视时为长方形状的构造物来实现标记441,在各组内的第二级,通过设置在俯视时的接触部件CTl的下方的一个俯视时为长方形状的构造物来实现标记442,在各组内的第三级,通过设置在俯视时的接触部件CT1、C2的上方的两个俯视时为长方形状的构造物来实现标记443。但是,在各组中的第四级未设置俯视时为长方形状的构造物。即,在各组内的第四级,在接触部件CT1、CT2 的附近俯视时为长方形状的构造物一个也没有设置即为标记444。<6. 3关于级间连接配线的结构〉在上述实施方式中,级间连接配线将彼此相邻的级(双稳电路)彼此连接。但是, 也可以为如下结构彼此相邻的奇数级彼此或彼此相邻的偶数级彼此由级间连接配线连接。在这样的结构的移位寄存器410,例如也可以如图16 图18所示那样构成上述标记。<6. 3.1第四变形例〉图16是用于对上述实施方式的第四变形例的标记的布置进行说明的图。在本变形例中,与上述实施方式同样,在各组所包括的四个级的双稳电路,分别形成由不同数量的俯视时为圆形的构造物构成的标记。具体而言,在各组内的第一级形成由一个俯视时为圆形的构造物构成的标记451,在各组内的第二级形成由两个俯视时为圆形的构造物构成的标记452,在各组内的第三级形成由三个俯视时为圆形的构造物构成的标记453,在各组内的第四级形成由四个俯视时为圆形的构造物构成的标记454。构成这些标记451 454的俯视时为圆形的构造物均设置在俯视时的接触部件CT的下方。<6. 3. 2第五变形例〉图17是用于对上述实施方式的第五变形例的标记的布置进行说明的图。在本变形例中,通过在相邻的两个级间连接配线之间的区域形成的俯视时为圆形的构造物来实现标记。具体而言,在各组中的第一级,通过设置在连接第一级与其前二级的级间连接配线 490和连接第一级的前一级与第二级的级间连接配线491之间的区域的一个俯视时为长方形状的构造物来实现标记461。在各组中的第二级,通过设置在连接第二级与其前二级的级间连接配线491和连接第一级与第三级的级间连接配线492之间的区域的两个俯视时为长方形状的构造物来实现标记462。在各组中的第三级,通过设置在连接第一级与第三级的级间连接配线492和连接第二级与第四级的级间连接配线493之间的区域的三个俯视时为长方形状的构造物来实现标记463。在各组中的第四级,通过设置在连接第二级与第四级的级间连接配线493和连接第三级与第四级的级间连接配线494之间的区域的四个俯视时为长方形状的构造物来实现标记464。然而,在形成级间连接配线的区域的附近,不细密地填充配置电路元件、未有效地使用基板上的区域的情况很多。因此,通过如本实施例那样在相邻的两个级间连接配线之间的区域设置俯视时为圆形等的构造物,能够不增大边框地在移位寄存器410的各级形成记号。<6. 3. 3第六变形例〉图18是用于对上述实施方式的第六变形例的标记的布置进行说明的图。在本变形例中,仅在移位寄存器410的第偶数级设置有一个俯视时为圆形的构造物。即,在本实施例中,通过俯视时为圆形的构造物的有无来进行第奇数级和第偶数级的区别。这样,根据本变形例,能够实现具备能够以简单的结构进行第奇数级和第偶数级的区别的移位寄存器 410的栅极驱动器400。<7.其它〉在上述实施方式中,以移位寄存器410根据四相的时钟信号动作为例进行了说明,但是本发明并不仅限于此。在根据k相(k为正整数)的时钟信号动作的移位寄存器 410,以k级为一个组,对各组所包括的k个双稳电路分别施加不同种类的标记,且按每k级出现相同种类的标记即可。此外,在上述实施方式中,标记利用构成薄膜晶体管的栅极电极的金属或构成源极电极、漏极电极的金属来实现,但是本发明并不仅限于此。例如也可以通过利用墨液对电路基板进行着色来实现标记。进一步,在图19所示那样移位寄存器内的双稳电路从主干配线接收所有时钟信号的结构或图20所示那样在显示部600的两侧配置有栅极驱动器的结构中,也能够与上述实施方式同样地应用本发明。此外,在上述实施方式中,从各双稳电路输出的状态信号Q成为其他双稳电路的置位信号S和复位信号R,但是本发明并不仅限于此。例如,也可以如图21所示那样,在双稳电路内具备用于生成置位信号S和复位信号R的薄膜晶体管MG。在图21所示的结构中, 来自与某个双稳电路内的薄膜晶体管MG的源极端子连接的输出端子的输出信号Z成为其他双稳电路的时钟信号S和复位信号R。本结构在像素电路部的负荷变大的大型面板中采用时效果好。其理由如下。在大型面板中,由于像素电路部的负荷大,导致在状态信号Q产生波形变钝。因此,当状态信号Q作为置位信号S或复位信号R使用时,能够产生移位寄存器的动作异常。关于这一点,根据图21所示的结构,能够通过未与像素电路部连接的配线, 将从某个双稳电路输出的输出信号Z作为置位信号S和复位信号R供给至其他双稳电路。 因此,在大型面板中,也不会产生由波形变钝引起的移位寄存器的动作异常。另外,在采用本结构的情况下,例如,图19所示的栅极驱动器的结构成为图22所示那样的结构,图20所示的栅极驱动器的结构成为图23所示那样的结构。进一步,在上述实施方式中,以液晶显示装置为例进行了说明,但是本发明并不仅限于此。在有机EUElectro Luminescence 电致发光)等其它显示装置中也能够应用本发明。附图记号的说明200 显示控制电路300源极驱动器(视频信号线驱动电路)400栅极驱动器(扫描信号线驱动电路)
410移位寄存器411、413、416、417、491 494 级间连接配线421 424、431 434、441 444、451 454、461 464、标记(记号)600 显示部CT、CT1、CT2 接触部件
权利要求
1.一种扫描信号线驱动电路,其特征在于所述扫描信号线驱动电路是对配置在显示部的多个扫描信号线进行驱动的、显示装置的扫描信号线驱动电路,所述扫描信号线驱动电路包括用于驱动所述多个扫描信号线的移位寄存器,该移位寄存器包含多个级,根据被供给至各级的多个时钟信号,使被供给至初级的脉冲从初级向最终级依次移动,所述移位寄存器按每连续的k级形成为组,在所述移位寄存器的各组所包括的k个级,分别设置有不同种类的记号, 所述记号按所述移位寄存器的每k级为相同种类。
2.如权利要求1所述的扫描信号线驱动电路,其特征在于还包括时钟信号用主干配线,该时钟信号用主干配线包括作为所述多个时钟信号传输 k个时钟信号的多个信号线,所述移位寄存器的各级根据所述k个时钟信号进行动作。
3.如权利要求2所述的扫描信号线驱动电路,其特征在于 所述移位寄存器的各级包括级间连接配线,其用于从与该各级不同的级接收从所述时钟信号用主干配线接收的时钟信号以外的时钟信号;和接触部件,其将在该各级形成的配线与所述级间连接配线电连接, 在所述移位寄存器的各级,所述记号设置在所述级间连接配线的附近。
4.如权利要求2所述的扫描信号线驱动电路,其特征在于 所述移位寄存器的各级包括级间连接配线,其用于从与该各级不同的级接收从所述时钟信号用主干配线接收的时钟信号以外的时钟信号;和接触部件,其将在该各级形成的配线与所述级间连接配线电连接, 在所述移位寄存器的各级,所述记号设置在所述接触部件的附近。
5.如权利要求4所述的扫描信号线驱动电路,其特征在于以所述接触部件为基准时的所述记号的位置在所述移位寄存器的各组所包括的k个级各自不同。
6.如权利要求1所述的扫描信号线驱动电路,其特征在于所述记号的形状在所述移位寄存器的各组所包括的k个级各自不同。
7.如权利要求1所述的扫描信号线驱动电路,其特征在于在所述移位寄存器的各组所包括的k个级,作为所述记号设置有各自不同的数量的规定的构造物,所述构造物按所述移位寄存器的每k级为相等的数量。
8.如权利要求1所述的扫描信号线驱动电路,其特征在于 所述k为2或4。
9.如权利要求1所述的扫描信号线驱动电路,其特征在于 所述移位寄存器的各级包括薄膜晶体管,所述记号包含与构成所述薄膜晶体管的栅极电极的金属相同的金属或与构成所述薄膜晶体管的源极电极和漏极电极的金属相同的金属。
10.如权利要求1所述的扫描信号线驱动电路,其特征在于 所述扫描信号线驱动电路与所述显示部形成在同一基板上。
11.一种显示装置,其特征在于包括所述显示部,并具备权利要求1至10中任一项所述的扫描信号线驱动电路。
全文摘要
实现为了提高面板的成品率而具备能够容易地检查的移位寄存器的栅极驱动器。在包括根据四相的时钟信号进行动作的移位寄存器(410)的单片栅极驱动器,在该移位寄存器(410)的各级设置有用于从与该各级不同的级接收从时钟信号用的主干配线接收的时钟信号以外的时钟信号的级间连接配线;和连接在该各级形成的配线与级间连接配线的接触部件。移位寄存器(410),以按每连续的四级形成为组、按每四级出现相同种类的标记的方式,在各组所包括的四级双稳电路分别形成由不同的数量的俯视时为圆形的构造物构成的标记(421~424)。
文档编号G09F9/00GK102473365SQ20108003694
公开日2012年5月23日 申请日期2010年3月16日 优先权日2009年8月31日
发明者中沟正彦, 坂本真由子, 石井健一, 米丸政司 申请人:夏普株式会社

最新回复(0)