显示装置及其驱动方法

xiaoxiao2020-6-26  16

专利名称:显示装置及其驱动方法
技术领域
本发明涉及一种显示装置及其驱动方法。更具体地说,本发明涉及一种有机发光 二极管(OLED)显示器及其驱动方法。
背景技术
显示装置包括由以矩阵布置的多个像素构成的显示面板。显示面板包括沿行方向 形成的多条扫描线和沿列方向形成的多条数据线。多条扫描线和多条数据线彼此交叉。多 个像素中的每个像素由从相应的扫描线和数据线传输的扫描信号和数据信号来驱动。根据像素的驱动方案,将显示装置分为无源矩阵类型的发光显示装置和有源矩阵 类型的发光显示装置。其中,使单元像素选择性地发光的有源矩阵类型在分辨率、对比度和 操作速度方面是优异的,并且首先使用有源矩阵类型。显示装置用作为诸如个人计算机、移动电话、PDA等的便携式信息终端或者各种类 型的信息设备的监视器的显示装置。使用液晶面板的LCD、使用有机发光装置的有机发光显 示装置、使用等离子体面板的PDP等是已知的。近年来,已经开发出与阴极射线管相比重量 和体积均较小的各种发光显示装置,具体地说,具有优异的发射效率、亮度和视角以及快速 响应速度的有机发光显示装置已经备受公众关注。有机发光二极管(OLED)显示器分别将根据输入图像数据的电流提供到设置在显 示面板中的多个有机发光二极管(OLED),由此显示图像。在显示面板中,当产生划分显示区 域和非显示区域的时段时,与显示区域类似,与非显示区域对应的所有扫描线和数据线施 加有扫描信号和数据信号。这产生了不必要的功耗,从而增加了功耗。在该背景技术部分公开的上述信息仅是为了增进对本发明背景技术的理解,因此 它可能包含在这个国家对本领域的普通技术人员来说已知的、不构成现有技术的信息。

发明内容
本发明减小了功耗,并通过构造仅由PMOS晶体管制得的用于驱动显示装置的驱 动器而简化了工艺。根据本发明的显示装置包括显示单元,包括传输多个扫描信号的多条 扫描线、传输多个数据信号的多条数据线、传输多个发光信号的多条发光信号线和多个像 素,所述多个像素分别连接到所述多条扫描线、所述多条数据线和所述多条发光信号线;发 光驱动器,接收选择正常驱动模式和部分驱动模式中的一者的部分驱动选择信号、划分所 述显示单元的显示区域和非显示区域的区域选择信号、与垂直同步信号同步地产生的同步 信号、第一发光时钟信号以及与所述第一发光时钟信号具有预定的相位差的第二发光时钟 信号,以输出所述多个发光信号,其中,所述发光驱动器包括多个正常驱动器和多个部分驱 动器,所述多个正常驱动器分别连接到所述多条发光信号线中的与所述非显示区域对应的 多条第一发光信号线,在所述正常驱动模式下输出导通电压电平的多个发光信号,并在所 述部分驱动模式下输出截止电压电平的多个发光信号;所述多个部分驱动器分别连接到所 述多条发光信号线中的与所述显示区域对应的多条第二发光信号线,并根据所述区域选择
9信号输出所述导通电压电平的发光信号。所述多个正常驱动器包括第一正常驱动器,接收所述第一发光时钟信号、所述部 分驱动选择信号和第一输入信号,在所述部分驱动选择信号为第一电平时通过所述第一输 入信号而输入有第二发光时钟信号,并且根据所述第二发光时钟信号产生第一移位信号和 所述第一移位信号被反相的第一发光信号;第二正常驱动器,接收第二输入信号、所述部分 驱动选择信号和所述第二发光时钟信号,在所述部分驱动选择信号为所述第一电平时通过 所述第二输入信号而输入有所述第一发光时钟信号,并根据所述第一发光时钟信号产生第 二移位信号和所述第二移位信号被反相的第二发光信号。所述第一输入信号可以是从多个第二正常驱动器中的一个第二正常驱动器输出 的第二移位信号和同步信号之一,所述多个第二正常驱动器中的所述一个第二正常驱动器 比第一正常驱动器早且相邻于该第一正常驱动器。所述第二输入信号可以是从多个第一正 常驱动器中的一个第一正常驱动器输出的第一移位信号,所述多个第一正常驱动器中的所 述一个第一正常驱动器比第二正常驱动器早且相邻于该第二正常驱动器。所述第一正常驱 动器可以包括第一晶体管,包括输入有第一发光时钟信号的栅极端子和输入有所述第一 输入信号的漏极端子;第二晶体管,包括输入有所述部分驱动选择信号的栅极端子、输入有 第一电源电压的源极端子和连接到所述第一晶体管的源极端子的漏极端子;第三晶体管, 包括输入有所述第一发光时钟信号的栅极端子和输入有所述第一电源电压的源极端子;第 一电容器,包括连接到所述第二晶体管的漏极端子的一个端子和连接到所述第三晶体管的 漏极端子的另一端子;第四晶体管,包括连接到所述第一电容器的所述一个端子的栅极端 子、连接到所述第一电容器的所述另一端子的源极端子和输入有所述第二发光时钟信号的 漏极端子;第五晶体管,包括输入有所述部分驱动选择信号的栅极端子、连接到所述第一电 容器的所述另一端子的源极端子和输入有第二电源电压的漏极端子;第六晶体管,包括连 接到所述第一电容器的所述另一端子的栅极端子和输入有所述第一电源电压的源极端子; 第七晶体管,包括输入有所述第一发光时钟信号的栅极端子、连接到所述第六晶体管的漏 极端子的源极端子和输入有所述第二电源电压的漏极端子;第八晶体管,包括连接到所述 第六晶体管的漏极端子的栅极端子和输入有所述第一电源电压的源极端子;第九晶体管, 包括连接到所述第一电容器的所述另一端子的栅极端子、连接到所述第八晶体管的漏极端 子的源极端子和输入有所述第二电源电压的漏极端子;第十晶体管,包括连接到所述第八 晶体管的漏极端子的栅极端子和输入有所述第一电源电压的源极端子;第二电容器,包括 连接到所述第八晶体管的栅极端子的一个端子和连接到所述第十晶体管的漏极端子的另 一端子;第十一晶体管,包括连接到所述第二电容器的所述一个端子的栅极端子、连接到所 述第二电容器的所述另一端子的源极端子和输入有所述第二电源电压的漏极端子。所述第二正常驱动器可以包括第一晶体管,包括输入有所述第二发光时钟信号 的栅极端子和输入有所述第二输入信号的漏极端子;第二晶体管,包括输入有所述部分驱 动选择信号的栅极端子、输入有第一电源电压的源极端子和连接到所述第一晶体管的源极 端子的漏极端子;第三晶体管,包括输入有所述第二发光时钟信号的栅极端子和输入有所 述第一电源电压的源极端子;第一电容器,包括连接到所述第二晶体管的漏极端子的一个 端子和连接到所述第三晶体管的漏极端子的另一端子;第四晶体管,包括连接到所述第一 电容器的所述一个端子的栅极端子、连接到所述第一电容器的所述另一端子的源极端子和输入有所述第一发光时钟信号的漏极端子;第五晶体管,包括输入有所述部分驱动选择信 号的栅极端子、连接到所述第一电容器的所述另一端子的源极端子和输入有第二电源电压 的漏极端子;第六晶体管,包括连接到所述第一电容器的所述另一端子的栅极端子和输入 有所述第一电源电压的源极端子;第七晶体管,包括输入有所述第二发光时钟信号的栅极 端子、连接到所述第六晶体管的漏极端子的源极端子和输入有所述第二电源电压的漏极端 子;第八晶体管,包括连接到所述第六晶体管的漏极端子的栅极端子和输入有所述第一电 源电压的源极端子;第九晶体管,包括连接到所述第一电容器的所述另一端子的栅极端子、 连接到所述第八晶体管的漏极端子的源极端子和输入有所述第二电源电压的漏极端子;第 十晶体管,包括连接到所述第八晶体管的漏极端子的栅极端子和输入有所述第一电源电压 的源极端子;第二电容器,包括连接到所述第八晶体管的栅极端子的一个端子和连接到所 述第十晶体管的漏极端子的另一端子;第十一晶体管,包括连接到所述第二电容器的所述 一个端子的栅极端子、连接到所述第二电容器的所述另一端子的源极端子和输入有所述第 二电源电压的漏极端子。所述多个部分驱动器可以包括第一部分驱动器,接收所述第一发光时钟信号、所 述第二发光时钟信号、所述区域选择信号、所述区域选择信号的相位被反相的反相区域选 择信号、所述部分驱动选择信号和所述第二移位信号,并且当所述部分驱动选择信号为第 二电平时,所述第一部分驱动器根据所述区域选择信号产生具有第二电源电压的第一发光 信号;第二部分驱动器,接收所述第一发光时钟信号、所述第二发光时钟信号、所述区域选 择信号、所述反相区域选择信号和所述第一移位信号,并且根据所述区域选择信号产生具 有第二电源电压的第二发光信号。第一部分驱动器可以包括第一晶体管,包括输入有所述第一发光时钟信号的栅 极端子和输入有所述第一移位信号的源极端子;第二晶体管,包括输入有所述部分驱动选 择信号的栅极端子、输入有第一电源电压的源极端子和连接到所述第一晶体管的源极端子 的漏极端子;第三晶体管,包括输入有所述第一发光时钟信号的栅极端子和输入有所述第 一电源电压的源极端子;第一电容器,包括连接到所述第二晶体管的漏极端子的一个端子 和连接到所述第三晶体管的漏极端子的另一端子;第四晶体管,包括连接到所述第一电容 器的所述一个端子的栅极端子、连接到所述第一电容器的所述另一端子的源极端子和输入 有所述第二发光时钟信号的漏极端子;第五晶体管,包括输入有所述部分驱动选择信号的 栅极端子、连接到所述第一电容器的所述另一端子的源极端子和输入有所述第二电源电压 的漏极端子;第六晶体管,包括输入有所述反相区域选择信号的栅极端子和输入有所述第 一电源电压的源极端子;第七晶体管,包括连接到所述第一电容器的所述另一端子的栅极 端子和连接到所述第六晶体管的漏极端子的源极端子;第八晶体管,包括输入有所述区域 选择信号的栅极端子、连接到所述第七晶体管的漏极端子的源极端子和输入有所述第二电 源电压的漏极端子;第九晶体管,包括输入有所述第一发光时钟信号的栅极端子、连接到所 述第七晶体管的漏极端子的源极端子和输入有所述第二电源电压的漏极端子;第十晶体 管,包括连接到所述第七晶体管的漏极端子的栅极端子和输入有所述第一电源电压的源极 端子;第十一晶体管,包括连接到所述第一电容器的所述另一端子的栅极端子和连接到所 述第十晶体管的漏极端子的源极端子;第十二晶体管,包括输入有所述反相区域选择信号 的栅极端子、连接到所述第十一晶体管的漏极端子的源极端子和输入有所述第二电源电压的漏极端子;第十三晶体管,包括连接到所述第十二晶体管的漏极端子的栅极端子和输入 有所述第一电源电压的源极端子;第二电容器,包括连接到所述第十晶体管的栅极端子的 一个端子和连接到所述第十三晶体管的漏极端子的另一端子;第十四晶体管,包括连接到 所述第二电容器的所述一个端子的栅极端子、连接到所述第二电容器的所述另一端子的源 极端子和输入有所述第二电源电压的漏极端子。所述第二部分驱动器可以包括第一晶体管,包括输入有所述第二发光时钟信号 的栅极端子和输入有所述第二移位信号的漏极端子;第二晶体管,包括输入有所述部分驱 动选择信号的栅极端子、输入有第一电源电压的源极端子和连接到所述第一晶体管的源极 端子的漏极端子;第三晶体管,包括输入有所述第二发光时钟信号的栅极端子和输入有所 述第一电源电压的源极端子;第一电容器,包括连接到所述第二晶体管的漏极端子的一个 端子和连接到所述第三晶体管的漏极端子的另一端子;第四晶体管,包括连接到所述第一 电容器的所述一个端子的栅极端子、连接到所述第一电容器的所述另一端子的源极端子和 输入有所述第一发光时钟信号的漏极端子;第五晶体管,包括输入有所述部分驱动选择信 号的栅极端子、连接到所述第一电容器的所述另一端子的源极端子和输入有第二电源电压 的漏极端子;第六晶体管,包括输入有所述反相区域选择信号的栅极端子和输入有所述第 一电源电压的源极端子;第七晶体管,包括连接到所述第一电容器的所述另一端子的栅极 端子和连接到所述第六晶体管的漏极端子的源极端子;第八晶体管,包括输入有所述区域 选择信号的栅极端子、连接到所述第七晶体管的漏极端子的源极端子和输入有所述第二电 源电压的漏极端子;第九晶体管,包括输入有所述第二发光时钟信号的栅极端子、连接到所 述第七晶体管的漏极端子的源极端子和输入有所述第二电源电压的漏极端子;第十晶体 管,包括连接到所述第七晶体管的漏极端子的栅极端子和输入有所述第一电源电压的源极 端子;第十一晶体管,包括连接到所述第一电容器的所述另一端子的栅极端子和连接到所 述第十晶体管的漏极端子的源极端子;第十二晶体管,包括输入有所述反相区域选择信号 的栅极端子、连接到所述第十一晶体管的漏极端子的源极端子和输入有所述第二电源电压 的漏极端子;第十三晶体管,包括连接到所述第十晶体管的漏极端子的栅极端子和输入有 所述第一电源电压的源极端子;第二电容器,包括连接到所述第十晶体管的栅极端子的一 个端子和连接到所述第十三晶体管的漏极端子的另一端子;第十四晶体管,包括连接到所 述第二电容器的所述一个端子的栅极端子、连接到所述第二电容器的所述另一端子的源极 端子和输入有所述第二电源电压的漏极端子。在根据本发明的显示装置的驱动方法中,所述显示装置包括显示单元,所述显示 单元包括传输多个扫描信号的多条扫描线、传输多个数据信号的多条数据线、传输多个发 光信号的多条发光信号线和多个像素,所述多个像素分别连接到所述多条扫描线、所述多 条数据线和所述多条发光信号线,所述驱动方法包括接收选择正常驱动模式和部分驱动 模式中的一者的部分驱动选择信号、划分所述显示单元的显示区域和非显示区域的区域选 择信号、与垂直同步信号同步地产生的同步信号、第一发光时钟信号以及所述第一发光时 钟信号的相位被反相的第二发光时钟信号;在所述正常驱动模式下将导通电压电平的发光 信号传输到所述多条发光信号线中的与所述非显示区域对应的多条第一发光信号线和与 所述显示区域对应的多条第二发光信号线;在所述部分驱动模式下将截止电压电平的发光 信号传输到所述多条第一发光信号线,并将所述导通电压电平的发光信号传输到所述多条第二发光信号线。所述导通电压电平的发光信号的传输步骤可以包括当所述部分驱动选择信号为 所述第一电平时,通过所述同步信号接收所述第二发光时钟信号,并根据所述第二发光时 钟信号传输第一移位信号和使所述第一移位信号反相的第一发光信号;当所述部分驱动选 择信号为所述第一电平时,通过所述第一移位信号接收所述第一发光时钟信号,并根据所 述第一发光时钟信号传输第二移位信号和使所述第二移位信号反相的第二发光信号。所述截止电压电平的发光信号的传输步骤可以包括当部分驱动信号为第二电平 时,将所述同步信号以及所述第一发光时钟信号和所述第二发光时钟信号保持为预定的电 压电平。另外,根据本发明示例性实施例的显示装置包括显示单元,包括传输多个扫描信 号的多条扫描线、传输多个数据信号的多条数据线、传输多个发光信号的多条发光信号线 和多个像素,所述多个像素分别连接到所述多条扫描线、所述多条数据线和所述多条发光 信号线;发光驱动器,根据所述多个扫描信号中的至少两个扫描信号产生划分所述显示单 元的显示区域和非显示区域的区域选择信号、所述区域选择信号被反相的反相区域选择信 号以及所述多个发光信号中的作为导通电压电平的与所述显示区域对应的发光信号和作 为截止电压电平的与所述非显示区域对应的发光信号。发光驱动器可以包括多个发光信号发生器,分别连接到所述多条发光信号线,根 据所述反相区域选择信号和所述多个扫描信号中的第一相应扫描信号产生截止电压电平 的发光信号,并根据在所述区域选择信号和第一扫描信号之后产生的第二扫描信号来产生 所述导通电压电平的发光信号。所述多个发光信号发生器可以分别包括第一晶体管,包 括输入有所述第一扫描信号的栅极端子和输入有第一电源电压的源极端子;第二晶体管, 包括输入有所述第二扫描信号的栅极端子和连接到所述第一晶体管的漏极端子的源极端 子;第三晶体管,包括输入有所述区域选择信号的栅极端子、连接到所述第二晶体管的漏极 端子的源极端子和输入有所述第二电源电压的漏极端子;第四晶体管,包括输入有所述反 相区域选择信号的栅极端子、输入有所述第一电源电压的源极端子和连接到所述第一晶体 管的漏极端子的漏极端子;第五晶体管,包括连接到所述第四晶体管的漏极端子的栅极端 子和输入有所述第一电源电压的源极端子;第一电容器,包括输入有所述第一电源电压的 一个端子和连接到所述第五晶体管的漏极端子的另一端子;第六晶体管,包括输入有所述 第一扫描信号的栅极端子、连接到所述第五晶体管的漏极端子的源极端子和输入有所述第 二电源电压的漏极端子;第七晶体管,包括输入有所述反相区域选择信号的栅极端子、连接 到所述第一电容器的所述另一端子的源极端子和输入有所述第二电源电压的漏极端子;第 八晶体管,包括连接到所述第一电容器的所述另一端子的栅极端子和输入有所述第一电源 电压的源极端子;第九晶体管,包括连接到所述第五晶体管的栅极端子的栅极端子、连接到 所述第八晶体管的漏极端子的源极端子和输入有所述第二电源电压的漏极端子;第二电容 器,包括连接到所述第九晶体管的栅极端子的一个端子和连接到所述第九晶体管的源极端 子的另一端子。所述显示装置还可以包括扫描驱动器,接收与垂直同步信号同步的同步信号、所 述第一发光时钟信号、所述第一发光时钟信号被移位了半个周期的第二发光时钟信号、对 于所述第二发光时钟信号具有预定的相位延迟的第一初始化信号以及对于所述第一发光时钟信号具有预定的相位延迟的第二初始化信号,从而顺序地产生所述多个扫描信号。所述扫描驱动器可以包括多个第一扫描信号发生器,根据所述第一输入信号和 与所述第一发光时钟信号同步地输入的第一初始化信号输出所述第二发光时钟信号和第 一电源电压中的一者作为多个第一扫描信号;多个第二扫描信号发生器,根据第二输入信 号和与所述第二发光时钟信号同步地输入的第二初始化信号输出所述第一发光时钟信号 和所述第一电源电压中的一者作为多个第二扫描信号。所述第一输入信号可以是从多个第二扫描信号发生器中的一个第二扫描信号发 生器输出的第二扫描信号和同步信号之一,所述多个第二扫描信号发生器中的所述一个第 二扫描信号发生器比所述多个第一扫描信号发生器中的一个第一扫描信号发生器早且相 邻于该第一扫描信号发生器。所述第二输入信号可以是从所述多个第一扫描信号发生器中 的一个第一扫描信号发生器输出的第一扫描信号,所述多个第一扫描信号发生器中的所述 一个第一扫描信号发生器比所述多个第二扫描信号发生器中的一个第二扫描信号发生器 早且相邻于该第一扫描信号发生器。所述显示装置还可以包括数据驱动器,将有效数据传 输到所述显示区域的多条数据线,并将无效数据传输到所述非显示区域的多条数据线。所 述数据驱动器可以在施加与显示区域对应的区域选择信号的时段期间将所述有效数据传 输到多条数据线,并且可以在施加与非显示区域对应的区域选择信号的时段期间将无效数 据传输到多条数据线。根据本发明的显示装置的驱动方法,所述显示装置包括显示单元,所述显示单元 包括传输多个扫描信号的多条扫描线、传输多个数据信号的多条数据线、传输多个发光信 号的多条发光信号线和多个像素,所述多个像素分别连接到所述多条扫描线、所述多条数 据线和所述多条发光信号线,所述驱动方法包括接收划分所述显示单元的显示区域和非 显示区域的区域选择信号、所述区域选择信号被反相的反相区域选择信号和所述多个扫描 信号中的至少两个扫描信号;根据反相区域选择信号及两个扫描信号中的第一扫描信号来 产生所述多个发光信号中的与所述显示区域对应的作为导通电压电平的发光信号;根据所 述区域选择信号及两个扫描信号中的第二扫描信号来产生所述多个发光信号中的与所述 非显示区域对应的截止电压电平的发光信号。所述驱动方法还可以包括接收与垂直同步信号同步地产生的同步信号、所述第 一发光时钟信号、所述第一发光时钟信号被移位了半个周期的第二发光时钟信号、对于所 述第二发光时钟信号具有预定的相位延迟的第一初始化信号以及对于所述第一发光时钟 信号具有预定的相位延迟的第二初始化信号,以顺序地产生多个扫描信号。顺序地产生多个扫描信号的步骤可以包括根据第一输入信号和与所述第一发光 时钟信号同步地输入的第一初始化信号输出所述第二发光时钟信号和第一电源电压中的 一者作为多个第一扫描信号;根据第二输入信号和与所述第二发光时钟信号同步地输入的 第二初始化信号输出所述第一发光时钟信号和所述第一电源电压中的一者作为多个第二 扫描信号。所述驱动方法还可以包括在施加与显示区域对应的区域选择信号的时段期间 将有效数据传输到多条数据线;在施加与非显示区域对应的区域选择信号的时段期间将无 效数据传输到多条数据线。如上所述,根据本发明,可以减小功耗,用于显示装置的驱动器 仅包括PMOS晶体管,从而可以简化工艺。


图1是示出根据本发明示例性实施例的显示装置的框图。图2是在图1中示出的像素PX的等效电路图。图3是在图1中示出的显示单元100中呈现的图像的示图。图4是在图1中示出的发光驱动器500的框图。图5是在图4中示出的正常驱动器(normal driver)的详细电路图。图6是在图4中示出的部分驱动器(partial driver)的详细电路图。图7和图8是用于解释在图1中示出的发光驱动器500的操作的波形图。图9是根据本发明第二示例性实施例的显示装置的示图。图10是在图9中示出的扫描驱动器200'的框图。图11是在图9中示出的扫描驱动器200'的详细电路图。图12是在图9中示出的发光驱动器500'的框图。图13A是在图9中示出的发光驱动器500'的详细电路图。图13B是发光驱动器500' 5和500' 6的详细电路图。图14是用于解释根据本发明第二示例性实施例的显示装置的驱动方法的时序 图。
具体实施例方式在下面的详细描述中,已经仅通过举例说明的方式仅示出并描述了本发明的特定 示例性实施例。在不脱离本发明的精神或范围的所有情况下,如本领域技术人员将认识到 的,所描述的实施例可以以各种不同方式来修改。因此,附图和描述应当被视为本质上是说 明性的,而不是限制性的。在整个说明书中,相同的标号指示相同的元件。贯穿下面的整个说明书和权利要求书,当描述为元件“结合”到另一元件时,该元 件可以“直接结合”到另一元件或通过第三元件“电结合”到另一元件。另外,除非明确地 做出相反描述,否则词语“包括”和诸如“包含”的变型将被理解为意味着包括所述元件,而 不排除任何其它元件。图1是示出根据本发明示例性实施例的显示装置的框图,图2是在图1中示出的 像素PX的等效电路图。图3是在图1中示出的显示单元100中呈现的图像的示图。参照图1,本发明的显示装置包括显示单元100、扫描驱动器200、数据驱动器 300、控制器400和发光驱动器500。从等效电路的角度看,显示单元100包括多条信号 线Sl-Sn+k、Dl-Ds和El-En+k以及多个像素PX,多个像素PX连接到所述多条信号线,并 基本上以矩阵布置。信号线Sl-Sn+k、Dl-Ds和El-En+k包括传输扫描信号的多条扫描线 Sl-Sn+k、传输数据电压的多条数据线Dl-Ds和传输发光信号的多条发光信号线El-En+k。 扫描线Sl-Sn+k和发光信号线El-En+k沿行方向且平行地布置,数据线Dl-Ds沿列方向且 平行地布置。显示单元100包括显示图像的显示区域DA和不显示图像的非显示区域NDAjB 图3所示。图3的显示单元100示出了移动电话的待机屏幕,在本发明的示例性实施例中, 在待机屏幕中,将显示诸如时钟等图标的区域定义为显示区域DA,并将除了显示区域DA以 外的剩余区域定义为非显示区域NDA。参照图2,每个像素PX(例如,连接到第i(i = 1、2、…、η)扫描线Si和第j (j =1、2、···、!!!)数据线Dj的像素PXij)包括有机发光二极管(OLED)、驱动晶体管Ml、电容器 Cst、开关晶体管M2和发光控制晶体管M3。驱动晶体管Ml包括接收第一电源电压VDD的源极端子和连接到发光控制晶体管 M3的源极端子的漏极端子。驱动晶体管Ml的栅极端子连接到开关晶体管M2的漏极端子。开关晶体管M2包括连接到扫描线Si的栅极端子和连接到数据线Dj的源极端子。 开关晶体管M2响应于施加到扫描线Si的扫描信号执行开关操作,当开关晶体管M2导通 时,数据电压(即,施加到数据线Dj的数据信号)传递到驱动晶体管Ml的栅极端子。电容器Cst连接在驱动晶体管Ml的源极端子和栅极端子之间。电容器Cst充有 施加到驱动晶体管Ml的栅极端子的数据电压,即使在开关晶体管M2截止之后,电容器Cst 仍维持数据电压电荷。发光控制晶体管M3包括连接到发光信号线Ei的栅极端子和连接到有机发光二极 管OLED的阳极的漏极端子。发光控制晶体管M3通过发光信号线Ei接收发光信号ΕΜη,从 而发光控制晶体管Μ3选择性地导通,由此在驱动晶体管Ml中流动的电流Imd被提供到有 机发光二极管OLED。有机发光二极管OLED通过阴极接收第二电源电压VSS。有机发光二极管OLED根 据由驱动晶体管Ml经过发光控制晶体管Μ3提供的电流Imd,通过发射具有不同强度的光 来显示图像。返回参照图1,扫描驱动器200连接到显示单元100的扫描线Sl至Sn+k,并根据 扫描控制信号CONTl将扫描信号顺序地施加到扫描线Sl-Sn+k。通过将可以导通开关晶体 管M2的扫描导通电压Von与可以截止开关晶体管M2的扫描截止电压Voff组合来构成扫 描信号。在当开关晶体管M2为ρ沟道场效应晶体管时的情况下,栅极导通电压Von和栅极 截止电压Voff分别为低电压和高电压。数据驱动器300连接到显示单元100的数据线Dl至Ds,并将图像数据DR、DG和 DB转换为数据电压,并且根据数据控制信号C0NT2将数据电压施加到数据线Dl至Ds。控制器400从外部接收输入信号(IS) R、G和B、水平同步信号Hsync、垂直同步信 号Vsync以及主时钟信号MCLK,从而产生图像数据DR、DG和DB、扫描控制信号C0NT1、数据 控制信号C0NT2以及发光控制信号C0NT3。扫描控制信号CONTl包括指示扫描开始的扫描开始信号STV和用于控制扫描导通 电压Von_S的输出时段的至少一个时钟信号。扫描控制信号CONTl还可以包括用于限制扫 描导通电压Von_S的持续时间的输出使能信号0E。数据控制信号C0NT2包括指示用于一行 像素PX的图像数据信号DR、DG和DB开始向数据驱动器300传输的水平同步开始信号STH 以及指示数据电压施加到数据线Dl Ds的负载信号LOAD。根据本发明第一示例性实施例的发光控制信号C0NT3包括同步信号FLM、第一发 光时钟信号CLK1、第二发光时钟信号CLK2、部分驱动选择信号ESR、区域选择信号PTA和反 相区域选择信号PTB。同步信号FLM是与垂直同步信号Vsync同步地产生的信号,并指示帧 的开始点。这里,垂直同步信号Vsync是显示一帧图像的时段为一个周期的信号,并包括低 电平脉冲,该低电平脉冲指示作为周期单元的帧的开始。在正常驱动模式下,同步信号FLM 包括低电平脉冲,该低电平脉冲被同步至第一发光时钟信号CLKl的低电平脉冲,第一发光 时钟信号CLKl首先在产生垂直同步信号Vsync的低电平脉冲的时间点之后产生。在部分
16驱动模式下,同步信号FLM被保持为高电平。第一发光时钟信号CLKl包括根据预定周期产 生的多个低电平脉冲,并在部分驱动模式下保持为高电平。第二发光时钟信号CLK2在正常 驱动模式下与第一发光时钟信号CLKl具有180度的相位差,并在部分驱动模式下保持为高 电平。部分驱动选择信号ESR是根据驱动模式具有不同电平的信号。部分驱动选择信号 ESR在正常驱动模式下被保持为高电平,并在部分驱动模式下被保持为低电平。区域选择信 号PTA包括与显示区域DA有关的信息,发光驱动器500根据区域选择信号PTA将发光信号 传输到多条发光信号线El-En+k中的与显示区域DA对应的发光信号线。反相区域选择信 号PTB是使区域选择信号PTA反相的信号。在本发明的第一示例性实施例中,多条发光信 号线El-En+k中的与显示区域DA对应的若干发光信号线设定为发光信号线En+1到发光信 号线Em。另一方面,在本发明的第一示例性实施例中,解释了在部分驱动模式下区域选择信 号PTA仅在部分时间段中为低电平的情况。然而,本发明不限于此,区域选择信号PTA可以 在部分驱动模式下始终为低电平。发光驱动器500连接到显示单元100的发光信号线El-En+k,并根据发光控制信 号C0NT3将多个发光信号EMl-EMn+k顺序地施加到发光信号线El-En-k。根据本发明第一 示例性实施例的发光驱动器500将发光导通电压Von_e电平的多个发光信号提供到多条发 光信号线El-En+k中的与显示区域DA对应的若干发光信号线El-En和Em+1-En+k,并将发 光截止电压Voff_e电平的多个发光信号提供到与非显示区域NDA对应的若干发光信号线 En+1-Em。这里,发光导通电压Von_e是能够导通发光控制晶体管M3的电压,发光截止电压 Voff_e是能够截止发光控制晶体管M3的电压。因此,与显示区域DA对应的像素PX发光, 与非显示区域NDA对应的像素PX不发光。发光驱动器500体现为P-MOS晶体管,将参照图 4描述其详细构造。图4是在图1中示出的发光驱动器500的框图。参照图4,发光驱动器500包括多个正常驱动器510_l-510_n和510_m+l-510_n+k 以及多个部分驱动器520_n+l-520_m。这里,m、η和k均为自然数,且η < m < n+k。多个正常驱动器510_l-510_n和510_m+l-510_n+k分别连接到多条发光信号线 El-En+k中的与显示区域DA对应的若干发光信号线El-En和Em+1-En+k。多个部分驱动器 520_n+l-520_m分别连接到多条发光信号线El-En+k中的与非显示区域NDA对应的发光信 号线 En+1-Em。多个正常驱动器510_1-510_11和510_m+l-510_n+k包括产生奇数编号的发光信号 的若干正常驱动器510_χ (χ为1至n+k中的奇数)(在下文中称为第一正常驱动器)和产生 多个发光信号EMl-EMn+k中的偶数编号的发光信号的若干正常驱动器510_y (y为1至n+k 中的偶数)(在下文中称为第二正常驱动器)。在正常驱动模式下,多个第一正常驱动器分别接收从比一个第一正常驱动器早且 与该第一正常驱动器相邻的第二正常驱动器输出的移位信号。多个第一正常驱动器通过从 相邻的第二正常驱动器传输的移位信号分别接收第二发光时钟信号CLK2,并根据第二发光 时钟信号CLK2产生移位信号和使移位信号反相的发光信号。在部分驱动器比多个第一正常驱动器中的一个第一正常驱动器早且与该第一正 常驱动器相邻的情况下,该第一正常驱动器通过从该部分驱动器传输的移位信号接收第二发光时钟信号CLK2,并根据第二发光时钟信号CLK2产生该移位信号和发光信号。另外,多 个第一正常驱动器中的第一正常驱动器510_1接收部分驱动选择信号ESR、第一发光时钟 信号CLKl和同步信号FLM,并通过同步信号FLM接收第二发光时钟信号CLK2。正常驱动器 510_1根据输入的第二发光时钟信号CLK2产生移位信号SRl和发光信号EMl。从第一正常 驱动器510_1输出的移位信号SRl传输到相邻的第二正常驱动器510_2,并且发光信号EMl 传输到发光信号线El。另外,多个第一正常驱动器在部分驱动模式下根据部分驱动选择信号ESR分别输 出第二电源电压VSS作为移位信号,并输出第一电源电压VDD作为发光信号。在正常驱动模式下,多个第二正常驱动器分别接收从比第二正常驱动器早且与该 第二正常驱动器相邻的第一正常驱动器输出的移位信号。多个第二正常驱动器分别通过从 相邻的第一正常驱动器传输的移位信号接收第一发光时钟信号CLKl,并根据第一发光时钟 信号CLKl产生移位信号和使移位信号反相的发光信号。在部分驱动器比多个第二正常驱 动器中的一个第二正常驱动器早且与该第二正常驱动器相邻的情况下,该第二正常驱动器 通过从该部分驱动器传输的移位信号接收第一发光时钟信号CLKl,并根据第一发光时钟信 号CLKl产生移位信号和发光信号。另外,在部分驱动模式下,多个第一正常驱动器根据部分驱动选择信号ESR输出 第二电源电压VSS作为移位信号,并输出第一电源电压VDD作为发光信号。在图4所示的本发明的第一示例性实施例中,部分驱动器520_m直接位于第一正 常驱动器510_n+l之前,然而本发明不限于此。因此,在部分驱动器比多个第二正常驱动器中的一个第二正常驱动器早且与该第 二正常驱动器相邻的情况下,该第二正常驱动器通过从该部分驱动器传输的移位信号接收 第一发光时钟信号CLKl,并根据第一发光时钟信号CLKl产生移位信号和发光信号。多个部分驱动器520_n+l-520_m包括产生奇数编号的发光信号的多个部分驱动 器520_ο (ο为n+1至m中的奇数,在下文中称为第一部分驱动器)和产生多个发光信号 EMn+1-EMm中的偶数编号的发光信号的多个部分驱动器520_ρ (ρ为n+1至m中的偶数,在下 文中称为第二部分驱动器)。多个第一部分驱动器在正常驱动模式下分别接收从比一个第一部分驱动器早且 与该第一部分驱动器相邻的第二部分驱动器输出的移位信号。多个第一部分驱动器通过从 相邻的第二部分驱动器传输的移位信号分别接收第二发光时钟信号CLK2,并根据第二发光 时钟信号CLK2产生移位信号和使移位信号反相的发光信号。在正常驱动器比多个第一部分驱动器中的一个第一部分驱动器早且与该第一部 分驱动器相邻的情况下,该第一部分驱动器通过从该正常驱动器传输的移位信号接收第二 发光时钟信号CLK2,并根据第二发光时钟信号CLK2产生移位信号和发光信号。在部分驱动模式下,多个第一部分驱动器根据部分驱动选择信号ESR、区域选择信 号PTA和反相区域选择信号PTB分别输出第一电源电压VDD作为移位信号,并产生第二电 源电压VSS作为发光信号。多个第二部分驱动器在正常驱动模式下分别接收从比第二部分驱动器早且与该 第二部分驱动器相邻的第一部分驱动器输出的移位信号。多个第二部分驱动器通过从相邻 的第一部分驱动器传输的移位信号分别接收第一发光时钟信号CLKl,并根据第一发光时钟信号CLKl产生移位信号和使移位信号反相的发光信号。在部分驱动模式下,多个第二部分驱动器根据部分驱动选择信号ESR、区域选择信 号PTA和反相区域选择信号PTB分别输出第一电源电压VDD作为移位信号,并产生第二电 源电压VSS作为发光信号。图5是在图4中示出的正常驱动器的详细电路图。为了更好地理解和便于描述, 图5仅示出正常驱动器510_1和510_2,然而其余的正常驱动器的电路构造相同。参照图5,正常驱动器510_1包括多个晶体管Pl-Pll以及多个电容器Cl和C2。 晶体管Pl包括接收第一发光时钟信号CLKl的栅极端子和接收同步信号FLM的漏极端子。 晶体管P2包括输入有部分驱动选择信号ESR的栅极端子、输入有第一电源电压VDD的源极 端子和连接到晶体管Pl的源极端子的漏极端子。晶体管P3包括输入有第一发光时钟信号 CLKl的栅极端子和输入有第一电源电压VDD的源极端子。晶体管P4包括连接到晶体管P2的漏极端子的栅极端子、连接到晶体管P3的漏极 端子的源极端子和输入有第二发光时钟信号CLK2的漏极端子。晶体管P5包括输入有部分 驱动选择信号ESR的栅极端子、连接到晶体管P4的源极端子的源极端子和输入有第二电源 电压VSS的漏极端子。晶体管P6包括连接到晶体管P5的源极端子的栅极端子和接收第一 电源电压VDD的源极端子。晶体管P7包括接收第一发光时钟信号CLKl的栅极端子、连接 到晶体管P6的漏极端子的源极端子和输入有第二电源电压VSS的漏极端子。晶体管P8包括连接到晶体管P6的漏极端子的栅极端子和接收第一电源电压VDD 的源极端子。晶体管P9包括连接到晶体管P6的栅极端子的栅极端子、连接到晶体管P8的 漏极端子的源极端子和输入有第二电源电压VSS的漏极端子。晶体管P8的漏极端子和晶 体管P9的源极端子的结点变为移位信号SRl的输出端子。晶体管PlO包括连接到晶体管 P8的漏极端子的栅极端子和输入有第一电源电压VDD的源极端子。晶体管Pll包括连接到晶体管P8的栅极端子的栅极端子、连接到晶体管PlO的漏 极端子的源极端子和输入有第二电源电压VSS的漏极端子。晶体管PlO的漏极端子和晶体 管Pll的源极端子的结点变为发光信号EMl的输出端子。电容器Cl包括连接到晶体管P4 的栅极端子的一个端子和连接到晶体管P4的源极端子的另一端子。电容器C2包括连接到 晶体管Pll的栅极端子的一个端子和连接到晶体管Pll的源极端子的另一端子。正常驱动器510_2包括多个晶体管P12-P22以及多个电容器C3和C4。晶体管P12 包括输入有第二发光时钟信号CLK2的栅极端子和输入有移位信号SRl的漏极端子。晶体 管P13包括输入有部分驱动选择信号ESR的栅极端子、输入有第一电源电压VDD的源极端 子和连接到晶体管P12的源极端子的漏极端子。晶体管P14包括输入有第二发光时钟信号 CLK2的栅极端子和输入有第一电源电压VDD的源极端子。晶体管P15包括连接到晶体管P13的漏极端子的栅极端子、连接到晶体管P14的 漏极端子的源极端子和输入有第一发光时钟信号CLKl的漏极端子。晶体管P16包括输入 有部分驱动选择信号ESR的栅极端子、连接到晶体管P15的源极端子的源极端子和输入有 第二电源电压VSS的漏极端子。晶体管P17包括连接到晶体管P16的源极端子的栅极端子 和输入有第一电源电压VDD的源极端子。晶体管P18包括输入有第二发光时钟信号CLK2 的栅极端子、连接到晶体管P17的漏极端子的源极端子和输入有第二电源电压VSS的漏极端子。
晶体管P19包括连接到晶体管P17的漏极端子的栅极端子和输入有第一电源电压 VDD的源极端子。晶体管P20包括连接到晶体管P17的栅极端子的栅极端子、连接到晶体管 P19的漏极端子的源极端子和输入有第二电源电压VSS的漏极端子。晶体管P19的漏极端 子和晶体管P20的源极端子的结点变为移位信号SR2的输出端子。晶体管P21包括连接到 晶体管P19的漏极端子的栅极端子和输入有第一电源电压VDD的源极端子。晶体管P22包括连接到晶体管P19的栅极端子的栅极端子、连接到晶体管P21的 漏极端子的源极端子和输入有第二电源电压VSS的漏极端子。晶体管P21的漏极端子和晶 体管P22的源极端子的结点变为发光信号EM2的输出端子。电容器C3包括连接到晶体管 P15的栅极端子的一个端子和连接到晶体管P15的源极端子的另一端子。电容器C4包括连 接到晶体管P22的栅极端子的一个端子和连接到晶体管P22的源极端子的另一端子。图6是在图4中示出的部分驱动器的详细电路图。为了更好地理解和便于描述, 图6仅示出了部分驱动器520_1和520_2,然而其余的部分驱动器的电路构造相同。参照图6,部分驱动器520_1包括多个晶体管P23-P36以及多个电容器C5和C6。 晶体管P23包括输入有第一发光时钟信号CLKl的栅极端子和输入有移位信号Sfoi的漏极 端子。晶体管PM包括输入有部分驱动选择信号ESR的栅极端子、输入有第一电源电压VDD 的源极端子和连接到晶体管P23的源极端子的漏极端子。晶体管P25包括输入有第一发光 时钟信号CLKl的栅极端子和输入有第一电源电压VDD的源极端子。晶体管P^包括连接到晶体管P24的漏极端子的栅极端子、连接到晶体管P25的 漏极端子的源极端子和输入有第二发光时钟信号CLK2的漏极端子。晶体管P27包括输入有 部分驱动选择信号ESR的栅极端子、连接到晶体管P26的源极端子的源极端子和输入有第 二电源电压VSS的漏极端子。晶体管P^包括连接到晶体管P27的源极端子的栅极端子、 连接到晶体管P29的漏极端子的源极端子和连接到晶体管P30的源极端子的漏极端子。晶 体管P^包括输入有反相区域选择信号PTB的栅极端子和输入有第一电源电压VDD的源极 端子。晶体管P30包括输入有第一发光时钟信号CLKl的栅极端子和输入有第二电源电压 VSS的漏极端子。晶体管P31包括输入有区域选择信号PTA的栅极端子、连接到晶体管P^ 的漏极端子的源极端子和输入有第二电源电压VSS的漏极端子。晶体管P32包括连接到晶体管P31的源极端子的栅极端子和输入有第一电源电压 VDD的源极端子。晶体管P33包括连接到晶体管M8的栅极端子的栅极端子、连接到晶体管 P32的漏极端子的源极端子和连接到晶体管P34的源极端子的漏极端子。晶体管P34包括 输入有反相区域选择信号PTB的栅极端子和输入有第二电源电压VSS的漏极端子。晶体管 P32的漏极端子和晶体管P33的源极端子的结点变为移位信号Sfoi+Ι的输出端子。晶体管P35包括连接到晶体管P32的漏极端子的栅极端子和输入有第一电源电压 VDD的源极端子。晶体管P36包括连接到晶体管P32的栅极端子的栅极端子、连接到晶体 管P35的漏极端子的源极端子和输入有第二电源电压VSS的漏极端子。晶体管P35的漏极 端子和晶体管P36的源极端子的结点变为发光信号EMn+1的输出端子。电容器C5包括连 接到晶体管P24的漏极端子的一个端子和连接到晶体管P25的漏极端子的另一端子。电容 器C6包括连接到晶体管P36的栅极端子的一个端子和连接到晶体管P36的源极端子的另 一端子。部分驱动器520_2包括多个晶体管P37-P50以及多个电容器C7和C8。晶体管P37包括输入有第二发光时钟信号CLK2的栅极端子和输入有移位信号SRn+Ι的漏极端子。晶 体管P38包括输入有部分驱动选择信号ESR的栅极端子、输入有第一电源电压VDD的源极 端子和连接到晶体管P37的源极端子的漏极端子。晶体管P39包括输入有第二发光时钟信 号CLK2的栅极端子和输入有第一电源电压VDD的源极端子。晶体管P40包括连接到晶体管P38的漏极端子的栅极端子、连接到晶体管P39的 漏极端子的源极端子和输入有第一发光时钟信号CLKl的漏极端子。晶体管P41包括输入有 部分驱动选择信号ESR的栅极端子、连接到晶体管P40的源极端子的源极端子和输入有第 二电源电压VSS的漏极端子。晶体管P42包括连接到晶体管P41的源极端子的栅极端子、 连接到晶体管P43的漏极端子的源极端子和连接到晶体管P44的源极端子的漏极端子。晶 体管P43包括输入有反相区域选择信号PTB的栅极端子和输入有第一电源电压VDD的源极 端子。晶体管P44包括输入有第二发光时钟信号CLK2的栅极端子和输入有第二电源电压 VSS的漏极端子。晶体管P45包括输入有区域选择信号PTA的栅极端子、连接到晶体管P42 的漏极端子的源极端子和输入有第二电源电压VSS的漏极端子。晶体管P46包括连接到晶体管P45的源极端子的栅极端子和输入有第一电源电压 VDD的源极端子。晶体管P47包括连接到晶体管P42的栅极端子的栅极端子、连接到晶体管 P46的漏极端子的源极端子和连接到晶体管P48的源极端子的漏极端子。晶体管P48包括 输入有反相区域选择信号PTB的栅极端子和输入有第二电源电压VSS的漏极端子。晶体管 P46的漏极端子和晶体管P47的源极端子的结点变为移位信号SRn+2的输出端子。晶体管P49包括连接到晶体管P46的漏极端子的栅极端子和输入有第一电源电压 VDD的源极端子。晶体管P50包括连接到晶体管P46的栅极端子的栅极端子、连接到晶体 管P49的漏极端子的源极端子和输入有第二电源电压VSS的漏极端子。晶体管P49的漏极 端子和晶体管P50的源极端子的结点变为发光信号EMn+2的输出端子。电容器C7包括连 接到晶体管P38的漏极端子的一个端子和连接到晶体管P39的漏极端子的另一端子。电容 器C8包括连接到晶体管P50的栅极端子的一个端子和连接到晶体管P50的源极端子的另 一端子。图7是作为正常驱动模式操作的在图1中示出的发光驱动器500的操作的波形。参照图7,首先将描述第一正常驱动器510_1和第二正常驱动器510_2的操作。首 先,如果在Al时刻时产生作为低电平脉冲的垂直同步信号Vsync,则在A2时刻时与第一发 光时钟信号CLKl的低电平脉冲同步地产生同步信号FLM。另外,晶体管Pl由第一发光时钟 信号CLKl导通,晶体管P4由同步信号FLM导通。这里,晶体管P4通过充入到电容器Cl的 电压在预定的时间期间保持导通状态。接下来,如果第二发光时钟信号CLK2在A3时刻时变为低电平,则晶体管P9导通, 使得移位信号SRl变为第二电源电压VSS电平。另外,第二电源电压VSS通过导通的晶体 管P9传输到晶体管PlO的栅极端子,从而导通晶体管P10,发光信号EMl作为第一电源电压 VDD电平输出。另外,晶体管P6由第二发光时钟信号CLK2导通,第一电源电压VDD通过导 通的晶体管P6传输到晶体管Pll的栅极端子,从而截止晶体管P11。接下来,在A4时刻时,如果第一发光时钟信号CLKl变为低电平,则晶体管P7导 通。因此,第二电源电压VSS通过导通的晶体管P7传输到晶体管P8的栅极端子,从而导通 晶体管P8。因此,移位信号SRl作为第一电源电压VDD电平输出,晶体管PlO截止。另外,第二电源电压VSS经由导通的晶体管P7传输到晶体管Pll的栅极端子,从而导通晶体管 Pl 1。晶体管Pll通过第一发光时钟信号CLKl保持在导通状态,使得发光信号EMl保持在 第二电源电压VSS电平。另一方面,在A3时刻时,如果第二发光时钟信号CLK2变为低电平,则晶体管P12 导通,并且晶体管P15由移位信号SRl导通。在A4时刻时,如果第一发光时钟信号CLKl变 为低电平,则晶体管P20导通。因此,移位信号SR2作为第二电源电压VSS电平输出,并且 晶体管P21导通。因此,发光信号EM2作为第一电源电压VDD电平输出。接下来,在A5时刻时,如果第二发光时钟信号CLK2变为低电平,则晶体管P18导 通。因此,第二电源电压VSS通过导通的晶体管P18传输到晶体管P19的栅极端子,从而导 通晶体管P19。因此,移位信号SR2作为第一电源电压VDD电平输出,并且晶体管P21截止。 另外,第二电源电压VSS通过导通的晶体管P18传输到晶体管P22的栅极端子,从而导通晶 体管P22。晶体管P22通过第二发光时钟信号CLK2保持在导通状态,使得发光信号EM2保 持在第二电源电压VSS电平。以这种方式,从A4时刻开始顺序地产生作为第二电源电压 VSS电平的多个发光信号EMl-EMn。接下来,将描述第一部分驱动器520_1和第二部分驱动器520_2的操作。首先,在 A6时刻时,如果第一发光时钟信号CLKl变为低电平,则晶体管P23导通。接下来,晶体管 P26由移位信号Sfoi导通。这里,晶体管P^通过充入到电容器C5的电压在预定的时间期 间保持导通状态。在A7时刻时,如果第二发光时钟信号CLK2变为低电平,则晶体管P33导通。这 里,反相区域选择信号PTB为低电平,从而晶体管P34由反相区域选择信号PTB导通。因 此,移位信号Sfoi+Ι作为第二电源电压VSS电平输出,并且晶体管P35导通。因此,发光信 号EMn+1作为第一电源电压VDD电平输出。在A8时刻时,如果第一发光时钟信号CLKl变为低电平,则晶体管P30导通。第二 电源电压VSS通过导通的晶体管P30传输到晶体管P32的栅极端子,从而导通晶体管P32。 因此,移位信号Sfoi+Ι作为第一电源电压VDD电平输出,并且晶体管P35截止。另外,第二 电源电压VSS通过导通的晶体管P30传输到晶体管P36的栅极端子,从而导通晶体管P36, 并且发光信号EMn+1作为第二电源电压VSS电平输出。另一方面,在A7时刻时,如果第二发光时钟信号CLK2变为低电平,则晶体管P37 导通。另外,晶体管P40由移位信号Sfoi+Ι导通。这里,晶体管P40通过由电容器C7充入 的电压在预定的时间期间保持导通状态。在A8时刻时,如果第一发光时钟信号CLKl为低 电平,则晶体管P47导通。这里,反相区域选择信号PTB为低电平,使得晶体管P48由反相 区域选择信号PTB导通。因此,移位信号Sfoi+2作为第二电源电压VSS电平输出,并且晶体 管P49导通。因此,发光信号EMn+2作为第一电源电压VDD电平输出。接下来,在A9时刻时,如果第二发光时钟信号CLK2变为低电平,则晶体管P44导 通。因此,晶体管P46导通,从而移位信号Sfoi+2作为第一电源电压VDD电平输出,并且晶 体管P49截止。另外,第二电源电压VSS通过导通的晶体管P44传输到晶体管P50的栅极 端子,从而晶体管P50导通,并且发光信号EMn+2作为第二电源电压VSS电平输出。以这种 方式,顺序地产生作为第二电源电压VSS电平的多个发光信号EMn+1-EMm。即,在正常操作 模式下,与多个正常驱动器510_l-510_n和510_m+l-510_n+k类似,多个部分驱动器520_n+l-520_m产生多个发光信号EMn+1-EMm。图8是在部分驱动模式的操作下在图1中示出的发光驱动器500的操作的波形。参照图8,首先将描述第一正常驱动器510_1的操作。在All时刻时,产生作为低电 平脉冲的垂直同步信号Vsync。这里,在部分驱动模式下产生作为高电平的同步信号FLM、 第一发光时钟信号CLKl和第二发光时钟信号CLK2,并产生作为低电平的部分驱动选择信 号ESR。因此,晶体管P5由部分驱动选择信号ESR导通,并且晶体管P6导通。因此,第二 电源电压VSS通过导通的晶体管P5传输到晶体管P9的栅极端子,从而导通晶体管P9。另 外,第一电源电压VDD通过导通的晶体管P6传输到晶体管P8的栅极端子,从而截止晶体管 P8。因此,移位信号SRl作为第二电源电压VSS电平输出。另外,第二电源电压VSS通过导 通的晶体管P9传输到晶体管PlO的栅极端子,从而导通晶体管P10,并且发光信号EMl作为 第一电源电压VDD电平输出。同样,第二正常驱动器510_2通过部分驱动选择信号ESR导通晶体管P16。因此, 第二电源电压VSS通过导通的晶体管P16传输到晶体管P20的栅极端子,从而导通晶体管 P20,并且移位信号SR2作为第二电源电压VSS电平输出。另外,第二电源电压VSS通过导 通的晶体管P20传输到晶体管P21的栅极端子,从而导通晶体管P21,发光信号EM2作为第 一电源电压VDD电平输出。即,第一正常驱动器和第二正常驱动器在部分驱动模式下输出 第一电源电压VDD电平的发光信号。现在将描述第一部分驱动器520_1的操作。在该All时刻时,晶体管P27由部分 驱动选择信号ESR导通。因此,第二电源电压VSS通过导通的晶体管P27传输到晶体管P33 的栅极端子,从而导通晶体管P33。这里,反相区域选择信号PTB为低电平,晶体管P34也被 导通,移位信号SRn+Ι作为第二电源电压VSS电平输出。另外,第二电源电压VSS通过导通 的晶体管P33和P34传输到晶体管P35的栅极端子,从而导通晶体管P35,发光信号EMn+1 作为第一电源电压VDD电平输出。接下来,在A12时刻时,如果区域选择信号PTA变为低电 平,则晶体管P31导通。因此,第二电源电压VSS通过导通的晶体管P31传输到晶体管P32 的栅极端子,从而导通晶体管P32,移位信号SRn+Ι作为第一电源电压VDD电平输出。另外, 第二电源电压VSS通过导通的晶体管P31传输到晶体管P36的栅极端子,从而导通晶体管 P36,发光信号EMn+1作为第二电源电压VSS电平输出。同样,另外在第二部分驱动器520_2中,在A12时刻时,如果区域选择信号PTA变 为低电平,则晶体管P45导通。因此,第二电源电压VSS通过导通的晶体管P45传输到晶体 管P46的栅极端子,从而导通晶体管P46,移位信号SRn+2作为第一电源电压VDD电平输出。 另外,第二电源电压VSS通过导通的晶体管P45传输到晶体管P50的栅极端子,从而导通晶 体管P50,发光信号EMn+2作为第二电源电压VSS电平输出。即,在部分驱动模式下,第一部 分驱动器520_1和第二部分驱动器520_2在区域选择信号PTA为低电平的时段期间输出第 二电源电压VSS电平的发光信号。因此,根据本发明第一示例性实施例的发光驱动器500 包括在部分驱动模式下仅使与显示区域DA对应的像素PX发光的部分驱动器520_n+l-520_ m,从而可以减小功耗。图9是根据本发明第二示例性实施例的显示装置的示图。参照图9,本发明的显示装置包括显示单元100'、扫描驱动器200'、数据驱动器 300'、控制器400'和发光驱动器500'。
从等效电路的观点看,显示单元100'包括多条信号线Sl-Sn、Dl-Ds和El-En以及 多个像素PX,多个像素PX连接到所述多条信号线,并基本上以矩阵布置。根据本发明第二 示例性实施例的像素PX的构造与图2的像素PX的构造相同,并省略对像素PX的描述。信 号线Sl-Sn、Dl-Ds和El-En包括传输扫描信号的多条扫描线Sl-Sn、传输数据电压的多条数 据线Dl-Ds和传输发光信号的多条发光信号线El-En。扫描线Sl-Sn和发光信号线El-En 沿行方向且平行地布置,数据线Dl-Ds沿列方向且平行地布置。扫描驱动器200'连接到显示单元100'的扫描线Sl-Sn,并根据扫描控制信号 CONTl将扫描信号顺序地施加到扫描线Sl-Sn。数据驱动器300'连接到显示单元100'的数据线Dl至Ds,并将图像数据DR、DG 和DB转换为数据电压,并根据数据控制信号C0NT2将数据电压施加到数据线Dl至Ds。数 据驱动器300'在非显示区域NDA被传输有数据电压的时段期间将多个非发光数据电压传 输到多条数据线。数据驱动器300'可以根据区域选择信号PTA划分多个数据电压传输到 显示区域DA和非显示区域NDA的时段。例如,数据驱动器300'在输入低电平的区域选择信号PTA的时段期间将多个数 据电压传输到多条数据线Dl-Ds,并在输入高电平的区域选择信号PTA的时段期间将多个 非发光数据电压传输到多条数据线Dl-Ds。在下文中,将传送到显示区域DA的多个数据电 压称为有效数据VD,将传送到非显示区域NDA的多个数据电压称为无效数据NVD。本发明 的像素PX结构是电压写入型像素结构,数据驱动器300'产生与图像数据DR、DG和DB对 应的多个数据电压,从而将数据电压传送到多条数据线Dl-Dm。然而,本发明不限于此,当 OLED包括电流写入型像素结构时,数据驱动器300 ‘产生与图像数据DR、DG和DB对应的多 个数据电流,从而将数据电流传送到多条数据线Dl-Dm。控制器400'从外部接收输入信号(IQR、G和B、水平同步信号Hsync、垂直同步 信号Vsync以及主时钟信号MCLK,从而产生图像数据DR、DG和DB、扫描控制信号C0NT1、数 据控制信号C0NT2以及发光控制信号C0NT3。扫描控制信号CONTl包括同步信号FLM、第一发光时钟信号CLK1、第二发光时钟信 号CLK2、第一初始化信号INTl和第二初始化信号INT2。同步信号FLM是与垂直同步信号Vsync同步地产生的信号,并指示帧的开始点。这 里,垂直同步信号Vsync是显示一帧的图像的时段为一个周期的信号,并包括低电平脉冲, 该低电平脉冲指示作为周期单元的帧的开始。同步信号FLM包括低电平脉冲,该低电平脉 冲被同步至第一发光时钟信号CLKl的低电平脉冲,第一发光时钟信号CLKl首先在产生垂 直同步信号Vsync的低电平脉冲的时间点之后产生。第一发光时钟信号CLKl包括根据预定 周期产生的多个低电平脉冲。第二发光时钟信号CLK2是第一发光时钟信号CLKl被移位半 个周期的时钟信号。第一发光时钟信号CLKl和第二发光时钟信号CLK2具有相同的频率。 产生相对于第二发光时钟信号CLK2具有预定的相位延迟的第一初始化信号INT1,第一初 始化信号INTl的频率与第二发光时钟信号CLK2的频率相同。产生相对于第一发光时钟信 号CLKl具有预定的相位延迟的第二初始化信号INT2,第二初始化信号INT2的频率与第一 发光时钟信号CLKl的频率相同。数据控制信号C0NT2包括水平同步开始信号STH和负载信号LOAD,水平同步开始 信号STH通知开始向数据驱动器300传输用于一行像素PX的图像数据信号DR、DG和DB,负
24载信号LOAD指示向数据线Dl-Ds施加数据电压。此外,根据本发明第二示例性实施例的数 据控制信号C0NT2包括用于根据区域选择信号PTA输出有效数据的部分数据驱动信号PD。发光控制信号C0NT3包括区域选择信号PTA和反相区域选择信号PTB。区域选择 信号PTA包括与显示区域DA有关的信息,并且区域选择信号PTA是当向多条发光信号线 El-En中的与显示区域DA对应的发光信号线施加发光信号时产生的信号。反相区域选择信 号PTB是区域选择信号PTA被反相的信号。在本发明的第二示例性实施例中,作为示例,解 释为与多条发光信号线El-En中的发光信号线E5-E8对应的区域为显示区域DA。发光驱动器500'连接到显示单元100'的多条发光信号线El-En,并根据发光控 制信号C0NT3和多个扫描信号SSl-SSn将多个发光信号EMl-EMn顺序地施加到多条发光信 号线El-En。根据本发明第二示例性实施例的发光驱动器500'控制发光导通电压Von_e 电平的发光信号被施加到多条发光信号线El-En中的与显示区域DA对应的发光信号线,并 控制发光截止电压Voff_e电平的发光信号被施加到与非显示区域NDA对应的发光信号线。图10是示出在图9中示出的扫描驱动器200'的框图。参照图10,扫描驱动器200'包括产生多个扫描信号SSl-SSn中的奇数编号的扫 描信号的多个第一扫描信号发生器210_l-210_m和产生多个扫描信号SSl-SSn中的偶数编 号的扫描信号的多个第二扫描信号发生器220_l-220_k(这里,m+k = n+1)。产生多个扫描 信号SSl-SSn+Ι中的最后扫描信号SSn+Ι的扫描信号发生器(在图10中,示为210_m)作 为虚设扫描信号发生器实际上未连接到像素PX,并执行用于产生发光信号EMn的功能。多个第一扫描信号发生器210_l_210_m分别输入有第一初始化信号INT1、第一发 光时钟信号CLKl和第二发光时钟信号CLK2。另外,多个第一扫描信号发生器210_1-210_ m分别接收从多个第二扫描信号发生器220_l-220_k中的比第一扫描信号发生器早且相邻 于该第一扫描信号发生器的第二扫描信号发生器输出的扫描信号。多个第一扫描信号发生 器210_l-210_m分别被同步至第一发光时钟信号CLK1,从而根据相应的扫描信号和第一初 始化信号INTl输出第二发光时钟信号CLK2和第一电源电压VDD之一作为它们自己的扫描 信号。这里,多个第一扫描信号发生器210_l-210_m中的第一扫描信号发生器210_1接收 同步信号FLM而不是扫描信号。因此,扫描信号发生器210_1与第一发光时钟信号CLKl同 步,从而根据同步信号FLM和第一初始化信号INTl输出第二发光时钟信号CLK2和第一电 源电压VDD之一作为扫描信号SSl。多个第二扫描信号发生器Q20_l-220_k)分别输入有第二初始化信号INT2、第一 发光时钟信号CLKl和第二发光时钟信号CLK2。另外,多个第二扫描信号发生器220_1-220_ k分别接收从多个第一扫描信号发生器210_l-210_m中的比第二扫描信号发生器早且相邻 于该第二扫描信号发生器的第一扫描信号发生器输出的扫描信号。多个第二扫描信号发生 器220_l-220_m分别与第二发光时钟信号CLK2同步,从而根据对应的扫描信号和第二初始 化信号INT2输出第一发光时钟信号CLKl和第一电源电压VDD之一作为所述扫描信号。图11是在图9中示出的扫描驱动器200'的详细电路图。为了更好地理解和便于 描述,图11仅示出了扫描信号发生器210_1和220_1,然而其余的扫描信号发生器的电路构 造相同。参照图11,扫描信号发生器210-1包括多个晶体管P51-P56以及多个电容器C9 和C10。晶体管P51包括接收第一发光时钟信号CLKl的栅极端子和接收同步信号FLM的漏极端子。晶体管P52包括连接到晶体管P51的漏极端子的栅极端子和输入有第一电源电 压VDD的源极端子。晶体管P53包括连接到晶体管P52的漏极端子的栅极端子、输入有第 一电源电压VDD的源极端子和连接到晶体管P51的源极端子的漏极端子。晶体管PM包括输入有第一初始化信号INTl的栅极端子、连接到电容器C9的另 一端子的源极端子和输入有第二电源电压VSS的漏极端子。晶体管P55包括连接到电容器 C9的所述另一端子的栅极端子和输入有第一电源电压VDD的源极端子。晶体管P56包括连 接到晶体管P53的漏极端子的栅极端子、连接到晶体管P55的漏极端子的源极端子和输入 有第二发光时钟信号CLK2的漏极端子。晶体管P55的漏极端子和晶体管P56的源极端子 的结点变为扫描信号SSl的输出端子。电容器C9包括输入有第一电源电压VDD的一个端 子和连接到晶体管P53的栅极端子的所述另一端子。电容器ClO包括连接到晶体管P56的 栅极端子的一个端子和连接到晶体管P56的源极端子的另一端子。扫描信号发生器220_1包括多个晶体管P57-P62以及多个电容器Cll和C12。晶 体管P57包括输入有第二发光时钟信号CLK2的栅极端子和输入有扫描信号SSl的漏极端 子。晶体管P58包括连接到晶体管P57的漏极端子的栅极端子和输入有第一电源电压VDD 的源极端子。晶体管P59包括连接到晶体管P58的漏极端子的栅极端子、输入有第一电源 电压VDD的源极端子和连接到晶体管P57的源极端子的漏极端子。晶体管P60包括输入有第二初始化信号INT2的栅极端子、连接到电容器Cll的另 一端子的源极端子和输入有第二电源电压VSS的漏极端子。晶体管P61包括连接到电容器 Cll的所述另一端子的栅极端子和输入有第一电源电压VDD的源极端子。晶体管P62包括 连接到晶体管P59的漏极端子的栅极端子、连接到晶体管P61的漏极端子的源极端子和输 入有第一发光时钟信号CLKl的漏极端子。晶体管P61的漏极端子和晶体管P62的源极端 子的结点变为扫描信号SS2的输出端子。电容器Cll包括输入有第一电源电压VDD的一个 端子和连接到晶体管P59的栅极端子的所述另一端子。电容器C12包括连接到晶体管P62 的栅极端子的一个端子和连接到晶体管P62的源极端子的另一端子。图12是在图9中示出的发光驱动器500'的框图。参照图12,根据本发明第二示例性实施例的发光驱动器500'包括多个发光信号 发生器510' _1-510' _n。多个发光信号发生器510‘ _1_510' _n分别接收区域选择信 号PTA、反相区域选择信号PTB、多个扫描信号SSl-SSn中的相应的第η扫描信号和第η+1 扫描信号。多个发光信号发生器510' _1-510' _η根据相应的第η扫描信号分别输出第 一电源电压VDD作为发光信号,并根据区域选择信号PTA和第η+1扫描信号输出第二电源 电压VSS作为发光信号。图13Α是在图9中示出的发光驱动器500'的详细电路图。为了更好地理解和便 于描述,图13Α仅示出了发光信号发生器510' _1和510' _2,并且其余的发光信号发生器 的电路构造相同。参照图13Α,发光信号发生器510' _1包括多个晶体管Ρ63-Ρ71以及多个电容器 C13和C14。晶体管Ρ63包括输入有扫描信号SSl的栅极端子和输入有第一电源电压VDD 的源极端子。晶体管Ρ64包括输入有扫描信号SS2的栅极端子和连接到晶体管Ρ63的漏极 端子的源极端子。晶体管Ρ65包括输入有区域选择信号PTA的栅极端子、连接到晶体管Ρ64 的漏极端子的源极端子和输入有第二电源电压VSS的漏极端子。晶体管Ρ66包括输入有反相区域选择信号PTB的栅极端子、输入有第一电源电压VDD的源极端子和连接到晶体管P63 的漏极端子的漏极端子。晶体管P67包括连接到晶体管P66的漏极端子的栅极端子、输入有第一电源电压 VDD的源极端子和连接到电容器C13的另一端子的漏极端子。晶体管P68包括输入有扫描 信号SSl的栅极端子、连接到晶体管P67的漏极端子的源极端子和输入有第二电源电压VSS 的漏极端子。晶体管P69包括输入有反相区域选择信号PTB的栅极端子、连接到电容器C13 的所述另一端子的源极端子和输入有第二电源电压VSS的漏极端子。晶体管P70包括连接到电容器C13的所述另一端子的栅极端子和输入有第一电源 电压VDD的源极端子。晶体管P71包括连接到晶体管P67的栅极端子的栅极端子、连接到 晶体管P70的漏极端子的源极端子和输入有第二电源电压VSS的漏极端子。晶体管P70的 漏极端子和晶体管P71的源极端子的结点变为发光信号EMl的输出端子。电容器C13包括 输入有第一电源电压VDD的一个端子和连接到晶体管P70的栅极端子的所述另一端子。电 容器C14包括连接到晶体管P71的栅极端子的一个端子和连接到晶体管P71的源极端子的 另一端子。发光信号发生器510' _2包括多个晶体管P72-P80以及多个电容器C15和C16。 晶体管P72包括输入有扫描信号SS2的栅极端子和输入有第一电源电压VDD的源极端子。 晶体管P73包括输入有扫描信号SS3的栅极端子和连接到晶体管P72的漏极端子的源极端 子。晶体管P74包括输入有区域选择信号PTA的栅极端子、连接到晶体管P73的漏极端子 的源极端子和输入有第二电源电压VSS的漏极端子。晶体管P75包括输入有反相区域选择 信号PTB的栅极端子、输入有第一电源电压VDD的源极端子和连接到晶体管P72的漏极端 子的漏极端子。晶体管P76包括连接到晶体管P75的漏极端子的栅极端子、输入有第一电源电压 VDD的源极端子和连接到电容器C15的另一端子的漏极端子。晶体管P77包括输入有扫描 信号SS2的栅极端子、连接到晶体管P76的漏极端子的源极端子和输入有第二电源电压VSS 的漏极端子。晶体管P78包括输入有反相区域选择信号PTB的栅极端子、连接到电容器C15 的所述另一端子的源极端子和输入有第二电源电压VSS的漏极端子。晶体管P79包括连接到电容器C15的所述另一端子的栅极端子和输入有第一电源 电压VDD的源极端子。晶体管P80包括连接到晶体管P76的栅极端子的栅极端子、连接到 晶体管P79的漏极端子的源极端子和输入有第二电源电压VSS的漏极端子。晶体管P79的 漏极端子和晶体管P80的源极端子的结点变为发光信号EM2的输出端子。电容器C15包括 输入有第一电源电压VDD的一个端子和连接到晶体管P79的栅极端子的所述另一端子。电 容器C16包括连接到晶体管P80的栅极端子的一个端子和连接到晶体管P80的源极端子的 另一端子。图14是用于解释根据本发明第二示例性实施例的显示装置的驱动方法的时序 图。在图14中,时段Tll表示第一初始化信号INTl的一个周期,时段T12表示第二初始化 信号INT2的一个周期。参照图14,如果在A21时刻时首先产生作为低电平的第一初始化信号INT1,则晶 体管PM导通。因此,第二电源电压VSS通过导通的晶体管PM传输到晶体管P55的栅极 端子,从而导通晶体管P55,产生作为第一电源电压VDD电平的扫描信号SS1。
接下来,在A22时刻时,如果产生作为低电平脉冲的同步信号FLM,则产生作为低 电平的第一发光时钟信号CLKl。因此,晶体管P51导通,并且晶体管P56由同步信号FLM导 通。因此,产生作为扫描信号SSl的第二发光时钟信号CLK2。在第一初始化信号INTl的一 个周期(即,时段Tll)期间产生作为第二发光时钟信号CLK2的扫描信号SS1。如果在A23时刻时产生作为低电平的第二初始化信号INT2,则晶体管P60导通。 第二电源电压VSS通过导通的晶体管P60传输到晶体管P61的栅极端子,并且产生作为第 一电源电压VDD电平的扫描信号SS2。接下来,在A24时刻时,晶体管P57由第二发光时钟信号CLK2导通,并且晶体管 P62由扫描信号SSl导通。因此,通过导通的晶体管P62输出第一发光时钟信号CLKl作为 扫描信号SS2。在第二初始化信号INT2的一个周期(S卩,时段T12)期间产生作为第一发光 时钟信号CLKl的扫描信号SS2。如上所述,顺序地输出扫描信号SSl-SSn。另一方面,在AM时刻时,如果产生作为低电平的扫描信号SS1,则晶体管P63和晶 体管P68导通。第二电源电压VSS通过导通的晶体管P68传输到晶体管P70的栅极,晶体 管P70导通。因此,产生作为第一电源电压VDD电平的发光信号EM1。接下来,在A25时刻 时,扫描信号SSl变为高电平,并产生作为低电平的扫描信号SS2。因此,晶体管P63和晶体 管P70截止,并且晶体管P64导通。这里,区域选择信号PTA为高电平,使得发光信号EMl 保持第一电源电压VDD电平。如上所述,输出与区域选择信号PTA为高电平的时段对应的 发光信号作为第一电源电压VDD电平。图13B是发光驱动器510' _5和510' _6的详细电路图。发光驱动器510‘ _5 和510' _6的结构和操作方法与发光信号发生器510' _1和510' _2的结构和操作方法 相同。在这种状态下,在A27时刻时,如果区域选择信号PTA从高电平变为低电平,则晶 体管P83导通。另外,在A27时刻时,如果产生作为低电平的扫描信号SS6,则晶体管P82导 通。这里,扫描信号SS5为高电平,从而使晶体管P81和晶体管P87进入截止状态。因此,晶 体管P85将第一电源电压VDD传输到导通的晶体管P88的栅极端子,晶体管P88截止。另 外,晶体管P89的栅极端子传输有第二电源电压VSS,从而导通晶体管P89。因此,输出作为 第二电源电压VSS电平的发光信号EM5。同样,在似8时刻时,如果产生作为低电平的扫描信号SS7,则晶体管P91导通。因 此,第二电源电压VSS传输到晶体管P98的栅极端子,从而导通晶体管P98。因此,输出作 为第二电源电压VSS电平的发光信号EM6。如上所述,与区域选择信号PTA为低电平的时 段对应的发光信号EM5-EM8输出为第二电源电压VSS电平。因此,仅使连接到发光信号线 E5-E8的多个像素PX发光,由此降低了功耗。根据第五发光信号EM5至第八发光信号EM8的减少的导通时段(低电平)调制有 效数据VD,以补偿减少的发光时段。当驱动晶体管Ml为ρ沟道型晶体管(如在图2中所 示)时,有效数据VD从第五条线到第八条线减小。根据有效数据VD传输到数据线Dl-Dn的 数据电压从第五条线到第八条线降低,从而补偿第五条线至第八条线的减少的发光时段。虽然已经结合目前被视为实际的示例性实施例的内容描述了本发明,但应当理 解,本发明不限于所公开的实施例,而是相反,本发明意在覆盖包括在权利要求的精神和范 围内的各种修改和等同布置。
28
标号描述显示单元100,扫描驱动器200,数据驱动器300,控制器400发光驱动器500,扫描线Sl-Sn+k,发光信号线El-En+k数据线Dl-Ds,驱动晶体管Ml,电容器Cst开关晶体管M2,发光控制晶体管M3有机发光二极管0LED,输入信号R、G、B,水平同步信号Hsync垂直同步信号Vsync,主时钟信号MCLK,图像数据DR、DG、DB扫描控制信号CONTl,数据控制信号C0NT2,发光控制信号C0NT3部分驱动选择信号ESR,反相区域选择信号PTB,区域选择信号PTA正常驱动器510_l-510_n 和 510_m+l_510_n+k部分驱动器520_n+l_520_m
权利要求
1.一种显示装置,所述显示装置包括显示单元,包括传输多个扫描信号的多条扫描线、传输多个数据信号的多条数据线、 传输多个发光信号的多条发光信号线和多个像素,所述多个像素分别连接到所述多条扫描 线、所述多条数据线和所述多条发光信号线;发光驱动器,接收选择正常驱动模式和部分驱动模式之一的部分驱动选择信号、划分 所述显示单元的显示区域和非显示区域的区域选择信号、与垂直同步信号同步地产生的同 步信号、第一发光时钟信号以及与所述第一发光时钟信号具有预定的相位差的第二发光时 钟信号,以输出所述多个发光信号,其中,所述发光驱动器包括多个正常驱动器和多个部分驱动器,所述多个正常驱动器 分别连接到所述多条发光信号线中的与所述非显示区域对应的多条第一发光信号线,在所 述正常驱动模式下输出导通电压电平的多个发光信号,并在所述部分驱动模式下输出截止 电压电平的多个发光信号;所述多个部分驱动器分别连接到所述多条发光信号线中的与所 述显示区域对应的多条第二发光信号线,并根据所述区域选择信号输出所述导通电压电平 的发光信号。
2.根据权利要求1所述的显示装置,其中,所述多个正常驱动器包括第一正常驱动器,接收所述第一发光时钟信号、所述部分驱动选择信号和第一输入信 号,在所述部分驱动选择信号为第一电平时通过所述第一输入信号而输入有第二发光时钟 信号,并且根据所述第二发光时钟信号产生第一移位信号和所述第一移位信号被反相的第 一发光信号;第二正常驱动器,接收第二输入信号、所述部分驱动选择信号和所述第二发光时钟信 号,在所述部分驱动选择信号为所述第一电平时通过所述第二输入信号而输入有所述第一 发光时钟信号,并且根据所述第一发光时钟信号产生第二移位信号和所述第二移位信号被 反相的第二发光信号。
3.根据权利要求2所述的显示装置,其中,所述第一输入信号是从多个第二正常驱动 器中的一个第二正常驱动器输出的第二移位信号和同步信号之一,所述多个第二正常驱动 器中的所述一个第二正常驱动器比第一正常驱动器早且相邻于该第一正常驱动器。
4.根据权利要求2所述的显示装置,其中,所述第二输入信号是从多个第一正常驱动 器中的一个第一正常驱动器输出的第一移位信号,所述多个第一正常驱动器中的所述一个 第一正常驱动器比第二正常驱动器早且相邻于该第二正常驱动器。
5.根据权利要求2所述的显示装置,其中,所述第一正常驱动器包括第一晶体管,包括输入有第一发光时钟信号的栅极端子和输入有所述第一输入信号的 漏极端子;第二晶体管,包括输入有所述部分驱动选择信号的栅极端子、输入有第一电源电压的 源极端子和连接到所述第一晶体管的源极端子的漏极端子;第三晶体管,包括输入有所述第一发光时钟信号的栅极端子和输入有所述第一电源电 压的源极端子;第一电容器,包括连接到所述第二晶体管的漏极端子的一个端子和连接到所述第三晶 体管的漏极端子的另一端子;第四晶体管,包括连接到所述第一电容器的所述一个端子的栅极端子、连接到所述第一电容器的所述另一端子的源极端子和输入有所述第二发光时钟信号的漏极端子;第五晶体管,包括输入有所述部分驱动选择信号的栅极端子、连接到所述第一电容器 的所述另一端子的源极端子和输入有第二电源电压的漏极端子;第六晶体管,包括连接到所述第一电容器的所述另一端子的栅极端子和输入有所述第 一电源电压的源极端子;第七晶体管,包括输入有所述第一发光时钟信号的栅极端子、连接到所述第六晶体管 的漏极端子的源极端子和输入有所述第二电源电压的漏极端子;第八晶体管,包括连接到所述第六晶体管的漏极端子的栅极端子和输入有所述第一电 源电压的源极端子;第九晶体管,包括连接到所述第一电容器的所述另一端子的栅极端子、连接到所述第 八晶体管的漏极端子的源极端子和输入有所述第二电源电压的漏极端子;第十晶体管,包括连接到所述第八晶体管的漏极端子的栅极端子和输入有所述第一电 源电压的源极端子;第二电容器,包括连接到所述第八晶体管的栅极端子的一个端子和连接到所述第十晶 体管的漏极端子的另一端子;第十一晶体管,包括连接到所述第二电容器的所述一个端子的栅极端子、连接到所述 第二电容器的所述另一端子的源极端子和输入有所述第二电源电压的漏极端子。
6.根据权利要求2所述的显示装置,其中,所述第二正常驱动器包括 第一晶体管,包括输入有所述第二发光时钟信号的栅极端子和输入有所述第二输入信 号的漏极端子;第二晶体管,包括输入有所述部分驱动选择信号的栅极端子、输入有第一电源电压的 源极端子和连接到所述第一晶体管的源极端子的漏极端子;第三晶体管,包括输入有所述第二发光时钟信号的栅极端子和输入有所述第一电源电 压的源极端子;第一电容器,包括连接到所述第二晶体管的漏极端子的一个端子和连接到所述第三晶 体管的漏极端子的另一端子;第四晶体管,包括连接到所述第一电容器的所述一个端子的栅极端子、连接到所述第 一电容器的所述另一端子的源极端子和输入有所述第一发光时钟信号的漏极端子;第五晶体管,包括输入有所述部分驱动选择信号的栅极端子、连接到所述第一电容器 的所述另一端子的源极端子和输入有第二电源电压的漏极端子;第六晶体管,包括连接到所述第一电容器的所述另一端子的栅极端子和输入有所述第 一电源电压的源极端子;第七晶体管,包括输入有所述第二发光时钟信号的栅极端子、连接到所述第六晶体管 的漏极端子的源极端子和输入有所述第二电源电压的漏极端子;第八晶体管,包括连接到所述第六晶体管的漏极端子的栅极端子和输入有所述第一电 源电压的源极端子;第九晶体管,包括连接到所述第一电容器的所述另一端子的栅极端子、连接到所述第 八晶体管的漏极端子的源极端子和输入有所述第二电源电压的漏极端子;第十晶体管,包括连接到所述第八晶体管的漏极端子的栅极端子和输入有所述第一电源电压的源极端子;第二电容器,包括连接到所述第八晶体管的栅极端子的一个端子和连接到所述第十晶 体管的漏极端子的另一端子;第十一晶体管,包括连接到所述第二电容器的所述一个端子的栅极端子、连接到所述 第二电容器的所述另一端子的源极端子和输入有所述第二电源电压的漏极端子。
7.根据权利要求2所述的显示面板,其中,所述多个部分驱动器包括第一部分驱动器,接收所述第一发光时钟信号、所述第二发光时钟信号、所述区域选择 信号、所述区域选择信号的相位被反相的反相区域选择信号、所述部分驱动选择信号和所 述第二移位信号,并且当所述部分驱动选择信号为第二电平时,所述第一部分驱动器根据 所述区域选择信号产生具有第二电源电压的第一发光信号;第二部分驱动器,接收所述第一发光时钟信号、所述第二发光时钟信号、所述区域选择 信号、所述反相区域选择信号和所述第一移位信号,并且根据所述区域选择信号产生具有 第二电源电压的第二发光信号。
8.根据权利要求7所述的显示装置,其中,所述第一部分驱动器包括第一晶体管,包括输入有所述第一发光时钟信号的栅极端子和输入有所述第一移位信 号的源极端子;第二晶体管,包括输入有所述部分驱动选择信号的栅极端子、输入有第一电源电压的 源极端子和连接到所述第一晶体管的源极端子的漏极端子;第三晶体管,包括输入有所述第一发光时钟信号的栅极端子和输入有所述第一电源电 压的源极端子;第一电容器,包括连接到所述第二晶体管的漏极端子的一个端子和连接到所述第三晶 体管的漏极端子的另一端子;第四晶体管,包括连接到所述第一电容器的所述一个端子的栅极端子、连接到所述第 一电容器的所述另一端子的源极端子和输入有所述第二发光时钟信号的漏极端子;第五晶体管,包括输入有所述部分驱动选择信号的栅极端子、连接到所述第一电容器 的所述另一端子的源极端子和输入有所述第二电源电压的漏极端子;第六晶体管,包括输入有所述反相区域选择信号的栅极端子和输入有所述第一电源电 压的源极端子;第七晶体管,包括连接到所述第一电容器的所述另一端子的栅极端子和连接到所述第 六晶体管的漏极端子的源极端子;第八晶体管,包括输入有所述区域选择信号的栅极端子、连接到所述第七晶体管的漏 极端子的源极端子和输入有所述第二电源电压的漏极端子;第九晶体管,包括输入有所述第一发光时钟信号的栅极端子、连接到所述第七晶体管 的漏极端子的源极端子和输入有所述第二电源电压的漏极端子;第十晶体管,包括连接到所述第七晶体管的漏极端子的栅极端子和输入有所述第一电 源电压的源极端子;第十一晶体管,包括连接到所述第一电容器的所述另一端子的栅极端子和连接到所述 第十晶体管的漏极端子的源极端子;第十二晶体管,包括输入有所述反相区域选择信号的栅极端子、连接到所述第十一晶体管的漏极端子的源极端子和输入有所述第二电源电压的漏极端子;第十三晶体管,包括连接到所述第十二晶体管的漏极端子的栅极端子和输入有所述第 一电源电压的源极端子;第二电容器,包括连接到所述第十晶体管的栅极端子的一个端子和连接到所述第十三 晶体管的漏极端子的另一端子;第十四晶体管,包括连接到所述第二电容器的所述一个端子的栅极端子、连接到所述 第二电容器的所述另一端子的源极端子和输入有所述第二电源电压的漏极端子。
9.根据权利要求7所述的显示装置,其中,所述第二部分驱动器包括 第一晶体管,包括输入有所述第二发光时钟信号的栅极端子和输入有所述第二移位信 号的漏极端子;第二晶体管,包括输入有所述部分驱动选择信号的栅极端子、输入有第一电源电压的 源极端子和连接到所述第一晶体管的源极端子的漏极端子;第三晶体管,包括输入有所述第二发光时钟信号的栅极端子和输入有所述第一电源电 压的源极端子;第一电容器,包括连接到所述第二晶体管的漏极端子的一个端子和连接到所述第三晶 体管的漏极端子的另一端子;第四晶体管,包括连接到所述第一电容器的所述一个端子的栅极端子、连接到所述第 一电容器的所述另一端子的源极端子和输入有所述第一发光时钟信号的漏极端子;第五晶体管,包括输入有所述部分驱动选择信号的栅极端子、连接到所述第一电容器 的所述另一端子的源极端子和输入有第二电源电压的漏极端子;第六晶体管,包括输入有所述反相区域选择信号的栅极端子和输入有所述第一电源电 压的源极端子;第七晶体管,包括连接到所述第一电容器的所述另一端子的栅极端子和连接到所述第 六晶体管的漏极端子的源极端子;第八晶体管,包括输入有所述区域选择信号的栅极端子、连接到所述第七晶体管的漏 极端子的源极端子和输入有所述第二电源电压的漏极端子;第九晶体管,包括输入有所述第二发光时钟信号的栅极端子、连接到所述第七晶体管 的漏极端子的源极端子和输入有所述第二电源电压的漏极端子;第十晶体管,包括连接到所述第七晶体管的漏极端子的栅极端子和输入有所述第一电 源电压的源极端子;第十一晶体管,包括连接到所述第一电容器的所述另一端子的栅极端子和连接到所述 第十晶体管的漏极端子的源极端子;第十二晶体管,包括输入有所述反相区域选择信号的栅极端子、连接到所述第十一晶 体管的漏极端子的源极端子和输入有所述第二电源电压的漏极端子;第十三晶体管,包括连接到所述第十晶体管的漏极端子的栅极端子和输入有所述第一 电源电压的源极端子;第二电容器,包括连接到所述第十晶体管的栅极端子的一个端子和连接到所述第十三 晶体管的漏极端子的另一端子;第十四晶体管,包括连接到所述第二电容器的所述一个端子的栅极端子、连接到所述第二电容器的所述另一端子的源极端子和输入有所述第二电源电压的漏极端子。
10.一种显示装置的驱动方法,所述显示装置包括显示单元,所述显示单元包括传输多 个扫描信号的多条扫描线、传输多个数据信号的多条数据线、传输多个发光信号的多条发 光信号线和多个像素,所述多个像素分别连接到所述多条扫描线、所述多条数据线和所述 多条发光信号线,所述驱动方法包括接收选择正常驱动模式和部分驱动模式之一的部分驱动选择信号、划分所述显示单元 的显示区域和非显示区域的区域选择信号、与垂直同步信号同步地产生的同步信号、第一 发光时钟信号以及所述第一发光时钟信号的相位被反相的第二发光时钟信号;在所述正常驱动模式下,将导通电压电平的发光信号传输到所述多条发光信号线中的 与所述非显示区域对应的多条第一发光信号线和与所述显示区域对应的多条第二发光信 号线;在所述部分驱动模式下,将截止电压电平的发光信号传输到所述多条第一发光信号 线,并将所述导通电压电平的发光信号传输到所述多条第二发光信号线。
11.根据权利要求10所述的驱动方法,其中,所述导通电压电平的发光信号的传输步 骤包括当所述部分驱动选择信号为所述第一电平时,通过所述同步信号接收所述第二发光时 钟信号,并根据所述第二发光时钟信号传输第一移位信号和使所述第一移位信号反相的第 一发光信号;当所述部分驱动选择信号为所述第一电平时,通过所述第一移位信号接收所述第一发 光时钟信号,并根据所述第一发光时钟信号传输第二移位信号和使所述第二移位信号反相 的第二发光信号。
12.根据权利要求10所述的驱动方法,其中,所述截止电压电平的发光信号的传输步 骤包括当部分驱动信号为第二电平时,将所述同步信号以及所述第一发光时钟信号和所述第 二发光时钟信号保持为预定的电压电平。
13.一种显示装置,所述显示装置包括显示单元,包括传输多个扫描信号的多条扫描线、传输多个数据信号的多条数据线、 传输多个发光信号的多条发光信号线和多个像素,所述多个像素分别连接到所述多条扫描 线、所述多条数据线和所述多条发光信号线;发光驱动器,根据所述多个扫描信号中的至少两个扫描信号产生划分所述显示单元的 显示区域和非显示区域的区域选择信号、所述区域选择信号被反相的反相区域选择信号以 及所述多个发光信号中的作为导通电压电平的与所述显示区域对应的发光信号和作为截 止电压电平的与所述非显示区域对应的发光信号。
14.根据权利要求13所述的显示装置,其中,所述发光驱动器包括多个发光信号发生器,分别连接到所述多条发光信号线,根据所述反相区域选择信号 和所述多个扫描信号中的第一相应扫描信号产生截止电压电平的发光信号,并根据在所述 区域选择信号和第一扫描信号之后产生的第二扫描信号来产生导通电压电平的发光信号。
15.根据权利要求14所述的显示装置,其中,所述多个发光信号发生器分别包括第一晶体管,包括输入有所述第一扫描信号的栅极端子和输入有第一电源电压的源极端子;第二晶体管,包括输入有所述第二扫描信号的栅极端子和连接到所述第一晶体管的漏 极端子的源极端子;第三晶体管,包括输入有所述区域选择信号的栅极端子、连接到所述第二晶体管的漏 极端子的源极端子和输入有所述第二电源电压的漏极端子;第四晶体管,包括输入有所述反相区域选择信号的栅极端子、输入有所述第一电源电 压的源极端子和连接到所述第一晶体管的漏极端子的漏极端子;第五晶体管,包括连接到所述第四晶体管的漏极端子的栅极端子和输入有所述第一电 源电压的源极端子;第一电容器,包括输入有所述第一电源电压的一个端子和连接到所述第五晶体管的漏 极端子的另一端子;第六晶体管,包括输入有所述第一扫描信号的栅极端子、连接到所述第五晶体管的漏 极端子的源极端子和输入有所述第二电源电压的漏极端子;第七晶体管,包括输入有所述反相区域选择信号的栅极端子、连接到所述第一电容器 的所述另一端子的源极端子和输入有所述第二电源电压的漏极端子;第八晶体管,包括连接到所述第一电容器的所述另一端子的栅极端子和输入有所述第 一电源电压的源极端子;第九晶体管,包括连接到所述第五晶体管的栅极端子的栅极端子、连接到所述第八晶 体管的漏极端子的源极端子和输入有所述第二电源电压的漏极端子;第二电容器,包括连接到所述第九晶体管的栅极端子的一个端子和连接到所述第九晶 体管的源极端子的另一端子。
16.根据权利要求13所述的显示装置,所述显示装置还包括扫描驱动器,接收与垂直同步信号同步的同步信号、所述第一发光时钟信号、所述第一 发光时钟信号被移位了半个周期的第二发光时钟信号、对于所述第二发光时钟信号具有预 定的相位延迟的第一初始化信号以及对于所述第一发光时钟信号具有预定的相位延迟的 第二初始化信号,从而顺序地产生多个扫描信号。
17.根据权利要求16所述的显示装置,其中,所述扫描驱动器包括多个第一扫描信号发生器,根据所述第一输入信号和与所述第一发光时钟信号同步地 输入的第一初始化信号输出所述第二发光时钟信号和第一电源电压之一作为多个第一扫 描信号;多个第二扫描信号发生器,根据第二输入信号和与所述第二发光时钟信号同步地输入 的第二初始化信号输出所述第一发光时钟信号和所述第一电源电压之一作为多个第二扫 描信号。
18.根据权利要求17所述的显示装置,其中,所述第一输入信号是从多个第二扫描信 号发生器中的一个第二扫描信号发生器输出的第二扫描信号和同步信号之一,所述多个第 二扫描信号发生器中的所述一个第二扫描信号发生器比所述多个第一扫描信号发生器中 的一个第一扫描信号发生器早且相邻于该第一扫描信号发生器。
19.根据权利要求17所述的显示装置,其中,所述第二输入信号是从所述多个第一扫 描信号发生器中的一个第一扫描信号发生器输出的第一扫描信号,所述多个第一扫描信号发生器中的所述一个第一扫描信号发生器比所述多个第二扫描信号发生器中的一个第二 扫描信号发生器早且相邻于该第一扫描信号发生器。
20.根据权利要求13所述的显示装置,所述显示装置还包括数据驱动器,将有效数据传输到所述显示区域的多条数据线,并将无效数据传输到所 述非显示区域的多条数据线。
21.根据权利要求20所述的显示装置,其中,所述数据驱动器在施加与显示区域对应 的区域选择信号的时段期间将所述有效数据传输到多条数据线,并且在施加与非显示区域 对应的区域选择信号的时段期间将所述无效数据传输到多条数据线。
22.—种显示装置的驱动方法,所述显示装置包括显示单元,所述显示单元包括传输多 个扫描信号的多条扫描线、传输多个数据信号的多条数据线、传输多个发光信号的多条发 光信号线和多个像素,所述多个像素分别连接到所述多条扫描线、所述多条数据线和所述 多条发光信号线,所述驱动方法包括接收划分所述显示单元的显示区域和非显示区域的区域选择信号、所述区域选择信号 被反相的反相区域选择信号和所述多个扫描信号中的至少两个扫描信号;根据反相区域选择信号及两个扫描信号中的第一扫描信号来产生所述多个发光信号 中的与所述显示区域对应的作为导通电压电平的发光信号;根据区域选择信号及两个扫描信号中的第二扫描信号来产生所述多个发光信号中的 与所述非显示区域对应的截止电压电平的发光信号。
23.根据权利要求22所述的驱动方法,所述驱动方法还包括接收与垂直同步信号同步地产生的同步信号、所述第一发光时钟信号、所述第一发光 时钟信号移位了半个周期的第二发光时钟信号、对于所述第二发光时钟信号具有预定的相 位延迟的第一初始化信号以及对于所述第一发光时钟信号具有预定的相位延迟的第二初 始化信号,以顺序地产生多个扫描信号。
24.根据权利要求23所述的驱动方法,其中,顺序地产生多个扫描信号的步骤包括根据第一输入信号和与所述第一发光时钟信号同步地输入的第一初始化信号输出所述第二发光时钟信号和第一电源电压之一作为多个第一扫描信号;根据第二输入信号和与所述第二发光时钟信号同步地输入的第二初始化信号输出所 述第一发光时钟信号和所述第一电源电压之一作为多个第二扫描信号。
25.根据权利要求22所述的驱动方法,所述驱动方法还包括在施加与显示区域对应的区域选择信号的时段期间将有效数据传输到多条数据线;在施加与非显示区域对应的区域选择信号的时段期间将无效数据传输到多条数据线。
全文摘要
本发明涉及一种显示装置和一种驱动方法,以减小功耗并通过构造仅由PMOS晶体管制得的驱动器来简化制造显示装置的工艺。显示单元包括传输多个扫描信号的多条扫描线、传输多个数据信号的多条数据线、传输多个发光信号的多条发光信号线和多个像素,所述多个像素分别连接到所述多条扫描线、所述多条数据线和所述多条发光信号线;发光驱动器接收选择正常驱动模式和部分驱动模式中的一者的部分驱动选择信号、划分所述显示单元的显示区域和非显示区域的区域选择信号、与垂直同步信号同步地产生的同步信号、第一发光时钟信号以及与所述第一发光时钟信号具有预定的相位差的第二发光时钟信号,以输出所述多个发光信号。
文档编号G09G3/32GK102148009SQ20111003491
公开日2011年8月10日 申请日期2011年1月28日 优先权日2010年2月5日
发明者严基明 申请人:三星移动显示器株式会社

最新回复(0)