数模转换器电路、液晶驱动电路和液晶装置的制作方法

xiaoxiao2020-6-26  14

专利名称:数模转换器电路、液晶驱动电路和液晶装置的制作方法
技术领域
本发明涉及一种数模(D/A)转换器电路、液晶驱动电路、和液晶显示装置。
背景技术
现今,液晶装置(LCD)广泛用作显示器。由于这种LCD薄、轻、并且功耗低, 因而其通常用于如移动电话、个人数字助理(PDA)、笔记本电脑、和便携式电视的 移动终端。
大液晶装置已经被发展并已经应用于大屏幕固定式显示器和;b^幕电视。
这种液晶装置包括液晶面板和马区动液晶面板的液晶面板驱动电路。液晶面板驱 动电路在内部D/A转换器电路将作为图像信号输入的数字信号转4^^對以信号,并 且将该才對以信号输入到液晶面板,以便在液晶面一^Ji显示图像。
如上所述,液晶面板驱动电路包括将数字信号转^^對以信号的D/A转换器电 路。过去,这种D/A转换器电路主要采用梯形电阻型。
如图10所示,对于梯形电阻型D/A转换器电路,多个电阻RIOI串^i^接在参 考电压之间(VRT到OV之间)。然后,解码器102控制开关单元101,以在电阻RIOI 之间的抽头电压中选择与数字信号相应的第一电压,并输出与输入的数字信号相应 的才對以信号Vout。
这样,梯形电阻型D/A转换器电路包括多个等效于参考电压间梯度等级的电阻。 每个电^L^连接到开关电路使得能够选择期望的电I^由头。梯形电阻型D/A转换器 电路已经被广泛釆用是因为结构简单并JL^易制造,还因为其展现良好的性能。
然而,近来,与液晶装置的图像质量提高""^, D/A转换器电路需要10位或更 高的梯度等级。因此,//^口的阶梯电阻型D/A转换器电路已经面临着其极限。
换句话说,对于梯形电阻型D/A转换器电路,由于电阻R101和开关SW101增加 的数量是位数增加的两倍,因而安装面积(芯片尺寸) 口倍。通常,由于安装面 积的限制,对于梯形电阻型D/A转换器电路来说大约8位是实际极限。因此,设置 了能够安^半导体上的电阻的相对精度的极限。
相应地,近来,序列循环D/A转换器电路已经被给予关注,其安装面积即使在
梯度等级升高时也不会增加(例如,参考曰本未审专利申请公开No. 2001-94426 )。 现在,将参考附图对^^口的循环D/A转换器电路的原理进行描述。图11示出了
/^口的循环D/A转换器电路的原理。
如图11所示,循环D/A转换器电路110包括并串转换器电路lll,其将作为
数字信号的并行数字数据转才械串联数字数据;开关单元112,其输出与从并串转换
器电路lll输出的串联数字数据的^"Hi^目对应的电压;乘法单元113,如下所述,
(S/H)电if各114,其保持/棘法单元113输出的电压;电压转换器电if各115,其使 从S/H电路114输出的电压减半。
输入到循环D/A转换器电路110的并行数字数据通过并串转换器电路111转换 成串行数字数据,并且依次输出到开关单元U2。
开关单元112依次输出与串行数字数據的^-"位数据相应的电压(第一电压VRT 或第二电压(这种情况下是O伏))。例如,当数字数据为T,时,开关SW101M^各 以便输出第一电压VRT,而当数字数据为"0"时,开关SW102M^各以便输出第二电 压(0伏)。
乘法单元113将电压转换器电路115的输出电压加到从开关单元112依次输出 的电压上,然后将结果输出到S/H电路114。
然后,从电压转换器电路115输出从S/H电路114输出的电压的一半。这个电 压是循环D/A转换器电路110的输出电压Vout。
这样,每次从开关单元112输出与位数据相应的电压,循环D/A转换器电路110 将这个电压加上保持在S/H电路114中的电压的一半。通过将结果保持在S/H电路 114中并且使电压减半,生成输出电压Vout,并将数字信号转^i^勤以信号。
下面,将参考附图12,对采用上述原理的循环D/A转换器电路的M结构的例 子进行描述。图12示出了循环D/A转换器电路的M结构。
如图12所示,D/A转换器电路120包括并串转换器电路121,其将并行数字 数据转^械串行数字数据;开关SW120和SW121,其根据从并串转换器电路121输出 的串行数字数据为^-"位数字数据选择第一电压VRT或第二电压(这种情况下是0 伏);第一电容器C120,其接^j缓过使开关SW120或SW121M^各^^的第一电压或第 二电压;开关SW122,其将第一电容器C120和第二电容器C121并联连接,如下所述; 第二电容器C121,开关SW123和SW124,以及电压跟随器AMP120。第一电容器C120 和第二电容器C121具有相同的电容值Ca (F)。
借助上述西己置的D/A转换器电路120,例如,当输入到D/A转换器电路120的数字信号an, D『2,…D"和D。相应于"1111"时,开关SW120至SW124以及第二电 容器C121进入图13所示的状态。
首先,在定时tO,开关SW123和SW124^ii珞,存储在第一电容器C120和第二 电容器C121中的电荷^i文电,并且电容器的电压设置成O伏。
接下来,在定时tl,为了将与并串转换器电路121输出的最^^效位D。的数据 "1"相应的电压;^o到第一电容器C120,开关SW120M^各预定时间量。换句话说, 第一电容器C120的电压被设置成第一电压VRT,并且电荷Ca x VRT被^f诸在第一电 容器C120中。
然后,在定时t2,开关SW122少1^各预定时间量,并且第一电容器C120和第二 电容器C121并联连接。肩—诸在第一电容器C120中的部分电#*改电到第二电容器 C121中,以便将第一电容器C120和第二电容器C121设置^目等的电压电平。
由于第一电容器C120和第二电容器C121具有相同的电容值Ca,因而当开关 SW122短路时,Ca x VRT/2的电荷从第一电容器C120 口到第二电容器C121。第一 和第二电容器C120和C121的电压电平为VRT/2。
接下来,在定时t3,为了将与并串转换器电路121输出的第二最^^效位" 的数据'T,相应的电压信号施加到第一电容器C120,开关SW120^if各预定时间量。 换句i封兌,第一电容器C120的电压被设置成第一电压VRT。
然后,在定时t4,开关SW122短3各预定时间量,并且第一电容器C120和第二 电容器C121并联连接,以便将第一电容器C120和第二电容器cm设置^目等的电 压电平。
由于第一电容器C120和第二电容器C121具有相同的电容Ca,因而当开关SW122 M^各时,CaxVRT/4的电荷从第一电容器C120;^。到第二电容器C121。第一和第二 电容器C120和C121的电压电平为VRTx 3/4。
接下来,在定时t5,为了将与并串转换器电路121输出的第三最^^效位D2 的数据T'相应的电压信号施加到第一电容器C120,开关SW120少1^各预定时间量。 换句^i兌,第一电容器C120的电压被设置成第一电压VRT。
然后,在定时t6,开关短J各SW122预定时间量,并且第一电容器CUO和第二 电容器C121并联连接,以便将第一电容器C120和第二电容器C121设置^目等的电 压电平。
由于第一电容器C120和第二电容器C121具有相同的电容Ca,因而当开关SW122 短 各时,CaxVRT/8的电荷从第一电容器C120^io到第二电容器C121。第一和第二 电容器C120和C121的电压电平为VRT x 7/8。
接下来,在定时t7,为了将与并串转换器电路121输出的最高有效位D3的数据 "1"相应的电压信号施加到第一电容器C120,开关SW120短路预定时间量。换句话 说,第一电容器C120的电压被设置成第一电压VRT。
然后,在定时t8,开关SW122短路预定时间量,并且第一电容器C120和第二 电容器C121并联连接,以便将第一电容器C120和第二电容器C121设置成相等的电 压电平。
由于第一电容器C120和第二电容器C121具有相同的电容Ca,因而当开关SW122 短路时,CaxVRT/16的电荷从第一电容器C120施加到第二电容器C121。第一和第 二电容器C120和C121的电压电平为VRT x 15/16。
如图14所示,当将"1010"作为凄t字信号DADA输入时,输出电压Vout的电 压电平通过并串转换器电路121输出的最低有效位D。维持在0伏。然后,通过接下 来的第二位D1将电压电平设置成VRT x 1/2,接着通过接下来的第三位D2设置成VRT x 1/4,然后通过最高有效位D3设置成VRT x 5/8。
如图15所示,当将"0101"作为数字信号D3DAD。输入时,输出电压Vout的电 压电平通过并串转换器电路121输出的最低有效位D。设置成VRTx1/2。然后,通过 接下来的第二位D1将电压电平设置成VRT x I/4,接着通过接下来的第三位02设置成 VRTx 5/8,然后通过最高有效位D3设置成VRTx 5/16。
如图16所示,当将"0000"作为数字信号D3D2D1D0输入时,输出电压Vout的电 压电平不增加,并iLit过并串转换器电路121输出的最低有效位D。、第二位D1、第 三位D2、和最高有效位D3维持在0伏。
这样,串行循环D/A转换器电路的优点在于,即使作为数字数据输入的位数增 加时电路尺寸也基本不会增加。

发明内容
然而,当上述循环D/A转换器电路用作高梯度等级的D/A转换器电路时,随着 要转换的数字信号的位数的增加,放电和充电的次数反复增加。结果,阻碍了 D/A 转换器电路速度的提高。
换句话说,与梯形电阻型D/A转换器电路相比,循环D/A转换器电路的安装面 积可减小。然而,当上述循环D/A转换器电路用作高梯度等级的D/A转换器电路时, 不能够实现高速运行。
本发明根据上述问题提供一种D/A转换器电路,该电路限制了安装面积的增加
并且能够实现高速运行。
根据本发明实施例的数才對争换器电^4皮配置为将m位数字信号转换^i勤以信 号,其包括位电压发生器,其被配置为将数字信号分割AA^ftt效位到最高有 效位的n (n<m/2 )位单元,并且将数字信号分割后的n位单元的每一位转换成第一 电压或第二电压;n个第一电容器,[个被配置为^#从位电压发生器输出的^" 位的电压;n个开关,其第一端连接到n个第一电容器;第二电容器,其连接到n 个开关的第二端;输出单元,其被配置为将^^在第二电容器中的电压作为才對以信 号输出;以及控制单元,其^S己置为控制n个开关,使n个第一电容器与第二电容 器并联连接,并调节^孩在第二电容器中的电压,其中与每个单元的第q (q为大于 或等于1但不大于n的整数)^对应的第一电容器的电容量,被设置为通过将与最 j絲效^^应的第一电容器的电容乘以2"而得到的值。
根据本发明实施例的液晶驱动电鴻4皮配置为输出驱动信号以驱动液晶显示面 ^Ji提供的象素,并包括配置为将m位数字信号转^^i對以信号的数才辭争换器电路。 该数冲辭争换器电路包括位电压发生器,其被配置为将数字信号分割^/人最#^效 位到最高有效位的n (n《m/2 )位单元,并且将数字信号分割后的n位单元的^-位 转4M第一电压或第二电压;n个第一电容器,#-个被配置为^#从位电压发生器 输出的#-位的电压;n个开关,其第一端连接到n个第一电容器;第二电容器,其 连接到n个开关的第二端;输出单元,其被配置为将^^诸在第二电容器中的电压作 为才對以信号输出;以及控制单元,其被配置为控制n个开关,使n个第一电容器与
第二电容器并联连接,并调节^^诸在第二电容器中的电压,其中与每个单元的第q (q为大于或等于1但不大于n的整数)^对应的第一电容器的电容量,被设置为通 过将与最j絲效^^"应的第一电容器的电容乘以2"而得到的值。
根据本发明实施例的液晶装置包括液晶显示面板和被配置为输出驱动信号以 驱动液晶显示面^Ji提供的象素的液晶驱动电路。该液晶驱动电路包括多个数## 换器电路,每个数才辭争换器电路被配置为将m位数字信号转4 ^對以信号。每个数 才辭争换器电路包括位电压发生器,其被配置为将数字信号分割成/Af^tt效位到 最高有效位的n (n <m/2 )位单元,并且将数字信号分割后的n位单元的#-位转换 成第一电压或第二电压;n个第一电容器,^-个^S己置为^J诸从位电压发生器输出 的K立的电压;n个开关,其第一端连接到n个第一电容器;第二电容器,其连接 到n个开关的第二端;输出单元,其被配置为将^H诸在第二电容器中的电压作为模 拟信号输出;以及控制单元,其被配置为控制n个开关,使n个第一电容器与第二
电容器并^^接,并调节^^诸在第二电容器中的电压,其中与每个单元的第q (q为 大于或等于1但不大于n的整数)位对应的第一电容器的电容量,被设置为通过将 与最^^效^^f应的第一电容器的电容乘以2"而得到的值。
才艮据本发明的实施例,m组数字数据被分割成n个单元并JUt过^^亍m/n次的 开关#^乍被转#^4對以信号。因此,安装面积的增加能够被抑制,并且能够实现高 速运行。蔣来说,通过调节数量n,能够"^f亍数才對争换同时平衡高速运4沐安装面 积。


图1是根据本发明的一个实施例的液晶装置的示意图2是图1所示的源才及驱动器电^各的示意图3是构成图2所示的源极驱动器电路的D/A转换器电路的框图4示出了图3所示的D/A转换器电路的操作;
图5示出了图3所示的D/A转换器电路的^f乍;
图6示出了图3所示的D/A转换器电路的l剁乍;
图7示出了图3所示的D/A转换器电路的l斜卡;
图8另L才艮据本发明的另一实施例的D/A转换器电路的电^斜匡图9是根据本发明的另一实施例的D/A转换器电if各的电踏4匡图10是/^口的梯形电阻型D/A转换器电路的电3斜匡图11示出了/》如的循环D/A转换器电路的原理;
图12是爿W口的循环D/A转换器电路的电3斜匡图13示出了图12所示的循环D/A转换器电路的4剁乍;
图14示出了图12所示的循环D/A转换器电路的操作;
图15示出了图12所示的循环D/A转换器电路的l斜乍;以及
图16示出了图12所示的循环D/A转4灸器电3各的才乘怍。
具体实施例方式
现在,将对根据本发明实施例的液晶装置1的结构和4射乍进^^述。
首先,将参考图1对液晶装置1的结构进4刊笛述。图1是液晶装置1的示意框图。
如图l所示,液晶装置l包括液晶面板2、具有多个源极驱动器电路ll (相当
于液晶驱动电路)的水平驱动电路3、具有多个栅极驱动器电路12的垂直驱动电路 4、和接口电路5。
液晶面板2包括具有透明象素电极和TFT的半导刷十底,具有M整个显示单 元的透明电极的反向衬底,密封在衬底之间的液晶。通过控制具有开关功能的每个 TFT,将与象素等斜目应的电压 口纟嫂个象素电极。这样,在象素电极和反向衬底 的电极之间产生电位差,以便通过改变液晶的透射比来显示图像。
在液晶面板2上沿垂直和水平方向布置象素电极以形成矩阵。在液晶面板2的 半导刷于底上提供多个数据线和扫描线,该多个数据线连接到垂直排列的象素电极 并且将等级电压;^p到象素电极,该扫描线施加用于切换TFT的控制信号。
等级电压通过数据线;^口到象素电极并ilJtii/人源极驱动器电路11输出的驱 动信号进行控制。换句话说,在显示图像的一个帧期间,通过驱动信号使等级电压 ;^/口给连接到数据线的所有象素电极,并且象素电极被驱动,以便以便在液晶面板2 上显示图像。
以从接口电路5输出的信号为勤出,源极驱动器电路11通过依次在水平线之 间切换将驱动信号输出到数据线。
如图2所示,源极驱动器电路ll包括解码器电路21,其对从接口电路5提 供的连续图像信号进行解码并,于液晶面板2的每个垂直线输出驱动数字信号;D/A 转换器电路才狭(数才1#换器电3各才 ) 22,其将驱动数字信号转换成马区动才對以信 号;以Ai丈大器电3斜狭(AMP才狭)23,其电放大从D/A转换器电3斜狭22输出 的用于垂直线的驱动才對以信号,并将放大后的信号输出到液晶面板2。
每个4册才及驱动器电路12依次向每个水平线输出对TFT进行切换的控制信号。 这样,当水平线被一个接一个开启时,以从源极驱动器电路ll输出的驱动信号为基 础,图傳在液晶面才反2上显示。
接口电路5接^lt^Jt部单^^供的图像信号(例如,垂直启动信号、垂直时钟、 使能信号、水平启动信号、水平时钟、连续图^I封居R、 G和B、以及参考电压)。接 口电路5为水平驱动过程提供如连续图^l史据信号、水平启动信号、水平时钟和输 出使能信号的定时脉冲信号到源极驱动器电路11,并为垂直驱动过程提供如使能信 号、垂直时钟和垂直启动信号的定时脉冲信号到栅极驱动器电路12。
D/A转换器电路模块22包括多个将垂直线的驱动数字信号转^^驱动才對以信号 的D/A转换器电路。下面将参考附图对D/A转换器电路进行详细描述。图3示出了 才艮据这个实施例的D/A转换器电路的M结构。
如图3所示,D/A转换器电路30包括并串转换器电路31、奇数位电压发生器 32、偶数位电压发生器33、开关SW34至SW38、第一电容器C30和C31、第二电容器 C32、放大器AMP30、和控制单元34。
并串转换器电路31将输入到D/A转换器电路30的m (m>2 )位并行数字数据 分割成2位单元,并将这些单元转^^奇数位的串行数据或偶数位的串行数据。例 如,当输入数字信号是相应于"1010" (D3, D2, D。 D。)的4位并行数字数据时,从 并串转换器电路31输出的奇数位串行数据是"00" (D2, D。), ^!史位串行数据是"11" (D3, DJ。当输入的数字信号是相应于"1001" (D3, D2, D!, D。)的4位并行数字数 据时,从并串转换器电路31输出的奇数位串行数据是"01" (D2, D。),偶数位串行 数据是"10" (D3, DJ。
奇数位电压发生器32包括开关SW30和SW31,并顺次输出与从并串转换器电路 31输出的奇数位串行数据Dm (1《k《ra/2 )相应的电压。例如,当串行数据D^是 'T,时,开关SW30M^各以便输出第一电压VRT,而当串行数据D^是"0"时,开 关SW31 ^iif各以便输出第二电压(0伏)。
偶数位电压发生器33包括开关SW32和SW33,并顺次输出与从并串转换器电路 31输出的偶数位串行数据D2k (1《k<m/2 )相应的电压。例如,当串行数据K是'T, 时,开关SW32M^各以便输出第一电压VRT,而当串行数据D2k是"0"时,开关SW33 头i^各以便输出第二电压(0伏)。
第一电容器C30连接到奇数位电压发生器32的输出,并##从奇数位电压发生 器32输出的电压。第一电容器C30是与奇数位串行数据D^相应的第一电容器。奇 数位第一电容器C30的电容是Ca (F)。
第一电容器C31连接到4辩t位电压发生器33,并^f诸从^lt位电压发生器33 输出的电压。第一电容器C31是与偶数位串行数据D2k相应的第一电容器。偶数位第 一电容器C31的电容是奇数位第一电容器C30的电容的两倍并且为2Ca (F)。
第二电容器C32通过使开关SW34 ^^各而与奇数位第一电容器C30并^i^接,并 ilit过使开关SW35短路而与偶数位第一电容器C31并^i^接。第二电容器C32的电 容与奇数位第一电容器C30的电斜目同并且为Ca (F)。
开关SW34的一端连接到奇数位第一电容器C30,而另一端连接到第二电容器 C32。开关SW35的一端连接到偶数位第一电容器C31,而另一端连接到第二电容器 C32。当奇数位电压发生器32和偶凄K立电压发生器33的开关SW30至SW33打开时, 开关SW34和SW35短路。换句话说,短路由开关SW30至SW33和控制单元34来控制。
第一电容器C30和C31的电压设置成与从并串转换器电路31输出的数据相应的电压, 并且在开关SW30至SW33打开之后,开关SW34和SW35 ,!^各。
放大器AMP30的反相输入端连接到输出端,其非反相输入端连接到第二电容器 C32以构成电压跟随器电路。存储在第二电容器C32中的电压作为输出电压Vout输 出。
控制单元34对并串转换器电路31进行控制,以便为来自并串转换器电路31 的[位奇数位串行数据输出用于控制奇数位电压发生器32的信号。类似地,控制 单元34对并串转换器电路31进行控制,以便为来自并串转换器电路31的K立偶 数位串行数据输出用于控制偶数位电压发生器33的信号。
控制单元34对开关SW34和SW35进行控制,^ff吏第一电容器C30和C31与第二 电容器C32并M接预定时间量,以调节^f诸在第二电容器C32中的电压。
控制单元34对开关SW36至SW38进行控制,^Htf—电容器C30和C31与第二 电容器C32短^各预定时间量,以使电荷放电并将电容器C30至C32的电压设置Af: 伏。
利用上翻己置的D/A转换器电路30,例如,当输入到D/A转换器电路30的数 字数据L, …,D,, D。对应于"1111"时,开关SW30至SW38以及第二电容器 C32 ii/v图4所述的状态。
首先,在定时tO,控制单元34使开关SW36至SW38 41^各。这样,^^诸在第一 电容器C30和C31以及第二电容器C32中的电荷^皮放电,并且电容器C30至C32的 电压设置成0伏。
接下来,在定时tl,控制单元34对并串转换器电路31进行控制,并使开关SW30 少1^各预定时间量,以便将第一电压VRT;^口到第一电容器C30,该第一电压是与输入 到并串转换器电路31的最j錄效位D。(最^^T效奇数位)的数据'T,相应的电压。 换句论沈,第一电容器C30的电压被设置成第一电压VRT,并且^^诸在第一电容器 C30中的电荷量一皮设置成Ca x VRT。
此外,控制单元34对并串转换器电路31进行控制,^H吏开关SW32 ^i 各预定时 间量,以便将第一电压VRT;^f口到第一电容器C31,该第一电压是与输入到并串转换 器电路31的第二最^^效位D,(最j錄效偶数位)的数据"1"相应的电压。换句 "^i兑,第一电容器C31的电压被设置成第一电压VRT,并JUH诸在第一电容器C31 中的电荷量被设置成2 x Ca x VRT。
然后,在定时t2,控制单元34使开关SW34和SW35短路预定时间量,将第一 电容器C30和C31与第二电容器C32并J^i^接,4—诸在第一电容器C30和C31中的
部分电^fc改电到第二电容器C32中,并且将第一电容器C30和C31以及第二电容 器C32设置^目等的电压电平。
这里,将奇数位第一电容器C30和第二电容器C32的电容设置为Ca,并且偶数 位第一电容器C31的电容设置为2Ca (是奇数位第一电容器C30的电容的两倍)。
因此,当开关SW34和SW35 M^各时,Ca x VRT x 1/4的电荷从奇数位第一电容器 C30转移到第二电容器C32,并且Ca x VRT x 1/2的电荷从偶数位第一电容器C31转 移到第二电容器C32。
结果,如下面的表达式l所示,第一电容器C30和C31以及第二电容器C32的
电压被设置成VRTx 3/4。
,, C30xVRT + C31xVRT 3CaxVRT 3xVRT M、
Vout =-=-=- (1 )
C30+C31 + C32 4Ca 4
接下来,在定时t3,控制单元34对并串转换器电路31进行控制,并将开关SW30 ^if各预定时间量,以便将第一电压VRT施加到第一电容器C30,该第一电压是与输入 到并串转换器电路31的第三最Jtt效位D2 (最高有效奇数位)的数据"1"相应的 电压。换句话说,第一电容器C30的电压被设置成第一电压VRT,并JL^f诸在第一电 容器C30中的电荷J^皮设置成Ca x VRT。
此外,控制单元34对并串转换器电路31进行控制,并将开关SW32 ^i^各预定时 间量,以便将第一电压VRT;^m到第一电容器C31,该第一电压是与输入到并串转换 器电路31的最高有效位D;(最高有效偶数位)的数提"1"相应的电压。换句话说, 第一电容器C31的电压被设置成第一电压VRT,并iU^诸在第一电容器C31中的电荷 !^皮设置成2 x Ca x VRT。
然后,在定时t4,控制单元34使开关SW34和SW35短路预定时间量,4錄一 电容器C30和C31与第二电容器C32并联连接,^H诸在第一电容器C30和C31中的 部分电^^i文电到第二电容器C32中,并且将第一电容器C30和C31以及第二电容 器C32设置^4目等的电压电平。
这里,如上所述,将奇数位第一电容器C30和第二电容器C32的电容设置为Ca, 并且偶数位第一电容器C31的电容值设置为2Ca。
所以,当开关SW34和SW35 Mif各时,Ca x VRT x 1/16的电荷从奇数位第一电容 器C30转移到第二电容器C32,并且Ca x VRT x 1/8的电荷从偶数位第一电容器C31 转移到第二电容器C32。
结果,如下面的表达式2所示,第一电容器C30和C31以及第二电容器C32的 电压被设置成VRT x 15/16, ^H乍为输出电压Vout AU文大器崖P30输出。<formula>formula see original document page 14</formula>2)
<formula>formula see original document page 14</formula>
同样地,当"1010"作为数字信号输入时,如图5所示,在定时t0,控制单元 34使开关SW36至SW38短路,并且第一电容器C30和C31以及第二电容器C32中存 储的电荷放电。在定时tl,控制单元34使开关SW30和SW32短路预定时间量;第一 电容器C30的电压维持在0伏;并且第二电容器C32的电压设置为VRT。在定时t2, 控制单元34使开关SW34和SW35 ^!^各预定时间量;第一电容器C30和C31与第二电 容器C32并联连接;并且第二电容器C32的电压设置为1/2VRT。计算由表达式3表 示。
<formula>formula see original document page 14</formula>
此外,在定时t3,控制单元34使开关SW31和SW32短路,第一电容器C30的 电压维持在0伏,并且第一电容器C31的电压设置为VRT。在定时t4,控制单元34 使开关SW34和SW35短路;第一电容器C30和C31与第二电容器C32并联连接;并 且第二电容器C32的电压设置为10/16 xVRT^4乍为输出电压Vout输出。计算由表 达式4表示。<formula>formula see original document page 14</formula>(4)
同样地,当"0101"作为数字信号输入时,如图6所示,在定时t0,控制单元 34使开关SW36至SW38短路,并且第一电容器C30和C31以及第二电容器C32中存 储的电荷放电。在定时tl,控制单元34使开关SW31和SW33短路预定时间量;第一 电容器C30的电压设置为VRT;并且第一电容器C31的电压维持在0伏。在定时t2, 控制单元34使开关SW34和SW35短路预定时间量;第一电容器C30和C31与第二电 容器C32并^i^接;并且第二电容器C32的电压设置为1/4xVRT。计算由表达式5 表示。
u C30xVRT + C31x0CaxVRTlxVRT m
Vout =-=-=- 。)
C30 + C31 + C32 4Ca 4
此外,在定时t3,控制单元34使开关SW30和SW33短路,第一电容器C30的 电压设置为VRT,并且第一电容器C31的电压維持在0伏。在定时t4,控制单元34 使开关SW34和SW35 ^iif各;第一电容器C30和C31与第二电容器C32并 :接;并 且第二电容器C32的电压设置为5/16 x VRT ^H乍为输出电压Vout输出。计算由表达 式6表示。
C30 x VRT + C31 x 0 + C32 x 1VRT
Vout =-^-
C30 + C31 + C32
Ca x VRT + 2 x Ca x 0 + Ca x 1VRT
=-^(6)
4xCa
5xVRT
16
同样,当"0000"作为数字信号输入时,如图7所示,在定时tO,控制单元34 使开关SW36至SW38短路,并且第一电容器C30和C31以及第二电容器C32中^j诸 的电荷放电。在定时tl,控制单元34使开关SW31和SW33短路预定时间量,并且第 一电容器C30和C31的电压维持在0伏。在定时t2,控制单元34使开关SW34和SW35 ^ 各预定时间量,并且第一电容器C30和C31与第二电容器C32并耳^i^接。然而, 由于第一电容器C30和C31没有充电,所以第二电容器C32的电压维持在0伏。计 算由表it^ 7表示。
、, C30xO + C31xO CaxO A
Vout =-=-= 0 (7)
C30 + C31 + C32 4Ca
此外,在定时t3,控制单元34使开关SW31和SW33短路,并且第一电容器C30 和C31的电压维持在0伏。在定时t4,控制单元34使开关SW34和SW35短路;并且 第一电容器C30和C31与第二电容器C32并i^it接。然而,由于第一电容器C30和 C31没有克电,所以第二电容器C32的电压维持在0伏,并且将这个电压作为输出电
压Vout输出。计算由表达式8表示。
u C30xO + C31xO + C32xO
Vout =-
C30 + C31 + C32
一CaxO + 2xCaxO + CaxO ( g )
— 4xCa
=0
这样,由于每个数据都经过两组处理,所以D/A转换过程的速^^^口的串行
D/A转换器电路的两倍。
通过将具有电容值Ca的两个电容器并i^i^接而构成第一电容器C31, 4^p电容 器的电^^皮设置成Ca。所以,即使当生产期间电容改变,每个电容器中的变化将是 相同的。因此,通过提供具有电容为Ca的高精度的容量,D/A转换器电路30能够容 易地以高精度的方式进行数才I4争换。
此外,与电阻和开关的数量Ftt位数的增加而两倍增加的梯形电阻型D/A转换 器电路相比,根据本实施例的D/A转换器电路的电阻和开关的数量以小于位数增长 率的比率增加。因此,D/A转换器电路的安装面积可以保持很小。
根据这个实施例,将输入数字信号分割成2位单元并提供两个第一电容器。然 而,本发明不P艮于此,例如可以将输入数字信号分割成3位单元并可提供三个第一 电容器,或者可以将输入数字信号分割成4位单元并可提供四个第一电容器。
图8示出了将输入数字信号分割成3位段并包括三个第一电容器的D/A转换器 电^各40。
如图8所示的D/A转换器电路40包括生成控制信号的并串转换器电路41,该 控制信号用于将输入到D/A转换器电路40的m (m > 3 )位并行数字数据分割成3位 单元,并#^一个三位数字信号单元转换成第一电压VRT或第二电压(这里是0伏)。
D/A转换器电路40包括输出与分割的三位单元的第一位D3k-2对应的电压的第 一位电压发生器42,输出与第一位D^对应的电压的第二位电压发生器43,输出与 第一位D3k对应的电压的第三位电压n器44, #^诸从第一位电压发生器42输出的 电压的第一位第一电容器C40, ^j诸从第二位电压发生器43输出的电压的第二位第 二电容器C41, ##从第三位电压发生器44输出的电压的第三位第三电容器C42, 第二电容器C43,将第一电容器C40至C42与第二电容器C43并^i^接的开关SW47 至SW49,使^^诸在第一电容器C40至C42和第二电容器C43中的电荷放电的复位开 关SW50至SW53,输出放大器AMP40,对开关SW47至SW53进行控制的控制单元45。 i!E, k 除以3 ^对小氛泉后面的数字进位舍入(round叩)而得到的整数
值。例如,对于八位k-3,而只t于十位k-4。
控制单元45将与输入到D/A转换器电路40的较4睹效三位数据对应的电压施 加到第一电容器C40至C42,然后,通过使第一电容器C40至C42与第二电容器CM3 并4^i^接预定时间量,对第二电容器C43的电压进行调节,使得将由下面的表达式9 所表示的输出电压Vout (1)/A^大器AMP40输出。第一电容器(MO的电容是Ca, 第二电容器C41的电容是2 x Ca,并且第三电容器C42的电容是4 x Ca。
Vout(l) = C4。 X ¥队-2) + C" X ,3") + x V(D3k) (9)
C40 + C41 + C42 + C43
在上面的表狄9中,V (D3k—2)表示与第一位数据对应的电压,V (Dm)表示
与第二位数据对应的电压,并且V (D3k)表示与第三位数据对应的电压。
通过控制上述开关SW47至SW49而重复p次对第二电容器C43的电压调节时所
得到的输出电压Vout (p),由下面的表iiA 10所表示。
=C40 x V(D3k.2) + C41 x V(D3k-1) + C42 x V(D3k) + C43 x Vout(p -1) (丄Q )
C40 + C41 + C42 + C43
此外,图9示出了将输入数字信号分割成4位单元并包括四个第一电容器的D/A 转换器电路50。
图9所示的D/A转换器电路50包括并串转换器电路51,其将输入到D/A转换 器电路50的m (m> 4 )位并行数字数据分割成4位单元,并生成一綠一个四位数字 信号转换成第一电压VRT或第二电压(这里是0伏)的控制信号。
D/A转换器电路50包括输出与四位单元之一的第一位D躬的数据对应的电压 的第一位电压发生器52,输出与第二位D^2的数据对应的电压的第二位电压发生器 53,输出与第三位D^的数据对应的电压的第三位电压发生器54,输出与第四位D牧 的数据对应的电压的第四位电压发生器55, ^f诸从第一位电压发生器52输出的电压 的第一位第一电容器C50, #^诸从第二位电压发生器53输出的电压的第二位第一电 容器C51, ^f诸从第三位电压发生器54输出的电压的第三位第一电容器C52, 从第四位电压M器55输出的电压的第四位第一电容器C53,第二电容器C54,将 第一电容器C50至C53与第二电容器C54并联连接的开关SW68至SW71,使^^诸在第 一电容器C50至C53和第二电容器C54中的电荷放电的复位开关SW72至SW77,输出 放大器AMP50,对并串转换器电路51和开关SW68至SW77进行控制的控制单元56。 这里,k代表m除以4之后对小氣^后面的数字进位舍入而得到的整数值。例如,对 于八位k-2,对于十位b3。
控制单元56将与输入到D/A转换器电路50的最低四位数字信号的数据对应的
电压施加到第一电容器C50至C53。然后,通过使第一电容器C50至C53与第二电容
器C54并i^i^接预定时间量,控制单元56对第二电容器C54的电压进4ti周节,以便
将由下面的表iiA 11所表示的输出电压Vout (1) /A^文大器崖P50输出。第一电容
器C50和第二电容器C54的电容是Ca;第一电容器C51的电容是2 x Ca;第一电容
器C52的电容是4 x Ca;并且第一电容器C53的电容是8 x Ca。
Voutm _ C50 x V(D4k_3) + C51 x V(D4k.2) + C52x V(D射)+ C53 x V(D4k) (n) U " — C50 + C51 + C52 + C53 + C54
在上面的表iiiUl中,V (D -3)表示与第一位数据对应的电压,V (D4K-2)表示 与第二位数据对应的电压,V (D )表示与第三位数据对应的电压,并且V (D4K)表 示与第四位数据对应的电压。
通过控制上述开关SW68至SW71而重复p次对第二电容器C54的电压调节时所
得到的输出电压Vout (p),由下面的表i^ 12所表示。
=C50 x V(D4k-3) + C51 x V(D4k.2) + C52 x V(D4k4) + C53 x V(D4k) + C54 x Vout(p -1)
C50 + C51 + C52 + C53 + C54
(12)
如上所述,根据本实施例的液晶装置包括液晶显示面板和液晶驱动电路,该液 晶驱动电路输出用于驱动液晶显示面板上的象素的驱动信号。液晶驱动电路包括多 个将m位数字信号转纟^/f乍为驱动信号的才對以信号的D/A转换器电路。
D/A转换器电路包括数据转换单元(相当于并串转换器电路),其将数字信号分 割威Ai:^^效位到最高有效位的n位单元(rKm/2);位电压发生器,其将数字信 号分割后的n位单元的^-位转换成第一电压或第二电压;n个第一电容器,每个电 容器^^渚从位电压发生器输出的#"~位的电压;n个开关,其第一端连接到第一电容 器;第二电容器,其连接到开关的第二端;输出单元,其将^(诸在第二电容器中的 电压作为才對以信号输出;以及控制单元,其控制n个开关,该开关将n个第一电容 器与第二电容器并^ii接,并对^f诸在第二电容器中的电压进行调节。该D/A转换 器电^1,与每个单元的第q (q是等于或大于1但不大于n的整数)4i^应的第一电 容器的电容,设置成通过将对应于勤tt效位的第一位电容器的电容与24—4目乘而得 到的值。
通过采用这种配置,高梯度等级的D/A转换器电路能够实现数字到模拟的高速 转换,而所需的安装面积很小,并且具有低功库沐高精度。
通过考虑源极驱动器电路11的整个平衡来决定同步输入的位数(分割的单元)。 这样,能够提供适合于^^I条件的D/A转换器电路。
本领域技术人员应该理解,在权利要求或其等效的范围内可以根才射殳计需要和 其它因素进行各种修改、组合、子组合和变更。
相关申请的交叉引用
本发明包含于2006年6月30日向日本专局提交的日本专利申请JP 2006-182811的有关主题,这里通过引用合并该专利申请的全部内容。
权利要求
1.一种数模转换器电路,其被配置为将m位数字信号转换成模以信号,该电路包括位电压发生器,其被配置为将数字信号分割成从最低有效位到最高有效位的n位单元,并且将数字信号分割后的n位单元的每一位转换成第一电压或第二电压,其中n≤m/2;n个第一电容器,每一个被配置为存储从位电压发生器输出的每一位的电压;n个开关,其第一端连接到n个第一电容器;第二电容器,其连接到n个开关的第二端;输出单元,其被配置为将存储在第二电容器中的电压作为模拟信号输出;以及控制单元,其被配置为控制n个开关,将n个第一电容器与第二电容器并联连接,并调节存储在第二电容器中的电压,其中与每个单元的第q位对应的第一电容器的电容值,被设置为通过将与最低有效位对应的第一电容器的电容乘以2q-1而得到的值,其中q为大于或等于1但不大于n的整数。
全文摘要
一种数模转换器电路,其被配置为将m位数字信号转换成模拟信号。该电路包括位电压发生器,其将数字信号分割后的n位单元的每一位转换成第一电压或第二电压;第一电容器,每一个被配置为存储从位电压发生器输出的每一位的电压;连接到第一电容器的开关;连接到开关的第二电容器;输出单元,其被配置为将存储在第二电容器中的电压作为模拟信号输出;以及控制单元,其被配置为控制各开关,将第一电容器与第二电容器并联连接,并调节存储在第二电容器中的电压。
文档编号G09G3/36GK101098146SQ200710142130
公开日2008年1月2日 申请日期2007年7月2日 优先权日2006年6月30日
发明者米野文生 申请人:索尼株式会社

最新回复(0)