专利名称:减小功率消耗的显示面板驱动技术的制作方法
技术领域:
本发明涉及一种显示装置,具体而言涉及一种通过单个放大器时 分驱动多个数据线的技术。
背景技术:
由于近来提高分辨率的需求,需要显示面板具有增加数量的数据 线(或者信号线),以及相邻数据线之间减少的间隔。由信号线数量 的增加和信号线之间间隔的减小所引起的问题在于为外部线路提供足 够间距的困难性,该外部线路将数据线之间的电连接提供到显示面板 驱动器。数据线之间间隔的减少减少了外部线路所允许的间距,这样 使得其很难将显示面板与用于驱动显示面板的显示面板驱动器相连 接。另一问题在于用于驱动显示驱动器内的数据线的放大器数量的增 加。放大器数量的增加不合要求地使得驱动器的比例变大并且增加了 显示驱动器的成本。
克服所述问题的一种措施是通过单个放大器时分驱动多个数据
线。例如,日本公开专利申请JP-AHeisei 11-327518公开了一种液晶显 示装置,其被设计为通过单个放大器来驱动三个数据线。
图1示出了该日本公开专利申请中所公开的液晶显示装置的结
构。图l的液晶显示装置包括液晶显示面板100;公共电压产生器电
路104;驱动器IC107;以及开关控制电路108。液晶显示装置100包 括栅极线(扫描线)101;数据线102R, 102G以及102B;以及公共 电极103。在栅极线101与数据线102R、 102G、 102B相应的交叉点上 提供像素。栅极线101由垂直驱动电路105来驱动。为数据线102R、 102G和102B分别提供开关106R、106G和106B,并且每一组开关106R、
106G和106B共同连接到驱动器IC的相同输出。分别通过从开关控制 电路108所接收到的开关控制脉冲SL1、 SL2和SL3来开关所述开关 106R、 106G和106B。通过开关106R、 106G和106B来选择将被驱动 的数据线。
驱动器IC107包括采样电路111、存储器112、 D/A转换器113, 以及输出放大器114。各个像素的像素数据(也就是,用于表示各个像 素的灰度级的数据)由相关联的采样电路111采样并存储在相关的存 储器112中。每一D/A转换器113产生与在相关联的存储器112中所 存储的图像数据相对应的模拟灰度级电压。每一输出放大器114将由 开关106R、 106G和106B所选择的数据线驱动到与从D/A转换器113 所接收到的模拟灰度级电压相同的驱动电压。
图2是用于说明图1液晶显示装置的操作,特别是对位于数据线 102Rn、 102Gn和102Bn与栅极线101m之间交叉点上的三个目标像素 进行驱动的过程的时序图。三个目标像素通过以下过程进行驱动。在 栅极线101m的电压Vg被拉升到"高"电平之后,连续地施加开关控 制脉冲SL1、 SL2禾口 SL3以连续地导通开关106Rn、 106Gn和106Bn。 同时,利用开关106Rn、 106Gn和106Bn的导通,将驱动电压连续地 从驱动器IC107提供到数据线102Rn、102Gn和102Bn。在数据线102Rn、 102Gn和102Bn被驱动之后,断开开关106Rn、 106Gn和106Bn。通过 该过程,连续地将驱动电压写入到数据线102Rn、 102Gn和102Bn与 栅极线101m之间交叉点上的三个像素。
日本公开专利申请JP-A 2005-43418公开了另一种被设计为通过 单个放大器来驱动三个数据线的液晶显示装置。图3是用于说明该日 本公开专利申请中所公开的液晶显示装置的结构的方块图。配置该液 晶显示装置,以在实际驱动数据线之前将所有的数据线预充电到预定 的修正电压,以至于抑制垂直串扰(在沿着数据线方向上的显示不均 性)。数据线预充电也有效地减小液晶显示装置的功率消耗
具体而言,图3的液晶显示装置包括显示面板201;栅极线驱
动电路203;数据线驱动电路204;控制电路205;以及帧存储器206。 显示面板201包括数据线Xl-Xm和栅极线Yl-Yn,并且将像素202提 供到数据线Xl-Xm和栅极线Yl-Yn之间相应的交叉点上。栅极线驱动 电路203驱动栅极线Yl-Yn,同时数据线驱动电路204驱动数据线 Xl-Xm。数据线驱动电路204包括驱动器IC241和时分电路242。驱动 器IC241包括输出线D01-Doi,并且每三个数据线通过时分电路242 连接到相同的输出线。时分电路242包括用于每三个数据线的每一个 的三个开关243、 244、和245。开关243、 244、和245响应于从控制 电路205所接收到的选择信号SS1、 SS2和SS3,而分别连接到相关联 的输出引线或者与之断开。
图4是用于说明图3液晶显示装置的操作,特别是对位于数据线 Xl-X3与栅极线Yl之间交叉点上的三个目标像素进行驱动的过程的时 序图。三个目标像素通过以下过程进行驱动。在激活栅极线Y1之后, 所有的控制信号SS1-SS3被拉升到"高"电平以导通开关243、 244和 245。开关243、 244和245的导通允许数据线Xl-X3与驱动器IC241 的输出引线PIN1电连接。然后利用导通的开关243、 244和245而从 输出线路D01输出修正电压Vamd,以至于将数据线Xl-X3预充电到 修正电压Vamd。此后,将所有的控制信号SS1-SS3都下拉到"低"电 平。接着是将控制信号SS1-SS3连续地上拉到"高"电平,以连续地 导通开关243、 244和245。与开关243、 244和245的导通同时地,连 续地将驱动电压从驱动器IC241施加到数据线Xl-X3。在驱动数据线 Xl-X3之后,断开开关243、 244和245。通过该过程,驱动电压被写 入到数据线Xl-X3与栅极线Yl之间交叉点上的三个像素。
然而,图1和图3所示的液晶显示装置经受着以下所述问题,增 加的电功率在用于选择数据线的开关(也就是图1中的开关106R、 106G、 106B和图3中的开关243、 244、 245)中消耗。以下公式表示
单个开关中所消耗的电功率Q:
<formula>formula see original document page 11</formula> ... (1)
其中Co (pF)是栅电容与连接到开关的栅极的互连的电容的总和, Vc是栅极上所施加的电压,f(Hz)是帧频(帧速率),并且m是线路数 量(栅极线的数量)。如根据公式(1)所理解那样,开关所消耗的电 功率与栅电容和互连电容的和成比例,并且也与施加到开关的栅极上 的电压的平方成比例。
不适宜的是,将具有大的栅电容的TFT (薄膜电阻器)通常用作 为用于选择数据线的开关,并且栅极上所施加的电压不可避免的是高 的。TFT需要具有高的驱动能力以驱动长的数据线,并且这需要TFT 具有大的栅极宽度。所以,其栅电容也不可避免是大的。另外,像素 的驱动电压可以达到大约20V那么高,并且需要将大约20V的高电压 应用到TFT的栅极。所以,如从公式(1)所理解的那样,用于选择数 据线的开关的功率消耗不可接受地增加。特别是当在便携电子设备中 使用液晶显示装置时,增加的功率消耗是一问题。
发明内容
根据本发明的一个方面,提供一种操作显示装置的方法,在所述 显示装置中,源极驱动器的一个源极输出经由第一至第N时分开关而 连接到第一至第N数据线,所述方法包括
通过利用导通的所述第一至第N时分开关中的相关联的一个时分 开关而从所述一个源极输出馈送第一驱动电压到所述第一至第N数据 线之一,对定位在第一水平行并与所述第一至第N数据线之一相连接 的第一像素进行驱动;以及
通过利用所述第一至第N时分开关中的相关联的一个时分开关而 从所述源极输出馈送第二驱动电压到所述第一至第N数据线的所述之 一,对定位在所述第一水平行的下一个的第二水平行并与所述第一至 第N数据线的所述之一相连接的第二像素进行驱动,
其中在从所述的驱动所述第一像素的开始时间到所述的驱动所述
第二像素的开始时间的时间周期期间,所述相关联的一个时分开关保 持导通。
在本发明的另一方面中,提供一种操作显示装置的方法,在所述 显示装置中,源极驱动器的一个源极输出经由第一至第N时分开关而 连接到第一至第N数据线,所述方法包括
通过利用导通的所述第一至第N时分开关而从所述的源极输出输 出预定的预充电电压,对所述第一至第N数据线进行预充电;以及
通过利用导通的所述第一至第N时分开关中的相关联的一个时分 开关而从所述一个源极输出馈送第一驱动电压到所述第一至第N数据
线的所述之一,对与所述第一至第N数据线之一相连的特定像素进行
驱动,
其中在开始所述预充电的第一时刻和完成所述特定像素的所述驱
动的第二时刻之间的周期期间,所述第一至第N时分开关中的所述相
关联的一个时分开关保持导通。
在本发明的又一方面中,提供一种操作显示装置的方法,在所述
显示装置中,源极驱动器的一个源极输出经由第一至第N时分开关而 连接到第一至第N数据线,并且所述第一至第N数据线可经由至少一 个中和开关连接,所述方法包括-
通过利用与所述至少一个中和开关电连接的所述第一至第N数据 线并利用至少一个而非所有的导通的所述第一至第N时分开关,而从 所述源极输出输出预定预充电电压,以对所述第一至第N数据线进行 预充电。
根据结合附图而进行某些优选实施例的以下描述,本发明上述的
和其他目标、优点和特征将变得更加明显,其中 图1是用于说明传统液晶显示装置的结构图; 图2是用于说明图1的液晶显示装置的操作的时序图3是用于说明另一传统液晶显示装置的结构图4是用于说明图3的液晶显示装置的操作的时序图5是用于说明根据第一实施例的液晶显示装置的典型结构图6是示出了像素结构的等效电路的方块图7示出了根据第一实施例的源极驱动器的典型结构的方块图8说明了根据第一实施例的液晶显示装置的典型操作的时序
图9说明了根据比较实例的液晶显示装置的典型操作的时序图; 图IO示出了在六个数据线连接到每一个源极输出的情况下,根据 第一实施例的液晶显示装置的典型结构说明;
图ll说明了图IO的液晶显示装置的典型操作的时序图12说明了根据第二实施例的液晶显示装置的典型结构图13说明了根据第二实施例的液晶显示装置的典型操作的时序图14说明了根据一比较实例的液晶显示装置的典型操作的时序
图15说明了在使用2H反转驱动技术时,图12的液晶显示装置的 典型操作的时序图16说明了在六个数据线连接到每一个源极输出的情况下,根据 第二实施例的液晶显示装置的典型结构说明;
图17说明了图16的液晶显示装置的典型操作的时序图18说明了在使用2H反转驱动时,图16的液晶显示装置的典型 操作的时序图19说明了根据第三实施例的液晶显示装置的源极驱动器的典 型结构的框图20说明了根据第三实施例的液晶显示装置的典型操作的时序
图21说明了根据一比较实例的液晶显示装置的典型操作的时序
图22说明了根据第三实施例的液晶显示装置的另一典型操作的
时序图23说明了根据第三实施例的液晶显示装置的再一典型操作的 时序图24说明了在使用2H反转驱动时,图20的液晶显示装置的操作 的时序图25说明了根据第三实施例的液晶显示装置的优选操作的时序
图26说明了在使用2H反转驱动技术时,图20的液晶显示装置的 优选操作的时序图27说明了在六个数据线连接到每一个源极输出情况下,根据第 三实施例的液晶显示装置的操作的时序图28说明了在使用2H反转驱动技术的情况下,当六个数据线连 接到每一个源极输出时,根据第三实施例的液晶显示装置的典型操作 的时序图29说明了在六个数据线连接到每一个源极输出情况下,根据第 三实施例的液晶显示装置的优选操作的时序图30说明了在使用2H反转驱动技术的情况下,当六个数据线连 接到每一个源极输出时,根据第三实施例的液晶显示装置的优选操作 的时序图31说明了根据第四实施例的液晶显示装置的典型结构图32说明了根据第四实施例的液晶显示装置的典型操作的时序
图33说明了根据一比较实施例的液晶显示装置的典型操作的时
序图34说明了当使用2H反转驱动技术时,图31的液晶显示装置的 操作的时序图35说明了根据第四实施例的液晶显示装置的另一典型结构图36说明了图35的液晶显示装置的典型操作的时序图37说明了图31的液晶显示装置的优选操作的时序图38说明了图31的液晶显示装置的另一优选操作的时序图39说明了图31的液晶显示装置的再一优选操作的时序图;图40说明了当使用2H反转驱动技术时,图31的液晶显示装置的 优选操作的时序图;图41示出了在六个数据线连接到每一个源极输出情况下,图35 的液晶显示装置的典型操作的时序图;图42示出了在六个数据线连接到每一个源极输出情况下,图35 的液晶显示装置的典型操作的时序图;图43示出了在六个数据线连接到每一个源极输出情况下,图35 的液晶显示装置的典型操作的时序图。
具体实施方式
现在在此将结合说明性实例对本发明进行描述。本领域的技术人 员将意识到,使用本发明的教导,能够实现许多可选实施例,并且本 发明不限于为解释性目的而说明的实施例。(第一实施例)图5说明了根据本发明第一实施例的液晶显示装置的典型结构的 方块图。液晶显示装置包括液晶显示面板1,源极驱动器2以及栅极驱 动器3。液晶显示面板1包括数据线RDl-RDm, GDl-GDm, BDl-BDm; 栅极线G1-Gn;以及像素11R,-11R巾,11Gi-UGm, llB,-llBm。定位在 数据线RDl-RDm和栅极线Gl-Gn的相应交叉点上的像素11R「llRm 用于显示红色。同样,定位在数据线GDl-GDm和栅极线Gl-Gn的相 应交叉点上的像素llGrllGra,用于显示绿色。最后,定位在数据线 BDl-BDm和栅极线Gl-Gn的相应交叉点上的像素11BrllBm用于显示以下,如果没有必要将数据线RDl-RDm彼此区分,可以将数据 线RDl-RDm共同地称为数据线RD。同样,数据线GDl-GDm和数据
线BDl-BDm分别可以共同地称为数据线GD和数据线BD。此外,如 果没有必要将栅极线Gl-Gn彼此区分时,那么可以将其共同称为栅极 线G。 .而且,如果没有必要将像素11RrllRm彼此区分时,那么可以将 其共同称为像素IIR。同样,可以分别将像素11GrllGm和像素 11Bi-llBm共同称为像素IIG和像素IIB。另夕卜,如果没有必要将像素 IIR、 IIG禾B IIB彼此区分时,可以将它们共同称为像素11。而且, 连接到相同栅极线Gj的像素11的排被称为"行(line)"并且连接到 栅极线Gj的像素11可以共同称为第j行像素11。液晶显示面板1另外包括时分开关电路12。时分开关电路12包 括时分开关13R广13Rm、 13G「13Gm、 13Br13Bm。液晶显示面板1上所 集成的TFT用作为时分开关13R-13Rm、 13G广13Gm、 13B广13Bm。数 据线RDi、 GDi和BDi分别经由时分开关13Ri、 13Gj和而连接到 源极驱动器2的源极输出Si。如随后所描述的那样,时分开关13Ri、 13Gi和13Bi具有以下功能,即提供源极输出Si与从数据线RDi、 GDi 和BDi中选择的期望的数据线之间的电连接。以下,如果没有必要将 时分开关13Rrl3Rm彼此区分时,可以将其共同称为时分开关13R。同 样,可以将时分开关13G厂13Gm和时分开关13B厂13Bm分别共同称为时 分开关13R和13B。而且,如果没有必要将时分开关13R、 13G和13B 彼此区分时,可以将它们共同称为时分开关13。图6说明了像素11的结构图。像素11每个包括TFT14和像素电 极15。 TFT14的源极连接到数据线RD (或者GD,BD),并且其栅极 连接到栅极线G。 TFT14的漏极连接到像素电极15。像素电极15与公 共电极16相对,并且液晶材料填充在像素电极15和公共电极16之间。 每一像素11的灰度级(或者亮度)受控于像素电极15和公共电极16 之间的电压。 返回来参考图5,源极驱动器2将驱动电压从源极输出Sl-Sm输 出,以至于驱动数据线RD、 GD和BD。另外,源极驱动器2包括控制 电路21,其向液晶显示面板1内的时分开关电路12提供控制信号RSW、 GSW和BSW。时分开关电路12的时分开关13R,-13Rm响应于控制信 号RSW而导通和断开。同样,时分开关13Grl3Gm响应于控制信号 GSW而导通和断开,并且时分开关13B!-13Bm响应于控制信号BSW而 导通和断开。此外,控制电路21向栅极驱动器3提供栅极驱动器控制 信号G_CNT。栅极驱动器3扫描并且驱动栅极线Gl-Gn。通过栅极驱动器控制 信号GJ3NT来控制栅极线Gl-Gn被驱动的时序。图7说明了源极驱动器2的典型结构的方块图。源极驱动器2包 括寄存器电路22,-22^数据锁存电路23广23w多路复用器24r24m; D/A转换器25-25m;输出放大器26,-26m;以及输出开关27,-27m。寄 存器电路22r22m对连续向其传送的像素数据进行锁存。像素数据是用 于表示各个像素11的灰度级的数据。在该实施例中,用于单个像素11 的像素数据由6比特组成。红、绿和蓝三个像素的像素数据被同时地 传送到寄存器电路22i。寄存器电路22i响应于相关的锁存信号STRB1, 而对向其传送的像素数据进行锁存。响应于公共锁存信号SRTB2,数 据锁存电路23i-23m对来自于相关联的寄存器电路22r22m的三个像素 数据进行锁存。多路复用器24,-24m都响应于选择信号RSEL、 GSEL 和BSEL而从相关联的数据锁存电路2^-23m所锁存的三个像素数据中 选择一个,并且将所选择的像素数据传送到相关的D/A转换器25r25m。 D/A转换器25r25m都接收64(=26)个正灰度级电压和64个负灰度级电 压。应该指出的是,相对于公共电极16的电压电平来定义灰度级电压 的极性。D/A转换器25,-25m选择由向其传送的像素数据所表示的灰度 级电压,并且将所选择的灰度级电压输出到相关联的输出放大器 26「26m。输出放大器26,-26m用作为电压跟随器,并且将源极输出Sl-Sm 驱动到与从相关的D/A转换器25i-25m所接收到的灰度级电压相同的驱
动电压。输出幵关27,-27m分别连接在源极输出Sl-Sm和输出放大器输 出放大器26i-26m之间。当控制信号HIZSW被上拉到"高"电平时, 输出开关27r27m断开,并且当控制信号HIZSW被下拉到"低"电平 时,其被接通。当断开输出开关27r27m时,源极输出Sl-Sm被置于高 阻抗状态。图8说明了根据第一实施例的液晶显示装置的操作的时序图。根 据第一实施例的液晶显示装置的操作的一个特征如下(1) 在特定水平周期中最后驱动特定像素11之后,在下一水平 周期中最先驱动连接到与该特定像素11相同的数据线的像素;以及(2) 在下一水平周期中,连接到同一数据线的时分开关保持接通, 一直到连接到同一数据线的像素11的驱动完成。为实现所述操作,按照第j水平周期中像素IIR、 11G和11B的 顺序驱动第j行的像素11。在随后的第(j+l)水平周期,以相反的顺 序驱动第(j+l)行的像素ll。第一实施例的操作减少了每水平周期中 开关时分开关13的开关次数,从而有效地减少了功率消耗。以下,详 细描述根据第一实施例的液晶显示装置的操作。如图8所示,在第j水平周期,按照像素11R、 11G和11B的顺 序驱动第j行的像素11。在第j行上相邻像素上所施加的驱动电压的极 性彼此相反。应该指出的是,基于公共电极16的电压电平来定义驱动 电压的极性。第j水平周期中第j行的像素11的驱动以如下方式执行。在第j水平周期开始时,从第(j-l)水平周期开始连续地拉升控 制信号RSW。也就是,在第j水平周期开始时,已经接通了时分开关 13R。当启动第j水平周期之后拉升栅极线Gj时,从源极输出Sl-Sm将 与像素11R相关联的驱动电压输出到数据线RD,以从而将像素11R
驱动到期望的驱动电压上。随后,控制信号RSW被下拉,以至于断开时分开关13R。应该指出的是,数据线RD (和像素11R)保持驱动电 压。按照该顺序接着上拉控制信号GSW和BSW,以至于按照该顺序 接通时分开关13G和13B。同时,利用时分开关13G和13B的导通, 源极驱动器2将与像素11G和11B相关联的驱动电压从源极输出 Sl-Sm输出,以该顺序驱动像素IIG和IIB。在第j行的像素11B的驱动完成之后,下拉栅极线Gj。然而,控 制信号BSW不被下拉,以至于继续将时分开关13B保持为接通。时分 开关13B继续保持接通,直到下一水平周期时(第(j+l)水平周期)。在第(j+l)水平周期,第(j+l)行的像素11按照像素IIB、 11G 和IIR的顺序进行驱动。应该指出的是,在第j个水平周期最后驱动第 j行的像素UB之后,与同一数据线相连的(j+l)行的像素IIB在第 (j+l)水平周期首先被驱动。更具体而言,当启动第(j+l)水平周期之后上拉栅极线Gj+1的 时候,从源极输出Sl-Sm输出与像素IIB相关联的驱动电压。当输出 与像素11B相关联的驱动电压时,立即将该驱动电压提供到数据线BD, 并且将像素11B驱动到驱动电压,因为从第j水平周期不断地上拉控制 信号BSW。随后,下拉控制信号BSW,以至于断开时分开关13B。随后,按照该顺序激活控制信号GSW和RSW。结果,按照该顺 序接通时分开关13G和13R。同时利用时分开关13G和13R的导通, 源极驱动器2将与像素11G和11R相关联的驱动电压从源极输出 Sl-Sm输出,以该顺序驱动像素IIG和IIR。在第(j+l)行的像素11R的驱动完成之后,下拉栅极线Gj+1。
然而,控制信号BSW不被下拉,以至于继续将时分开关13R保持为接通。时分开关13R继续保持接通,直到下一水平周期(第(j+2)水平周期)。在第(j+2)水平周期,以如第j行所述那样的相同方式驱动第(j+2) 行的像素11。之后,在第(j+3)水平周期,以如第(j+l)行所述那样 的相同方式驱动第(j+3)行的像素ll。以相同的方式驱动其他行的像 素11。第一实施例的操作有利地减少了每一水平周期中时分开关13的 开关次数,从而有效地减少了时分开关13中的功率消耗。当与图9所 示的操作进行比较时,根据图8所示的第一实施例的操作的优点将变 得更加清楚。如图9所示,在典型液晶显示装置的典型操作中,当像 素11R、 IIG和11B开始被驱动时,相继地上拉控制信号RSW、 GSW 和BSW,并且当停止驱动像素11R、11G和11B时,下拉控制信号RSW、 GSW和BSW。在所述操作中,对于每一水平周期而言,控制信号RSW、 GSW和BSW总共被上拉三次,并且总共被下拉三次。另一方面,在 图8所示的第一实施例的操作中,对于每一水平周期而言,控制信号 RSW、 GSW和BSW总共被上拉两次,并且总共被下拉两次。控制信 号RSW、 GSW和BSW的下拉和上拉次数的减少等效于开关时分开关 13的次数的减少。所以,图8所示的第一实施例的操作有效地减少了 开关时分开关13的次数。如上所述,根据该实施例的液晶显示装置的操作有效地减少了开 关时分开关的次数,并因此有效地减少了功率消耗。虽然在第一实施例中,三个数据线被连接到单个源极输出,但是 应该理解的是,连接到一个源极输出的数据线的数量不限于三个。例 如,如图10所示那样,六个数据线连接到一个单个源极输出。
在图IO所示的液晶显示装置中,液晶显示面板1具备6m个数据 线RDl-RD2m、GDl-GD2m禾B BDl-BD2m。六个数据线RD2i-l 、GD2i-l、 BD2i-l、RD2i、GD2i和BD2i分别经由时分开关13R2i.t、 13G2i.i、 13Bzw、 13R2i、 13G2l、和13B2i而连接到源极驱动器2的单个源极输出Si。在图10的液晶显示装置中,源极驱动器2的控制电路21将六个 控制信号RSW1、 GSW1、 BSW1、 RSW2、 GSW2禾Q BSW2提供到时分 开关电路12。时分开关13R2i-!、 13G2w、 13B^、 13R2i、 13G2iWl3B2i 分别响应于控制信号RSW1、 GSW1、 BSW1、 RSW2、 GSW2禾口 BSW2 而接通和断开。 '图11说明了图10的液晶显示装置的操作的时序图。在第j水平 周期开始时,从第(j-l)水平周期开始连续上拉控制信号RSW1。所 以,在第j水平周期开始时,已经接通了时分开关13R2w。随后,按照时分开关13R2w、 13G2w、 13B2i-!、 13R2i、 13G2i、 13B2i 的顺序驱动第j行的像素11。在图11中,阴影表示期间驱动相关像素 11的周期。具体而言,在驱动第j行的像素11的过程中上拉栅极线Gj,并且 源极输出Si将与像素11R2w相关联的驱动电压输出以驱动像素IIR。随后,控制信号GSW1、 BSW1、 RSW2、 GSW2和BSW2按照该 顺序被激活以按照该顺序接通时分开关13Gu、 13B2w、 13R2i、 13G2i、 和13B2i。同时,利用导通的时分开关13G2w、 13Bu、 13R2i、 13G2i、 和13B2i,源极输出Si输出与像素llGw、 llB2i-!、 llR2i、 llG2i、和 11B2i相关联的驱动电压,以相继地驱动像素11G^、 11B2U1、 llR2i、 llG2i、和llB2i。在第j行的像素llB2i的驱动完成之后,下拉栅极线Gj。然而,控制信号BSW2不被下拉,以至于持续地将时分开关13B2i保持为接通。时分开关13B2i继续保持接通,直到下一水平周期时(第(j+l)水平周期)。在第(j+l)水平周期,第(j+l)行的像素11按照像素llB2i 、 llG2i 、 llR2i 、 11B2w、 llGw和11R2"的顺序进行驱动。具体而言, 上拉栅极线Gj+1,并且从源极输出Si输出与像素11B2i相关联的驱动 电压。由于从第j水平周期开始不断地上拉控制信号BSW2,所以当与 像素11B2i相关的驱动电压从源极输出Si输出时,立即将所述驱动电压 施加到数据线BD2i。所以,将像素11B2i驱动到所施加的驱动电压。随后,控制信号GSW2、 RSW2、 BSW1、 GSW1和RSW1按照该 顺序被上拉,以按照该顺序接通时分开关13G2i、 13R2i、 13B2i—p 13G2w、 13R2M。同时,利用时分开关13G2i、 13R2i、 13B2i—i、 13G2w、和131^.,的导通,源极输出Si输出与像素11G2i、llR2i、llB2W、llG2W、和11R2W相关联的驱动电压,以相继地驱动像素UG2i、 llR2i、 11B2w、 11Gu、 和11Ru。在第(j+l)行的像素UB2l—,的驱动完成之后,下拉栅极线Gj+l。然 而,控制信号RSW1不被下拉,以至于继续将时分开关13R2w保持为 接通。时分开关13R2w继续保持接通,直到下一水平周期(第(j+2) 水平周期)。在第(j+2)水平周期,第(j+2)行的像素11按照与第j行相同 的顺序进行驱动。此后,第(j+3)行的像素11在第(j+3)水平周期 中以与(j+i)行所述相同的方式进行驱动。以相同的方式对其他行的像素11进行驱动。该操作有效地减少了时分开关13的开关次数,有效地减少了功率 消耗。即使存在六个时分开关13以用于开关六个数据线(RD2i-l、GD2i-l、 BD2i-l、 RD2i、 GD2i禾Q BD2i),对于每一水平周期而言, 图11的操作仅需要总共五次上拉控制信号RSW1、 GSW1、 BSW1、 RSW2、 GSW2和BSW2,并且它们同样总共仅下拉五次。如所期望的那样,可以改变驱动像素11R2W、11G^pllB2W、llR2i、11Ga和11B2i的顺序。然而,应该指出的是,满足以下要求是必然的, 即在某一水平周期中最后驱动某一像素之后,在下一水平周期中首先 驱动连接到与所述某一像素相同的数据线的像素。(第二实施例) ' 图12是根据本发明第二实施例的液晶显示装置的典型结构的方 块图。第一和第二实施例的液晶显示装置之间的不同之处在于根据第 二实施例的液晶显示装置适合于对数据线RD、 GD和BD进行预充电。 特别是,第二实施例的液晶显示面板1另外包括预充电线路17和预充 电开关18。预充电线路17被供给有期望的预充电电压Vpre。预充电 开关18连接在预充电线路17与数据线RD、 GD和BD之间。预充电 开关18响应于源极驱动器2的控制电路21所提供的外部预充电信号 PSSW而接通和断开。当预充电开关18接通时,数据线RD、 GD和 BD被预充电到预充电电压Vpre。图13示出了根据第二实施例的液晶显示装置的操作时序图。图 13示出了在每一行反转施加到像素11的驱动电压的极性的情况下(也 就是,以1H反转驱动技术(或者一行反转驱动)来驱动像素11的情 况)的操作。在图13所示的操作中,在每一水平行开始之后,立即将 所有的数据线预充电到预充电电压Vpre。如稍后将描述的那样,当每 n行反转像素11上所施加的驱动电压的极性时,为每n个水平周期执 行一次预充电。在开始第j水平周期时,从第(j-l)个水平周期开始不断地上拉 控制信号RSW。也就是,在开始第j个水平周期时,已经接通了时分 开关13R。另外,在开始第j水平周期时,控制信号HIZSW被上拉,并且源极输出Sl-Sm被置于高阻抗状态。当开始第j个水平周期时,外部预充电信号PSSW被上拉以接通 预充电开关,并因此将数据线RD、GD和BD预充电到预充电电压Vpre。在预充电期间,源极输出Sl-Sm保持在高阻抗状态。换句话说, 上拉控制信号HIZSW以断开输出开关27厂27m,以至于输出放大器 26r26m的输出与源极输出Sl-Sm断开(参见图7)。这对于保护输出 放大器26i-26m是重要的。如上所述,在本实施'例的预充电期间,时分 开关13R接通。因此,如果源极输出Sl-Sm电连接到输出放大器 26r26m,那么不期望将预充电电压Vpre施加到输出放大器26r26m的 输出。在第二实施例中,输出开关27r27m断开,以至于防止预充电电 压Vpre被施加到输出放大器26r26m的输出。随后,以与第一实施例相同的方式相继驱动第j行的像素11。特 别是,在完成预充电之后,上拉栅极线Gj。然后从源极输出Sl-Sm输 出与像素IIR相关联的驱动电压,并将其提供给数据线RD。这样导致 像素IIR被驱动到期望的驱动电压。随后,下拉控制信号RSW,以至 于时分开关13R断开。在断开时分开关13R之后,数据线RD (和像素 11R)保持驱动电压。随后,控制信号GSW和BSW以该顺序被激活,以按照该顺序接 通时分开关13G和13B。同时利用时分开关13G和13B的接通,从源 极输出Sl-Sm输出与像素IIG和IIB相关联的驱动电压。这样导致按 该顺序驱动像素IIG。在第j行的像素llB的驱动被完成之后,下拉栅极线Gj。同时, 控制信号BSW不被下拉,以至于时分开关13B持续保持接通。时分开 关13B持续接通,直到下一水平期间(第(j+l)水平周期)。
在第(j+l)水平周期中,在数据线的预充电之后相继驱动第(j+l) 行的像素11。应该指出的是,在第(j+l)水平周期中,按照像素IIB、 IIG和11R的顺序驱动第(j + l)行的像素ll。特别是,当开始第(j+l)水平周期时,外部预充电信号PSSW被 上拉以接通预充电开关18。预充电开关18的接通允许数据线RD、 GD 和BD被预充电到预充电电压Vpre。在预充电期间,源极输出Sl-Sm 被置于高阻抗状态。在完成预充电之后,栅极线Gj+1被上拉并且从源极输出Sl-Sm 输出与像素11B相关联的驱动电压。由于从第j水平周期开始不断上拉 控制信号BSW,所以当从源极输出Sl-Sm输出驱动电压时,立即将所 述驱动电压提供到数据线BD。然后,下拉控制信号BSW,并且断开 时分开关13B。应该指出的是,在第j行的像素之中最后驱动像素11B 之后,在第(j+l)水平周期中首先驱动连接到同一数据线的第(j+l) 行的像素IIB。随后,控制信号GSW和RSW以该顺序被上拉,以按照该顺序接 通时分开关13G和13R。同时利用时分开关13G和13R的接通,从源 极输出Sl-Sm相继输出与像素IIG和UR相关联的驱动电压。结果, 按该顺序驱动像素IIG和IIR。在第(j+l)行的像素11R的驱动完成之后,下拉栅极线Gj+1。 同时,控制信号RSW不被下拉,以至于继续将时分开关13R保持为接 通。时分开关13R继续保持接通,直到下一水平周期(第(j+2)水平 周期)。在第(j+2)水平周期,以如第j行所述那样的相同方式驱动第(j+2) 行的像素ll。之后,在第(j+3)水平周期,以如第(j+l)行所述那样
的相同方式驱动第(j+3)行的像素ll。以相同的方式驱动其他行的像 素11。上述操作有效地减少了时分开关13的开关次数,从而减少了时分 开关13中的功率消耗。当与图14所示的操作进行比较时,根据图13 所示的第二实施例的操作的优点将变得更加清楚。在图14所示的液晶 显示装置的操作中,当在预充电之后像素IIR、 IIG和11B开始被驱 动时,上拉控制信号RSW、 GSW和BSW,并且当停止驱动像素IIR、 11G和11B时,下拉控制信号RSW、 GSW和BSW。在所述操作中, 对于每一水平周期而言,控制信号RSW、 GSW和BSW总共被上拉三 次,并且总共被下拉三次。另一方面,在图13所示的第二实施例的操 作中,对于每一水平周期而言,控制信号RSW、 GSW和BSW总共被 上拉两次,并且总共被下拉两次。所以,图13所示的第二实施例的操 作有效地减少了开关时分开关13的次数。如上所述,根据第二实施例的液晶显示装置的操作有效地减少了 开关时分开关的次数,并因此有效地减少了功率消耗。应该指出的是,可以每两行反转像素11上所施加的驱动电压的极 性;换句话说,可以以2H反转驱动技术来驱动像素11。图15示出了 当以2H反转驱动技术来驱动像素11时,液晶显示装置的操作说明。 如图15所示,在开始第j个水平周期时上拉外部预充电信号PSSW,以对数据线进行预充电。相反,在开始随后的第(j+l)水平周期时,不 上拉外部预充电信号PSSW;在开始随后的第(j+l)水平周期时不对数据 线进行预充电。在下一第(j+2)水平周期中,在该周期开始时对数据 线预充电。在第(j+2)水平周期中所驱动的第(j+2)行的各个像素11 上所施加的驱动电压的极性,被从第j行的相应像素11上所施加的驱 动电压的极性反转。在图15所示的操作中,对于每一水平周期而言,控制信号RSW、GSW和BSW总共被上拉两次,并且总共被下拉两次。这有效地减少 了时分开关13的开关次数。虽然图12的液晶显示装置中三个数据线连接到每一个源极输出, 但是应该理解的是,连接到每一个源极输出的数据线的数量不限于三 个。例如,六个数据线可以连接到每一个源极输出。图16说明所述液 晶显示装置的典型结构图。图16所示的液晶显示装置几乎具有与图10 所示液晶显示装置相同的结构。结构不同之处在于,液晶显示面板1 另外包括馈送有预充电电压Vpre的预充电线路17和预充电开关18。 当预充电开关18接通时,数据^RD、 GD和BD被预充电到预充电电 压Vpre。图17说明了图16的液晶显示装置的典型操作的时序图。除了在 开始每一预充电周期时对所有的数据线预充电之外,图17所示的液晶显示装置的操作与图11所示的操作相同。在第j水平周期开始时,从第(j-l)水平周期连续上拉控制信号 RSW1。所以,在第j水平周期开始时,已经接通了时分开关13R2w。 在第j水平周期开始之后,上拉外部预充电信号PSSW以将所有的数据 线预充电到预充电电压Vpre。在所述预充电期间,源极驱动器2的源 极输出Sl-Sm被置于高阻抗状态。在完成预充电之后,栅极线Gj被上拉。在上拉栅极线Gj之后, 按照像素llRu、 11G2w、 11B2w、 llR2i、 llG2i、和llB2i的顺序驱动 第j行的像素ll。在图17中,阴影表示期间驱动相关像素11的周期。 应该指出的是,当驱动像素11R2i.t时,没有必要切换控制信号RSW1, 因为控制信号RSW1在第j水平周期开始时,从第j水平周期持续被上 拉。在第j行的像素11B2i的驱动完成之后,下拉栅极线Gj。同时,控
制信号BSW2不被下拉;继续将时分开关13Bzi保持为接通。时分开关13B2i继续保持接通,直到下一水平周期时(第(j+l)水平周期)。在第(j+l)水平周期,第(j+l)行的像素11按照像素llB2i 、 11G21 、 llR2i 、 11B2M、 11G^和11Ru的顺序进行驱动。当驱动像 素llB2i时,没有必要切换控制信号RSW2,因为控制信号RSW2在第 (j+l)水平周期开始时,从第j水平周期持续被上拉。在第(j+l)行的像素11B2w的驱动完成之后,下拉栅极线Gj+l。同 时,控制信号RSW1不被下拉;继续将时分开关13R^保持为接通。 时分开关13R2w继续保持接通,直到下一水平周期(第(j+2)水平周 期)。在第(j+2)水平周期,第(j+2)行的像素11按照与第j行相同 的顺序进行驱动。此后,第(j+3)行的像素11在第(j+3)水平周期 中以与(j+l)行所述相同的方式进行驱动。也以相同的方式对其他行 的像素11进行驱动。上述操作有效地减少了时分开关13的开关次数,从而有效地减少 了功率消耗。在图17的操作中,对于每一水平周期而言,仅需要总共 五次上拉控制信号RSW1、 GSW1、 BSW1、 RSW2、 GSW2禾n BSW2, 并且它们同样总共仅下拉五次。也应该指出的是,同样对于连接到一个源极输出的六个数据线的 情况而言也可以使用2H反转驱动技术。图18示出了适合于2H反转驱 动的液晶显示装置的操作说明。如图18所示,在开始第j水平周期时, 上拉外部预充电信号PSSW,并且数据线被预充电。相反,在开始随后 的第(j+l)水平周期时,不上拉外部预充电信号PSSW,以至于不对 数据线预充电。在下一第(j+2)水平周期中,在开始该该周期时对数 据线预充电。图18所示的操作也有效减少了时分开关13的开关次数。(第三实施例)在第三实施例中,源极驱动器被设计为提供对数据线预充电的功 能。在第三实施例中,与图12和图16的液晶显示装置不同的是,通过利用导通的时分开关13将源极输出驱动的预充电电压Vpre以对数 据线进行预充电,其中液晶显示面板1具有预充电线路n和预充电开 关18。为了实现所述操作,根据第一实施例和第二实施例来修改根据 第三实施例的源极驱动器的结构。图19示出了根据第三实施例的源极驱动器2的结构的方块图。除 了根据第三实施例的源极驱动器2另外包括预充电线路28和预充电开 关29r29m之外,图19所示的源极驱动器2具有与图7所示源极驱动 器相似的结构。预充电电压Vpre被提供到预充电线路28。预充电开关 29i-29m连接在预充电线路28和源极输出Sl-Sm之间。预充电开关 29,-29m响应于内部预充电信号PSW而接通和断开。具体而言,当内部 预充电信号PSW被上拉到"高"电平时,预充电开关29广29m接通。 所述结构允许随着断开的输出开关27r27m,经由接通的预充电开关 29t-29m将源极输出Sl-Sm驱动到预充电电压Vpre。图20说明了根据第三实施例的液晶显示装置的典型操作的时序 图。图20所示的操作的一特征在于,在经由导通所有时分开关13而 对数据线预充电之后,与连接到首先被驱动的像素11的数据线相关联 的时分开关13继续接通,直到首先驱动的像素11的实际驱动。另一 特征在于,在每一水平周期中与连接到最后被驱动的像素11的数据线 相关联的时分开关13继续接通,直到随后的数据线的预充电。更具体而言,在第j水平周期开始时,从第(j-l)水平周期开始 连续激活控制信号RSW。也就是,在第j水平周期开始时,已经接通 了时分开关13B。
当启动第j水平周期时,拉升控制信号HIZSW,以将源极输出Sl-Sm置于高阻抗状态。随后,内部预充电信号PSW被上拉,以将源 极输出驱动到预充电电压Vpre。在内部预充电信号PSW上拉的同时, 控制信号RSW和GSW也被上拉。结果,所有的时分开关13都接通。 因此,相应的数据线电连接到相应的源极输出Sl-Sm,以至于所有的 数据线被驱动到预充电电压Vpre。在完成数据线的预充电之后,下拉内部预充电信号PSW,并且源 极输出Sl-Sm返回到高阻抗状态。另外,下拉控制信号GSW和BSW, 以断开时分开关13G和13B。应该指出的是,在完成数据线的预充电之后,控制信号RSW没有 被下拉。时分开关13R继续接通。如稍后将描述的那样,其用于减少 时分开关13的开关次数。随后,按照像素11R、 IIG和11B的顺序驱动第j行的像素11。 特别是,在完成预充电之后,上拉栅极Gj。此外,从源极输出Sl-Sm 输出与像素IIR相关联的驱动电压,并且将其提供到数据线RD。这允 许以期望的驱动电压来驱动像素IIR。然后下拉控制信号RSW,以至 于断开时分开关13R。数据线RD (和像素11R)保持在驱动电压上。随后,按照该顺序接着上拉控制信号GSW和BSW,以至于按照 该顺序接通时分开关13G和13B。同时,利用时分开关13G和13B的 导通,将与像素IIG和像素IIB相关联的驱动电压从源极输出Si输出, 以该顺序驱动像素IIG和IIB。在第j行的像素llB的驱动完成之后,下拉栅极线Gj。然而,控 制信号BSW不被下拉,以至于继续将时分开关13B保持为接通。时分 开关13B继续保持接通,直到下一水平周期时(第(j+l)水平周期)。
在第(j+l)水平周期,第(j + l)行的像素11按照相同的方式进 行驱动。其他行上的像素li也按照相同的方式进行驱动。所述操作有效地减少了时分开关13的开关次数,从而有效地减少 了时分开关13中的功率消耗。当与图21所示的操作进行比较时,根据图20所示的第三实施例的操作的优点将变得更加清楚。如图21所 示,在典型液晶显示装置(例如,图3的液晶显示装置)的操作中, 当完成预充电时,下拉所有的控制信号RSW、 GSW和BSW,并且之 后相继上拉控制信号RSW、 GSW和BSW。借助于此,相继地驱动像 素11R、 11G和11B。在所述操作中,对于每一水平周期而言,控制信 号RSW、 GSW和BSW总共被上拉六次,并且总共被下拉六次。此时, 在图20所示的第三实施例的操作中,对于每一水平周期而言,控制信 号RSW、 GSW和BSW仅总共被上拉四次,并且仅总共被下拉四次。 控制信号RSW、 GSW和BSW下拉和上拉次数的减少等效于时分开关 13的开关次数的减少。如上所述那样,图20所示的第三实施例的操作 有效地减少了开关时分开关13的次数。应该指出,如图22所示那样,在完成像素11B的驱动之后,可以 下拉控制信号BSW。应当指出,在该情况中进行预充电之后,继续上 拉控制信号RSW。在图22所示的操作中,对于每一水平周期而言,控 制信号RSW、 GSW和BSW总共被上拉五次,并且总共被下拉五次。 尽管图22的操作比图20所示的操作规模大,但是与图21所示的典型 操作相比,图22的操作有效地减少了时分开关13的开关次数。也应该指出的是,如图23所示,在完成预充电之后,也可下拉控 制信号RSW。在该情况中,在完成像素11B的驱动之后,控制信号 BSW直到开始下一水平周期(第(j+l)水平周期)才被下拉,以致于 保持时分开关13为接通。即使图23的操作比图20所示的操作规模大, 但是与图21所示的典型操作相比,图23的操作有效地减少了时分开 关13的开关次数。 也应该指出的是,可以在第三实施例中使用2H反转技术,其包括 对每两行的像素上的驱动电压的极性进行反转。当使用2H反转驱动 时,在每两个(every other)水平周期中对数据线预充电。以下,将详 细描述使用2H反转驱动情况下的液晶显示装置的操作。图24说明了当使用2H反转驱动时,根据第三实施例的液晶显示 装置的操作。在图24的操作中,在开始第j个水平周期时,从第(j-l) 水平周期开始继续激活控制信号BSW。也就是,在第j水平周期开始 时,已经接通了时分开关13B。当启动第j水平周期时,拉升控制信号HIZSW以将源极输出 Sl-Sm置于高阻抗状态。随后,内部预充电信号PSW被上拉以导通预 充电开关29r29m。这样实现了将源极输出Sl-Sm驱动到预充电电压 Vpre。同时,利用内部预充电信号PSW的上拉,控制信号RSW、 GSW 和BSW也被上拉。结果,所有的时分开关13接通。因此,数据线电 连接到相应的源极输出Sl-Sm,以至于所有的数据线被驱动到预充电 电压Vpre。在完成数据线的预充电之后,下拉内部预充电信号PSW,并且源 极输出Sl-Sm返回到高阻抗状态。另外,下拉控制信号GSW和BSW, 以致于断开时分开关13G和13B。即使在完成数据线的预充电之后,控制信号RSW也没有被下拉; 时分开关13R继续接通。如稍后将描述的那样,这用于减少时分开关 13的开关次数。随后,按照像素11R、 IIG和11B的顺序驱动第j行的像素11。 特别是,在完成预充电之后,上拉栅极Gj。此外,从源极输出Sl-Sm 输出与像素IIR相关联的驱动电压,并且将其提供到数据线RD。这允 许将像素IIR驱动到期望的驱动电压。然后,下拉控制信号RSW,以至于断开时分开关13R。在数据线RD (和像素11R)保持驱动电压上。随后,按照该顺序接着为上拉控制信号GSW和BSW,以至于按 照该顺序接通时分开关13G和13B。同时,利用导通的时分开关13G 和13B,将与像素IIG和IIB相关联的驱动电压从源极输出S输出。 这样允许按照该顺序驱动像素IIG和IIB。在第j行的像素llB的驱动完成之后,下拉控制信号BSW,并且 此后下拉栅极线Gj。应该指出的是,图24的操作与图20的操作不同 之处在于在完成像素11B的驱动之后,下拉控制信号BSW。在第(j+l)水平周期,不对数据线进行预充电。在第(j+l)水平 周期,相继上拉控制信号RSW、 GSW和BSW。同时利用上拉的控制 信号RSW、 GSW和BSW,从源极输出Sl-Sm输出与像素IIR、 11G 和11B相关联的驱动电压。这允许以该顺序驱动像素11R、11G和IIB。在完成第(j+l)行的像素11B的驱动之后,栅极线Gj+1被下拉。 然而,控制信号BSW没有被下拉,以致于时分开关13B保持接通。时 分开关13B继续导通,直到下一水平周期(第(j+2)水平周期)。在第(j+2)水平周期,以如第j行所述那样的相同方式驱动第(j+2) 行的像素11。之后,在第(j+3)水平周期,以如第(j+l)行所述那样 的相同方式驱动第(j+3)行的像素ll。以相同的方式驱动其他行的像 素11。在所述操作中,对于每一水平周期而言,控制信号RSW、 GSW和 BSW总共被上拉3.5次,并且总共被下拉3.5次。结果,图24的操作 有效地减少了开关时分开关13的次数的减少。
此外,如图25所示,按照像素11R、 IIG和11B的顺序可以驱动第j行的像素ll,同时以相反的顺序驱动第(j+l)行的像素ll。应当指出,在第j个水平周期中,第j行的像素11中最后驱动像素IIB之 后,在图25所示的操作中,连接到相同数据线的像素IIB在第(j+l) 水平周期中首先被驱动。具体而言,在图25的操作中,在开始第j水平周期时,从第(j-l) 水平周期开始持续激活控制信号RSW。换句话说,在第j水平周期开 始时,已经接通了时分开关13R。当启动第j水平周期时,拉升控制信号HIZSW,以将源极输出 Sl-Sm置于高阻抗状态。随后,内部预充电信号PSW被上拉以导通预 充电开关29r29m。结果,将源极输出Sl-Sm驱动到预充电电压Vpre。 同时,利用内部预充电信号PSW的上拉,控制信号RSW和GSW也被 上拉。结果,所有的时分开关13接通以提供数据线与相关联的源极输 出Sl-Sm之间的电连接,以致于所有的数据线被驱动到预充电电压 Vpre。在完成数据线的预充电之后,下拉内部预充电信号PSW,并且源 极输出Sl-Sm返回到高阻抗状态。另夕卜,下拉控制信号GSW和BSW, 以致于断开时分开关13G和13B。即使在完成数据线的预充电之后,控制信号RSW也没有被下拉。 时分开关13R继续接通。如稍后将描述的那样,这用于减少时分开关 13的开关次数。随后,按照像素IIR、 IIG和11B的顺序驱动第j行的像素11。 特别是,在完成预充电之后,上拉栅极Gj。此外,从源极输出Sl-Sm 输出与像素11R相关联的驱动电压,并且将其提供到数据线RD。结果, 像素IIR被驱动到期望的驱动电压。然后下拉控制信号RSW,以至于 断开时分开关13R。在数据线RD (和像素11R)保持驱动电压上。随后,按照该顺序上拉控制信号GSW和BSW,以至于按照该顺 序接通时分开关13G和13B。同时,利用时分开关13G和13B的导通, 将与像素IIG和IIB相关联的驱动电压从源极输出S输出。结果,按 照该顺序驱动像素IIG和IIB。在第j行的像素IIB的驱动完成之后,下拉栅极线Gj。然而,控 制信号BSW没有被下拉,以致于时分开关13B继续保持为导通。继续 导通时分开关13B,直到下一水平周期(第(j+l)水平周期)。在第(j+l)水平周期,在对数据线预充电之后,也相继驱动第(j+l) 行的像素11。应该指出,在第(j+l)水平周期,按照像素IIB、 11G 和IIR的顺序驱动第(j+l)行的像素11。特别的,当启动第j水平周期时,拉升控制信号HIZSW以将源极 输出Sl-Sm置于高阻抗状态。随后,内部预充电信号PSW被上拉以导 通预充电开关29r29m。结果,将源极输出Sl-Sm驱动到预充电电压 Vpre。同时,利用内部预充电信号PSW的上拉,控制信号RSW和GSW 也被上拉。结果,所有的时分开关13接通以提供数据线与相关联的源 极输出Sl-Sm之间的电连接,以致于所有的数据线被驱动到预充电电 压Vpre。在完成数据线的预充电之后,下拉内部预充电信号PSW,并且源 极输出Sl-Sm返回到高阻抗状态。同时,即使在完成数据线的预充电 之后,控制信号BSW也没有被下拉;时分开关13B继续导通。这样减 少了时分开关13的开关次数。随后,上拉栅极线Gj+l,并且从源极输出Sl-Sm输出与像素11B 相关联的驱动电压。当与像素11B相关联的驱动电压被输出时,由于
控制信号BSW正被持续地上拉,所以驱动电压被立即提供到数据线BD以驱动像素11B。随后,控制信号BSW被下拉,以致于断开时分 开关13B。随后,按照该顺序上拉控制信号GSW和RSW,以至于按照该顺 序接通时分开关13G和13R。同时,利用时分开关13G和13R的导通, 将与像素ilG和IIR相关联的驱动电压从源极输出Sl-Sm输出,以按 照该顺序驱动像素IIG和IIR。在完成第(j+l)行的像素IIR的驱动之后,栅极线Gj+l被下拉。 然而,控制信号RSW没有被下拉,以致于时分开关13R保持接通。时 分开关13R继续导通,直到下一水平周期(第(j+2)水平周期)。在第(j+2)水平周期,以如第j行所述那样的相同方式驱动第(j+2) 行的像素11。之后,在第(j+3)水平周期,以如第(j+l)行所述那样 的相同方式驱动第(j+3)行的像素ll。以相同的方式驱动其他行的像 素11。在所述操作中,对于每一水平周期而言,控制信号RSW、 GSW和 BSW总共仅被上拉四次,并且总共仅被下拉四次。图25的操作有效地 减少了开关时分开关13的次数的减少。对于以下情况时,也可以使用2H反转驱动技术,即当以像素IIR、 IIG和11B的顺序驱动第j行的像素11时并且按照相反的顺序驱动第 (j+l)行的像素11时。当使用2H反转驱动时,在每两个水平周期中 对数据线预充电。图26说明了当使用2H反转驱动技术时,根据第三实施例的液晶 显示装置的操作图。在图26的操作中,在第j个水平周期的开始,从 第(j-l)水平周期开始继续激活控制信号RSW。也就是说,在第j水
平周期开始时,已经接通了时分开关13R。当启动第j水平周期时,拉升控制信号HIZSW,以将源极输出Sl-Sm置于高阻抗状态。随后,内部预充电信号PSW被上拉以导通预 充电开关29i-29m,并且将源极输出Sl-Sm驱动到预充电电压Vpre。同 时,利用内部预充电信号PSW的上拉,控制信号GSW和BSW也被上 拉。结果,所有的时分开关13接通。因此,数据线电连接到相应的源 极输出Sl-Sm,以至于所有的数据线被驱动到预充电电压Vpre。在完成数据线的预充电之后,下拉内部预充电信号PSW,并且源 极输出Sl-Sm返回到高阻抗状态。另外,下拉控制信号GSW和BSW, 以致于断开时分开关13G和13B。即使在完成数据线的预充电之后,控制信号RSW也没有被下拉。 时分开关13R继续接通。这样旨在减少时分开关13的开关次数。随后,按照像素11R、 IIG和11B的顺序驱动第j行的像素11。 特别是,在完成预充电之后,上拉栅极Gj并且从源极输出Sl-Sm输出 与像素IIR相关联的驱动电压,以及将其提供到数据线RD。结果,像 素IIR被驱动到期望的驱动电压。然后,下拉控制信号RSW,以至于 断开时分开关13R。在数据线RD (和像素11R)保持驱动电压上。随后,按照该顺序接着为上拉控制信号GSW和BSW,以至于按 照该顺序接通时分开关13G和13B。同时,利用时分开关13G和13B 的导通,将与像素IIG和IIB相关联的驱动电压从源极输出S输出以 该顺序驱动像素IIG和IIB。在第j行的像素llB的驱动完成之后,下拉栅极线Gj。然而,控 制信号BSW不被下拉,以至于继续将时分开关13B保持为接通。时分 开关13B继续保持接通,直到下一水平周期时(第(j+l)水平周期)。 有对数据线进行预充电。在第(j + l)水 平周期,第(j+l)行的像素11按照像素IIB、 11G和11R的顺序进行 驱动。应该指出的是,当在第j个水平周期最后驱动第j行上像素11中的的像素11B时,与同一数据线相连的(j+1)行的像素11B在第(j+1)水平周期首先被驱动。具体而言,当启动第(j+l)水平周期之后上拉栅极线Gj+1的时 候,源极输出Sl-Sm输出与像素IIB相关联的驱动电压。当输出与像 素11B相关联的驱动电压时,由于从第j水平周期开始正持续上拉控制 信号BSW,所以立即将该驱动电压提供到数据线BD,并且将像素11B 驱动到期望的驱动电压。随后,下拉控制信号BSW,以至于断开时分 开关13B。随后,按照该顺序激活控制GSW和RSW,以按照该顺序接通时 分开关13G和13R。同时利用时分开关13G和13R的导通,将与像素 IIG和IIR相关联的驱动电压从源极输出Sl-Sm输出,以该顺序驱动 像素IIG和IIR。在第(j+l)行的像素11R的驱动完成之后,下拉栅极线Gj+1。 然而,控制信号RSW不被下拉,以至于继续将时分开关13R保持为接 通。时分开关13R继续保持接通,直到下一水平周期(第(j+2)水平 周期)。在第(j+2)水平周期,以如第j行所述那样的相同方式驱动第(j+2) 行的像素11。之后,在第(j+3)水平周期,以如第(j+l)行所述那样 的相同方式驱动第(j+3)行的像素ll。以相同的方式驱动其他行的像 素11。在所述操作中,对于每一水平周期而言,控制信号RSW、 GSW和 BSW总共仅被上拉三次,并且总共仅被下拉三次。图26的操作有效地减少了时分开关13的开关次数。可以将根据第三实施例的液晶显示装置的操作应用到以下情况, 即连接到每一个源极输出的数据线的数量为除了三之外的数量。例如, 根据第三实施例的液晶显示装置的操作可以被应用于六个数据线连接到每一个源极输出的情况(如图io所示结构情况的样子)。应该指出,在该情况下,需要源极驱动器2,以适合于从源极输出输出预充电电压 Vpre。图27说明了在六个数据线连接到每一个源极输出的情况中,根据 第三实施例的液晶显示装置的典型操作的时序图。除了根据与每一单 个源极输出相连接的数据线的数量的改变来修改图27的操作之外,图 27的操作几乎等同于图20的操作。在第j水平周期开始时,从第(j-l) 水平周期开始连续上拉控制信号BSW2。所以,在第j水平周期开始时, 已经接通了时分开关13R"。在第j水平周期之后,外部预充电信号PSW 和控制信号RSW1、 GSW1、 BSW1、 RSW2和GSW2被上拉,并且从 源极输出Sl-Sm输出预充电电压Vpre。所有的数据线预充电到预充电 电压Vpre。在完成预充电之后,控制信号GSW1、 BSW1、 RSW2、 GSW2和 BSW2被下拉。然而,控制信号RSW1继续被上拉;换句话说,即使 完成预充电之后,时分开关13B2M继续保持接通。随后,激活栅极线Gj并且按照像素11R2w、 11G^、 11Bu、 llR2i、 11Ga和11B2i的顺序驱动第j行上的像素11。在图27中,阴影表示相 关像素被驱动的周期。当像素11R2i.,被驱动时,没有必要切换控制信 号RSW1,因为在完成预充电之后,控制信号RSW1被继续上拉。在完成第j行的像素11B2i的驱动之后,下拉栅极线Gj。然而,控
制信号BSW2不被下拉,以至于继续将时分开关13B2,保持为接通。时 分开关13B2i继续保持接通,直到下一水平周期时(第(j+l)水平周 期)。在下一第(j+l)水平周期,以与第j行相同的方式驱动第(j+l) 行的像素11。其他行上的像素11以相同的方式进行驱动。在所述操作中,对于每一水平周期而言,控制信号RSW、 GSW和 BSW总共仅被上拉十次,并且总共仅被下拉十次。图27的操作有效地 减少了时分开关13的开关次数。应该指出,2H反转驱动技术可以用于六个数据线连接到每一个源 极输出的情况。图28说明了根据图27中所示的操作而修改以至于适 合于2H反转驱动技术的操作的时序图。如图28所示,在第j水平周 期开始时,内部预充电信号PSW和控制信号RSW1、 GSW1、 BSW1、 RSW2、 GSW2和BSW2被上拉,并且对数据线进行预充电。相反,在 随后的第(j+l)水平周期开始时,内部预充电信号PSW没有被上拉, 以至于不对数据线进行预充电。在下一第(j+2)水平周期开始时,对 数据线预充电。第(j+2)水平周期中所驱动的第(j+2)行的相应像素 上所施加的驱动电压的极性被从第j行的相应像素11上所施加的驱动 电压的极性反转。在图28所示的操作中,对于每一水平周期而言,控制信号RSW1、 GSW1、 BSW1、 RSW2、 GSW2和BSW2总共仅被上拉八次,并且总 共仅被下拉八次。这有效地减少了时分开关13的开关次数。图29说明了在六个数据线连接到每一个源极输出的情况中,根据 第三实施例的液晶显示装置的另一典型操作的时序图。在图29的操作 中,按照像素11R2"、 11G2i-i、 UB2i-,、 llR2i、 11G2i和11B2,的顺序驱 动第j行的像素ll,而以相反的顺序驱动第(j+l)行的像素ll。应该
指出,在第j水平周期中,在第j行的像素中最后驱动第j行的像素llB2i 之后,那么在图29所示的操作中,在第(j+l)水平周期中首先对连接 到相同数据线的第(j + l)行的像素11B2i进行驱动。在第j水平周期开始时,从第(j-l)水平周期开始连续上拉控制信号RSWl。所以,在第j水平周期开始时,已经接通了时分开关13R2w。 在第j水平周期开始时,内部预充电信号PSW和控制信号GSW1、 BSW1、 RSW2、 GSW2和BSW2被上拉,并且从源极输出Sl-Sm输出 预充电电压Vpre,以将所有的数据线预充电到预充电电压Vpre。在完成预充电之后,控制信号GSW1、 BSW1、 RSW2、 GSW2和 BSW2被下拉。然而,控制信号RSW1继续被上拉。换句话说,即使 完成预充电之后,时分开关13B2w继续保持接通。随后,激活栅极线Gj并且按照像素11R2w、 11G2w、 llB2i—p llR2i、 11Ga和11B2i和的顺序驱动第(j+l)行上的像素11。在图29中,阴 影表示其间相关像素ll被驱动的周期。当像素11R2w被驱动时,没有必要切换控制信号RSW1,因为在完成预充电之后,控制信号RSW1 被继续上拉。在完成第j行的像素11B2i的驱动之后,下拉栅极线Gj。然而,控 制信号BSW2不被下拉,以至于将时分开关13R2i保持为接通。时分开 关13B^继续保持接通,直到下一水平周期时(第(j+l)水平周期)。在第(j+l)水平周期开始时,内部预充电信号PSW和控制信号 RSW1、 GSW1、 BSW1、 RSW2、 GSW2和BSW2被上拉,并且从源极 输出Sl-Sm输出预充电电压Vpre,以将所有的数据线预充电到预充电 电压Vpre。在完成预充电之后,控制信号RSW1、 GSW1、 BSW1、 RSW2和GSW2被下拉。然而,控制信号BSW2继续被上拉。换句话说,即使 完成预充电之后,时分开关13B2i继续保持接通。随后,激活栅极线Gj+1并且按照像素llB2i、 llG2i、 llR2i、 llB2i—p 11G^和11R2w和的顺序驱动第(j+1)行上的像素11。当像素llR2i 被驱动时,没有必要切换控制信号RSW2,因为在完成预充电之后,控 制信号RSW2被继续上拉。在完成第(j+1)行的像素11B2,的驱动之后,下拉栅极线Gj+l。 然而,控制信号RSW1不被下拉,以至于将时分开关13R2w保持为接 通。时分开关13R2w继续保持接通,直到下一水平周期时(第(j+l) 水平周期)。在第(j+2)水平周期,第(j+2)行的像素11按照与第j行相同 的顺序进行驱动。此后,第(j+3)行的像素11在第(j+3)水平周期 中以与(j+l)行所述相同的方式进行驱动。也以相同的方式对其他行 的像素11进行驱动。在所述操作中,对于每一水平周期而言,仅需要总共十次上拉控 制信号RSW、 GSW和BSW,并且它们同样总共仅下拉十次。图27的 操作有效地减少了时分开关13的开关次数。图30示出了根据图29中所示的操作,而被修改以至于适合于2H 反转驱动技术的操作的时序图。如图30所示,在第j水平周期开始时, 内部预充电信号PSW和控制信号RSW1、GSW1、BSW1、RSW2、GSW2 和BSW2被上拉,以对数据线进行预充电。然而,在随后的第(j+l) 水平周期开始时,内部预充电信号PSW没有被上拉,以至于不对数据 线进行预充电。在下一第(j+2)水平周期开始时,对数据线预充电。 根据第j行的相应像素11上所施加的驱动电压的极性反转第(j+2)水 平周期中所驱动的第(j+2)行的相应像素上所施加的驱动电压的极性。
在图30所示的操作中,对于每一水平周期而言,控制信号RSW1、GSW1、 BSW1、 RSW2、 GSW2和BSW2总共仅被上拉7.5次,并且总 共仅被下拉7.5次。这有效地减少了时分开关13的开关次数。(第四实施例)图31示出根据本发明第四实施例的液晶显示装置的结构的方块 图。在第四实施例中,液晶显示面板1具备中和线19和中和开关20。 中和开关20响应于源极输出2的控制电路21所提供的外部预充电信 号PSSW而接通和断开。当通过外部预充电信号PSSW接通中和开关 20时,所有的数据线经由中和线19而彼此电连接。源极驱动器2可以 按照图19所示的结构来相同地构造,以适于从源极输出输出预充电电 压Vpre。图32示出了根据第四实施例的液晶显示装置的典型操作的时序 图。根据第四实施例的操作的一特征在于当对数据线进行预充电时, 所有的数据线通过中和线19而相互连接,而在与每一个源极输出Si 相关联的三个时分开关13Ri、 13Gi和13Bi中,仅一个或两个时分开关 接通。即使在三个时分开关13Ri、 13Gi和13Bi中,仅一个或两个时分 开关接通,对所有的数据线进行预充电是可能的,因为所有的数据线 经由中和线19而彼此电连接。所述操作有效地减少了时分开关13的 开关次数。以下,给出预充电过程中,时分开关13Ri、 13Gi和13Bi中 仅一个时分开关接通的操作描述。当启动第j水平周期时,拉升控制信号HIZSW以将源极输出 Sl-Sm置于高阻抗状态。随后,内部预充电信号PSW被上拉,以致于 源极输出Sl-Sm示出预充电电压Vpre。此外,同时利用上拉的内部预 充电信号PSW,外部预充电信号PSSW和控制信号RSW也被上拉。 因此,时分开关13R和中和开关20被接通,以将所有的数据线预充电 到预充电电压Vpre。具体而言,数据线RD经由时分开关13R而电连
接到源极输出Sl-Sm,以致于将数据线RD预充电到预充电电压Vpre。 此时,数据线GD和BD经由中和线19而电连接到数据线RD,以致于 被预充电到预充电电压Vpre。应该指出,在预充电期间(也就是,不导通时分开关13G和13B) 不上拉控制信号GSW和BSW。所述操作有效地减少了时分开关13的 开关次数。在完成数据线的预充电之后,内部预充电信号PSW、外部预充电 信号PSSW、以及控制信号RSW被下拉。结果,源极输出S1-Sm返回 到高阻抗状态。此后,相继驱动像素11R、 11G和11B。具体而言,相 继上拉控制信号RSW、 GSW和BSW。此外,从源极输出S1-Sm输出 于像素IIR、 IIG和11B相关联的驱动电压以按照该顺序驱动第j行的 像素11。在第(j+l)水平周期中,以相同的方式驱动第(j+l)行的像素 11。也以相同的方式驱动其他行上的像素。所述操作有效地减少了时分开关13的开关次数,从而有效地减少 了时分开关13中的功率消耗。当与图33所示的操作进行比较时,根 据图32所示的第四实施例的操作的优点将被更加清楚地理解。如图33 所示,在典型液晶显示装置(例如图3的液晶显示装置)的操作中, 所有的控制信号RSW、 GSW和BSW在预充电过程中被上拉,之后所 有的控制信号RSW、 GSW和BSW被下拉。然后,控制信号RSW、 GSW和BSW被相继地上拉以驱动像素IIR、 IIG和IIB。在所述操作 中,对于每一水平周期而言,控制信号RSW、 GSW和BSW总共被上 拉六次,并且总共被下拉六次。另一方面,在图32所示的第四实施例的操作中,在预充电过程中, 控制信号RSW、 GSW和BSW中仅有一个控制信号被上拉和下拉。所 以,在图32所示的第四实施例的操作中,对于每一水平周期而言,控制信号RSW、 GSW和BSW总共仅被上拉四次,并且总共仅被下拉四 次。图32所示的第四实施例的操作有效地减少了时分开关13的开关 次数。在图32所示的操作中,在预充电时候上拉控制信号RSW (也就 是,接通时分开关13R)。然而,可以上拉控制信号GSW和BSW, 而非控制信号RSW。作为替换,在预充电过程中,可以对控制信号 RSW、 GSW和BSW中的两个进行上拉。然而,为了减少时分开关13 的开关次数,在预充电过程中,仅对控制信号RSW、 GSW和BSW中 的一个控制信号进行上拉是优选的。所述2H反转驱动技术也可以用在第四实施例。图34说明了当使 用2H反转驱动技术时,根据第四实施例的液晶显示装置的操作。在第j水平周期中,以与图32相同的方式驱动第j行的像素。当 开始第j水平周期时,从源极输出Sl-Sm输出预充电电压Vpre,同时 接通中和开关20和时分开关13R。这样允许将所有的数据线预充电到 预充电电压。此后,相继上拉控制信号RSW、 GSW和BSW,以致于 相继驱动像素IIR、 IIG和IIB。在第(j+l)水平周期,数据线不被预充电。相继上拉控制信号 RSW、 GSW和BSW,以相继驱动第(j+l)行上的像素IIR、 11G和 IIB。在第(j+2)水平周期,第(j+2)行的像素11按照与第j行相同 的方式进行驱动。在第(j+3)水平周期中,第(j+3)行的像素11以 与(j+l)行所述相同的方式进行驱动。也以相同的方式对其他行的像 素11进行驱动。
在图34所示的液晶显示装置的操作中,对于每一水平周期而言,控制信号RSW、 GSW和BSW总共仅上拉3.5次,并且它们同样总共 仅下拉3.5次。图34的操作有效地减少了时分开关13的开关次数。应该指出,本实施例中连接到每一个源极输出的数据线的数量也 不限于三个。例如,如图35所示,可以是六个数据线连接到每一个源 极输出。图35所示的液晶显示装置的结构相似于图16所示的液晶显 示装置的结构。两者不同之处在于第四实施例中的源极驱动器2适 于从源极输出Sl-Sm输出预充电电压Vpre,以及6m个数据线RD、 GD和BD经由中和开关20而连接到中和线19。源极驱动器2可以等' 同于图19所示的结构来构造,以适于从源极输出输出预充电电压Vpre。图36说明了图35所示的液晶显示装置的典型操作的时序图。当 开始第j水平周期时,内部预充电信号PSW被上拉,并且从源极输出 Sl-Sm输出预充电电压Vpre。另外,外部预充电信号PSSW和控制信 号RSW1也被上拉。结果,时分开关13Rrl3Rm和中和开关20接通, 以致于所有的数据线被预充电到预充电电压Vpre。应该指出,在预充 电过程中,其他的控制信号GSW1、 BSW1、 RSW2、 GSW2和BSW2 没有被上拉。所述操作对于减少时分开关13的开关次数是有效的。在完成预充电之后,内部预充电信号PSW、外部预充电信号PSSW 以及控制信号RSW1被下拉。此后,相继上拉控制信号RSW1、 GSW1、 BSW1、 RSW2、 GSW2、禾n BSW2。此外,从相关联的源极输出Si输出与像素11R2W、 11G2W、 11B2i." llR2i、 11G2i和11B2i相关联的驱动电压以按照11Ru、 11G2M、 llB&p llR2i、 llGa和11B2i的顺序驱动 第j行的像素11。在第(j+l)水平周期中,以相同的方式驱动第(j+l)行的像素 11。以相同的方式驱动其他行上的像素11。 在图36所示的操作中,对于每一水平周期而言,控制信号RSW1、 GSW1、 BSW1、 RSW2、 GSW2和BSW2总共仅被上拉七次,并且总 共仅被下拉七次。图36的操作有效地减少了时分开关13的开关次数。为了进一步减少时分开关13的开关次数,优选的是,在预充电过 程中接通的时分开关13继续保持接通,直到完成相关像素11的驱动 为止。图37是所述操作的时序图。应该指出,图37说明了三个数据 线连接到每一个源极输出情况下的典型操作。除了控制信号RSW被继 续接通,直到预充电之后完成像素IIR的驱动为止之外,图37所示的 液晶显示装置的操作几乎与图32的相同。 '具体而言,当启动第j水平周期时,拉升控制信号HIZSW,以将 源极输出Sl-Sm置于高阻抗状态。随后,内部预充电信号PSW被上拉, 以从源极输出Sl-Sm输出预充电电压Vpre。此外,在内部预充电信号 PSW上拉的同时,时分开关13Rrl3Rm以及中和开关20接通。结果, 所有的数据线被驱动到预充电电压Vpre。在完成数据线的预充电之后,下拉内部预充电信号PSW和外部预 充电信号PPSW。结果,源极输出Sl-Sm返回到高阻抗状态。控制信 号RSW被继续下拉。此后,上拉栅极线Gj,并且从源极输出Sl-Sm输出与像素IIR相 关联的驱动电压,并且将其提供到数据线RD以将像素IIR驱动到驱 动电压。随后,控制信号RSW被下拉,以致于时分开关13R断开。数 据线RD (和像素11R)保持在驱动电压。随后,控制信号GSW和BSW以该顺序被上拉,以致于按照该顺 序接通时分开关13G和13B。同时利用时分开关13G和13B的导通, 从源极输出Sl-Sm输出与像素IIG和IIB相关联的驱动电压,
栅极线Gj被下拉。在第(j + l)水平周期中,以相同的方式驱动第(j + l)行的像素 11。以相同的方式驱动其他行上的像素11。在图37所示的液晶显示装置的操作中,对于每一水平周期而言, 控制信号RSW、 GSW和BSW总共仅被上拉三次,并且总共仅被下拉 三次。图37的操作有效地减少了时分开关13的开关次数。如图38所示,也是优选的,即与每一水平周期中i后被驱动的像 素11相关联的时分开关继续导通,直到在下一水平周期中完成预充电。 除了以下内容之外,即,即使在完成像素11B的驱动之后,控制信号 BSW继续保持接通直到完成预充电,图38所示的液晶显示装置的操作 几乎与图32所示的操作相同。具体而言,在开始第j水平周期时,从第(j-l)水平周期开始持 续上拉控制信号BSW。换句话说,在第j水平周期幵始时,已经接通 了时分开关13B。当启动第j水平周期时,拉升控制信号HIZSW,以将源极输出 Sl-Sm置于高阻抗状态。随后,内部预充电信号PSW被上拉,以从源 极输出Sl-Sm输出预充电电压Vpre。此外,同时利用上拉的内部预充 电信号PSW,外部预充电信号PPSW被上拉,以致于导通中和开关20。 结果,所有的数据线被驱动到预充电电压Vpre。在完成数据线的预充 电之后,下拉内部预充电信号PSW、外部预充电信号PSSW以及控制 信号BSW。随后,按照该顺序上拉控制信号RSW、 GSW和BSW,以按照该 顺序接通时分开关13R、 13G和13B。同时,利用时分开关13R、 13G 和13B的接通,从源极输出输出与像素IIR、 11G和11B相关联的驱
动电压以该顺序驱动像素IIR、 11G和11B。在完成像素11B的驱动之后,下拉栅极线Gj。然而,控制信号 RSW不被下拉,以至于继续将时分开关13B保持为接通。时分开关13B 继续保持接通,直到下一水平周期时(第(j+l)水平周期)。在第(j+l)水平周期中,以相同的方式驱动第(j+l)行的像素 11。以相同的方式驱动其他行上的像素11。在图38所示液晶显示装置的操作中,对于每二水平周期而言,控 制信号RSW、 GSW、和BSW总共仅被上拉三次,并且总共仅被下拉 三次。图38的操作有效地减少了时分开关13的开关次数。为了进一步减少时分开关13的开关次数,优选的是,如图39所 示那样,与给定水平周期中最后驱动的像素11相关联的时分开关13 继续保持导通,直到下一水平周期中相应的像素11的驱动完成为止。 在该情况下,第j行的像素11按照像素IIR、 IIG和11B的顺序而被 驱动,而以相反的顺序驱动第(j+l)行的像素11。在图39所示的操 作中,在第j水平周期中,第j行的像素11中最后驱动第j行的像素 11B,在第(j+l)水平周期中首先驱动连接到相同数据线的第(j+l) 行的像素IIB。具体而言,在图39的操作中,在开始第j水平周期时,从第(j-l) 水平周期开始继续激活控制信号RSW。换句话说,在第j水平周期开 始时,已经接通了时分开关13B。当启动第j水平周期时,拉升控制信号HIZSW,以将源极输出 Sl-Sm置于高阻抗状态。随后,内部预充电信号PSW被上拉,以从源 极输出Sl-Sm输出预充电电压Vpre。此外,同时利用内部预充电信号 PSW的上拉,预充电信号PPSW被上拉,以提供所有数据线与中和线19之间的电连接。结果,所有的数据线被驱动到预充电电压Vpre。在完成数据线的预充电之后,下拉内部预充电信号PSW和外部预 充电信号PSSW,并且源极输出Sl-Sm返回到高阻抗状态。然而,即 使在完成数据线的预充电之后,控制信号RSW也不被下拉;时分开关 13R继续接通。这样旨在减少了时分开关13的开关次数。随后,按照像素11R、 IIG和11B的顺序驱动第j行的像素11。 特别是,在完成预充电之后,上拉栅极Gj,并且从源极输出Sl-Sm输 出与像素IIR相关联的驱动电压,并且将其'施加到数据线RD,以将像 素IIR驱动到期望的驱动电压。然后,下拉控制信号RSW,以至于断 开时分开关13R。在数据线RD (和像素11R)保持驱动电压上。随后,按照该顺序接着上拉控制信号GSW和BSW,以按照该顺 序接通时分开关13G和13B。同时,利用时分开关13G和13B的导通, 将与像素iiG和IIB相关联的驱动电压从源极输出Sl-Sm输出以该顺 序驱动像素IIG和IIB。在第j行的像素llB的驱动完成之后,下拉栅极线Gj。然而,控 制信号BSW不被下拉,以至于继续将时分开关13B保持为接通。时分 开关13B继续保持接通,直到下一水平周期时(第(j+l)水平周期)。随后,在第(j+l)水平周期开始时,所有的数据线被预充电。特 别是,当开始第(j+l)水平周期时,控制信号HIZSW被上拉,以将 源极输出Sl-Sm设置为高阻抗状态。然后,上拉内部预充电信号PSW, 以从源极输出Sl-Sm输出预充电电压Vpre。此外,同时利用内部预充 电信号PSW的上拉,外部预充电信号PSSW被上拉。结果,所有的数 据线电连接到中和线19以将所有的数据线驱动到预充电电压Vpre。在完成数据线的预充电之后,下拉内部预充电信号PSW和外部预充电信号PSSW,并且源极输出Sl-Sm返回到高阻抗状态。然而,即使在完成数据线的预充电之后,控制信号RSW也不被下拉;时分开关13B继续接通。这样旨在减少了时分开关13的开关次数。随后,按照像素11R、 IIG和11B的顺序驱动第(j+l)行的像素 11。特别是,在完成预充电之后,上拉栅极Gj+l,并且从源极输出Sl-Sm 输出与像素IIB相关联的驱动电压,并且将其施加到数据线RD,以将 像素IIB驱动到期望的驱动电压。然后,下拉控制信号BSW,以至于 断开时分开关13B。在数据线BD (和像素11B)保持驱动电压上。随后,按照该顺序接着上拉控制信号GSW和RSW,以致于按照 该顺序接通时分开关13G和13R。同时,利用导通的时分开关13G和 13R,将与像素IIG和IIR相关联的驱动电压从源极输出Sl-Sm输出, 以该顺序驱动像素IIG和IIR。在第(j+l)行的像素11R的驱动完成之后,下拉栅极线Gj+1。 然而,控制信号RSW不被下拉,以至于继续将时分开关13R保持为接 通。时分开关13R继续保持接通,直到下一水平周期时(第(j+2)水 平周期)。在第(j+2)水平周期,第(j+2)行的像素11按照与第j行相同 的方式进行驱动。在第(j+3)水平周期中,第(j+3)行的像素11在 第(j+3)水平周期中以与(j+l)行所述相同的方式进行驱动。以相同 的方式对其他行的像素11进行驱动。在图39所示的液晶显示装置的操作中,对于每一水平周期而言, 控制信号RSW、 GSW和BSW总共仅上拉2次,并且它们同样总共仅 下拉2次。图39的操作有效地减少了时分开关13的开关次数。可以将2H反转驱动技术应用到图37-39的操作中。图40说明了
在图39的操作被应用了 2H反转驱动技术的情况下,液晶显示装置的 典型操作的时序图。如图40所示,在第j水平周期开始时,内部预充 电信号PSW和外部预充电信号PSSW被上拉,以对所有的数据线进行 预充电。然而,在随后的第(j+l)水平周期开始时,内部预充电信号 PSW和外部预充电信号PSSW不被上拉,以致于对所有的数据线不进 行预充电。在第(j+2)水平周期开始时,对所有的数据线进行预充电。 第(j+2)水平周期中驱动的第(j+2)行的相应像素11上所施加的驱 动电压的极性被从施加到第j行的相应像素11的驱动电压的极性而反 转。并且在图40所示的操作中,对于每一水平周期而言,控制信号 RSW、 GSW、和BSW总共仅被上拉2次,并且总共仅被下拉2次。 这有效地减少了时分开关13的开关次数。图37-39的操作也可应用于其中六个数据线与每一个源极输出相 连的结构。图41示出了在六个数据线连接到每一个源极输出,以及在 预充电过程中导通的时分开关13继续导通,直到完成相应像素11的 驱动的情况下(所述操作对应于图37的操作),液晶显示装置的典型 操作的时序图。当开始第j水平周期时,上拉内部信号PSW,并且从源极输出 Sl-Sm输出预充电电压Vpre。另外,外部预充电信号PSSW和控制信 号RSW1被上拉,以至于时分开关13R2w和中和开关20被接通。结果, 所有的数据线被预充电到预充电电压Vpre。应该指出,在预充电过程 中,剩余的控制信号GSW1、 BSW1、 RSW2、 GSW2和BSW2没有被 上拉。所述操作有效地减少时分开关13的开关次数。在完成预充电之后,内部预充电信号PSW、外部预充电信号PSSW 被下拉。然而,控制信号RSW1继续被上拉。
随后,栅极线Gj被上拉,并且从源极输出Si输出与像素 相关联的驱动电压,以驱动像素11R2i."之后,连续第上拉控制信号GSW1 、BSW1 、RSW2、GSW2和BSW2。 并且,从源极输出Si输出与像素llG2w、 11B^、 llR2i、 11G2i和11B21 相关联的驱动电压,以按照像素llRw、 11G2i.i、 11B^、 llR2i、 11G21和11B2i的顺序驱动第j行的像素11。在第(j+l)水平周期中,以与第j行相同的方式驱动第(j+l)行 的像素ll。以相同的方式-^动其他行上的像素。在图41所示的操作中,对于每一水平周期而言,控制信号RSW、 GSW、和BSW总共仅被上拉6次,并且总共仅被下拉6次。这有效地 减少了时分开关13的开关次数。图42说明了在如下情况下的液晶显示装置的典型操作的时序图, 所述情况为,六个数据线连接到每一个源极输出,并且与每一水平周 期中最后被驱动的像素11相关联的时分开关13持续保持接通,直到 完成预充电为止(所述操作对应于图38的操作)。在开始第j水平周期时,从第(j-l)水平周期开始正持续上拉控 制信号BSW2。换句话说,在第j水平周期开始时,时分开关 正在导通。当启动第j水平周期时,内部预充电信号PSW被上拉,并 且从源极输出Sl-Sm输出预充电电压Vpre。此外,外部预充电信号 PPSW被上拉,以致于导通中和开关20。结果,所有的数据线被驱动 到预充电电压Vpre。应该指出,在预充电过程中,其他的控制信号 RSW1、 GSW1、 BSW1、 RSW2和GSW2没有被上拉。所述操作对于 减少时分开关13的开关次数是有效的。在完成数据线的预充电之后,下拉内部预充电信号PSW、外部预 充电信号PSSW以及控制信号BSW。此后,相继上拉控制信号RSW1、 GSW1、 BSW1、 RSW2、 GSW2 和BSW2,并且从源极输出Si输出与像素11R2w、llGu、llB2w、llR2i、 llGa和11B2i相关联的驱动电压以按照像素IIR&m llGw、 llB2i.t、 llR2i、 11Ga和11B2i顺序驱动第j行的像素11。在完成第j行的像素11B2i的驱动之后,下拉栅极线Gj。然而,控 制信号BSW2不被下拉,以至于继续将时分开关13B2i保持为接通。时 分开关13B2i继续磁持接通,直到下一水平周期时(第(j+l)水平周 期)。在第(j+l)水平周期中,以与第j行相同的方式驱动第(j+l)行 的像素ll。以相同的方式驱动其他行上的像素。在图42所示液晶显示装置的操作中,对于每一水平周期而言,控 制信号RSW、 GSW、和BSW总共仅被上拉六次,并且总共仅被下拉 六次。这有效地减少了时分开关13的开关次数。图43说明了在如下情况中的液晶显示装置的典型操作的时序图, 所述情况为六个数据线连接到每一个源极输出,并且与给定水平周 期中最后驱动的像素11相关联的时分开关13继续保持导通,直到下 一水平周期中相应的像素11的驱动完成为止(所述情况对应于图39 的操作)。应该指出,在43的操作中,按照像素1R2W、 11G2i-,、 11B21.,、 llR2i、 llGa和11B2i的顺序驱动第j行的像素11,同时以相 反的顺序驱动第(j+l)行的像素。具体而言,在开始第j水平周期时,从第(j-l)水平周期开始继 续激活控制信号RSW1。换句话说,在第j水平周期开始时,已经接通 了时分开关13R2w。
当启动第j水平周期时,内部预充电信号PSW被上拉,以将源极
输出Sl-Sm驱动预充电电压Vpre。此外,同时利用内部预充电信号PSW 的上拉,预充电信号PPSW被上拉,以提供所有数据线与中和线19之 间的电连接。结果,所有的数据线被驱动到预充电电压Vpre。
在完成数据线的预充电之后,下拉内部预充电信号PSW和外部预 充电信号PSSW。然而,即使在完成数据线的预充电之后,控制信号 RSW也不被下拉。也就是,时分开关13R2w继续接通。这样旨在减少 时分开关13的并关次数。
随后,按照像素11R2w、 UG2i—,、 11B2M、 11R21、 11Ga和llB2i 的顺序驱动第j行的像素11。特别是,在完成预充电之后,上拉栅极 Gj,并且从源极输出Sl-Sm输出与像素11R^相关联的驱动电压,并 且将其提供到数据线RD2i-l,以将像素UR2w驱动到期望的驱动电压。
随后,按照该顺序上拉控制信号GSW1、 BSW1、 RSW2、 GSW2 和BSW2以按照该顺序接通时分开关13G^、 13B2i—p 131^.,、 13R2i、 13G^和13B2i。同时-,利用时分开关13Gw、 13Bn 13Rw、 13R2i、 13Gh和13B2i的导通,从源极输出Si输出与像素11G2w、llB2i.i、llR2i、 11Ga和llB2i相关联的驱动电压,以按照该顺序驱动像素11G2w、 llB2i—!、 llR2i、 口 llB2i。
在第j行的像素11B2i的驱动完成之后,下拉栅极线Gj。然而,控 制信号BSW2不被下拉,以至于继续将时分开关13B2i保持为接通。时 分开关13B2i继续保持接通,直到下一水平周期时(第(j+l)水平周 期)。
随后,在第(j+l)水平周期开始时,所有的数据线被预充电。特 别是,当开始第(j+l)水平周期时,上拉内部预充电信号PSW和外部
预充电信号PSSW,以将所有的数据线驱动到预充电电压Vpre。
在完成数据线的预充电之后,下拉内部预充电信号PSW和外部预 充电信号PSSW。然而,即使在完成数据线的预充电之后,控制信号 BSW2也不被下拉。也就是,时分开关13B2i继续接通。这样减少了时 分开关13的开关次数。
随后,按照像素llB2i、 llG2i、 llR2i、 llB2i-,、 llGu和11R2,., 的顺序驱动第(j+1)行的像素ll。特别是,在完成预充电之后,上拉 栅极Gj+'1,并且从源极输出Si输出与像素11B2i相关联的驱动电压, 并且将其提供到数据线BD2i,以将像素11B2i驱动到期望的驱动电压。
随后,按照该顺序接着为上拉控制信号GSW2、 RSW2、 BSW1、 GSW1禾卩RSW1,以按照该顺序接通时分开关13G2i、 13R2i、 13B2w、 13Gu和13Ru。同时,利用时分开关13G2i、 13R2i、 13B2w、 13G^ 和13R2w导通的,将与像素llG2i、 llR2i、 llB2i—t、 11G2w和11R2w 相关联的驱动电压从源极输出Si输出,以该顺序驱动像素llG2i、llR2i、 IIBk 11Gu和11R21-10
在第(j+l)行的像素11R2i的驱动完成之后,下拉栅极线Gj+l。 然而,控制信号RSW1不被下拉,以至于继续将时分开关13R2w保持 为接通。时分开关13R2w继续保持接通,直到下一水平周期时(第(j+2) 水平周期)。
在第(j+2)水平周期,第(j+2)行的像素11按照与第j行相同 的方式进行驱动。在第(j+3)水平周期中,第(j+3)行的像素11在 第(j+3)水平周期中以与(j+l)行所述相同的方式进行驱动。也以相 同的方式对其他行的像素11进行驱动。
在图43所示的液晶显示装置的操作中,对于每一水平周期而言,
控制信号RSW1、 GSW1、 BSW2、 RSW2和BSW2总共仅上拉5次, 并且它们同样总共仅下拉5次。图43的操作有效地减少了时分开关13 的开关次数。
尽管以上描述了本发明的各种实施例,但是很明显,本发明不限 于上述实施例,而是在不脱离发明的范围的情况下可以修改和改变。 例如,(在不脱离本发明的范围和精神情况下)可以不同地驱动驱动 像素ll的顺序。特别是,应该指出优选的是,利用预定数量的帧周 期的循环和/或预定数量的分帧线的循环来改变驱动像素11的顺序以 减少闪烁。
权利要求
1.一种操作显示装置的方法,在所述显示装置中,源极驱动器的一个源极输出经由第一至第N时分开关而连接到第一至第N数据线,所述方法包括通过利用导通的所述第一至第N时分开关中的相关联的一个时分开关而从所述一个源极输出馈送第一驱动电压到所述第一至第N数据线之一,对定位在第一水平行并与所述第一至第N数据线之一相连接的第一像素进行驱动;以及通过利用所述第一至第N时分开关中的相关联的一个时分开关而从所述源极输出馈送第二驱动电压到所述第一至第N数据线的所述之一,对定位在所述第一水平行的下一个的第二水平行并与所述第一至第N数据线的所述之一相连接的第二像素进行驱动,其中在从所述的驱动所述第一像素的开始时间到所述的驱动所述第二像素的开始时间的时间周期期间,所述相关联的一个时分开关保持导通。
2. 根据权利要求l的方法,进一步包括通过利用被设置为高阻抗的所述源极输出而将所述第一至第N数 据线与预定的预充电电压的预充电线相连接,在预充电周期期间对所 述第一至第N数据线进行预充电,所述预充电周期是从所述的驱动所 述第一像素的开始时间到所述的驱动所述第二像素的开始时间的所述时间周期的一部分。
3. 根据权利要求1的方法,进一步包括通过利用导通的所述第一至第N时分开关而从所述的源极输出输 出预定的预充电电压,在预充电周期期间对所述第一至第N数据线进 行预充电,所述预充电周期是从所述的驱动所述第一像素的开始时间 到所述的驱动所述第二像素的开始时间的所述时间周期的一部分。
4. 根据权利要求l的方法,进一步包括通过利用经由至少一个中和开关而电连接的所述第一至第N数据 线而从所述源极输出输出预定预充电电压,在预充电周期期间对所述 第一至第N数据线进行预充电,所述预充电周期是从所述的驱动所述 第一像素的开始时间到所述的驱动所述第二像素的开始时间的所述时 间周期的一部分。
5. 根据权利要求4的方法,其中利用与断开的所述第一至第N时 分开关中的所述相关联的一个时分开关不同的所述第一至第N时分开 关,对所述第一至第N'数据线进行预充电。
6. —种操作显示装置的方法,在所述显示装置中,源极驱动器的 一个源极输出经由第一至第N时分开关而连接到第一至第N数据线, 所述方法包括通过利用导通的所述第一至第N时分开关而从所述的源极输出输出预定的预充电电压,对所述第一至第N数据线进行预充电;以及通过利用导通的所述第一至第N时分开关中的相关联的一个时分 开关而从所述一个源极输出馈送第一驱动电压到所述第一至第N数据 线的所述之一,对与所述第一至第N数据线之一相连的特定像素进行 驱动,其中在开始所述预充电的第一时刻和完成所述特定像素的所述驱 动的第二时刻之间的周期期间,所述第一至第N时分开关中的所述相关联的一个时分开关保持导通。
7. 根据权利要求6的方法,其中所述第一时刻早于所述第二时刻,并且其中从所述第一时刻到所述第二时刻,所述第一至第N时分开关 中的所述相关联的一个时分开关保持导通。
8. 根据权利要求6的方法,其中所述第二时刻在时间上早于所述 第一时刻,并且其中从所述第二时刻到所述第一时刻,所述第一至第N时分开关 中的所述相关联的一个时分开关保持导通。
9. 一种操作显示装置的方法,在所述显示装置中,源极驱动器的 一个源极输出经由第一至第N时分开关而连接到第一至第N数据线, 并且所述第一至第N数据线可经由至少一个中和开关连接,所述方法 包括通过利用与所述至少一个中和开关电连接的所述第一至第N数据线并利用至少二个而非所有的导通的所述第一至第N时分开关,而从 所述源极输出输出预定预充电电压,以对所述第一至第N数据线进行预充电。
10. 根据权利要求9的方法,其中在所述第一至第N数据线的所 述预充电期间,所述第一至第N数据线之一导通,其中所述方法进一步包括通过利用导通的所述第一至第N时分开关的所述一个,从所述一 个源极输出馈送驱动电压到所述第一至第N数据线的所述之一,对与 所述第一至第N数据线之一相连的特定像素进行驱动,其中在从开始所述预充电时的时刻到完成所述驱动时的时刻的时 间周期期间,所述相关联的一个时分开关保持导通。
11. 根据权利要求9的方法,其中在所述第一至第N数据线的所 述预充电期间,所述第一至第N数据线的之一导通,其中所述方法进一步包括通过利用导通的所述第一至第N时分开关的所述一个,从所述一 个源极输出馈送驱动电压到所述第一至第N数据线的所述之一,对与 所述第一至第N数据线之一相连的特定像素进行驱动,其中在从完成所述驱动时的时刻到开始所述预充电时的时刻的时 间周期期间,所述相关联的一个时分开关保持导通。
12. —种用于驱动显示面板的显示面板驱动器,所述显示面板包 括多个像素、第一至第N时分开关以及分别沿着所述多个像素的列布 置的第一至第N数据线,所述显示面板驱动器包括源极输出,用于经由所述第一至第N时分开关而与所述第一至第 N数据线相连;驱动器电路,用于从所述源极输出输出用于驱动所述多个像素的 驱动电压;以及控制电路,用于控制所述第一至第N时分开关,其中^述控制电路在第一驱动周期导通所述第一至第N时分开关 之一,以用于驱动所述多个像素中的第一像素,该第一像素定位在第 一水平行中并且与所述第一至第N数据线之一相连,其中所述驱动电路通过在所述第一驱动周期中经由所述第一至第N时分开关的所述之一而从所述源极输出馈送第一驱动电压到所述第一像素,对所述第一像素进行驱动,其中所述控制电路在第二驱动周期导通第一至第N时分开关的所述之一,以用于驱动所述多个像素中的第二像素,该第二像素定位在所述第一水平行下一个的第二水平行中并且与所述第一至第N数据线 的所述之一相连,其中所述驱动电路通过在所述第二驱动周期中经由所述第一至第 N时分开关的所述之一而从所述源极输出馈送第二驱动电压到所述像 素,对所述第二像素进行驱动,以及其中所述控制电路在从开始驱动所述第一像素时的时刻到停止驱 动所述第二像素时的时刻的时间周期期间,保持所述第一至第N时分 开关的所述一个导通。
13. —种用于驱动显示面板的显示面板驱动器,所述显示面板包 括多个像素、第一至第N时分开关以及分别沿着所述多个像素的列布 置的第一至第N数据线,所述显示面板驱动器包括源极输出,用于经由所述第一至第N时分开关而与所述第一至第N数据线相连;驱动器电路,用于从所述源极输出输出用于驱动所述多个像素的 驱动电压;以及控制电路,用于控制所述第一至第N时分开关,其中在预充电周期,所述控制电路导通所述第一至第N时分开关, 并且所述驱动电路从所述源极输出输出预定的预充电电压,其中所述控制电路在驱动周期导通所述第一至第N时分开关之 一,以用于驱动与所述第一至第N数据线之一相连的特定像素,所述 驱动周期在时间上临近于所述预充电周期,以及'其中所述驱动电路通过经由所述第一至第N时分开关的所述之一 以从所述源极输出馈送驱动电压到所述第一至第N数据线的所述之一,以驱动所述特定像素,以及其中在开始对所述第一至第N数据线预充电时的第一时刻到停止驱动所述特定像素的第二时刻之间的时间周期期间,所述控制电路保持所述第一至第N时分开关的所述之一导通。
14. 根据权利要求13的显示面板驱动器,其中所述第一时刻早于 所述第二时刻,以及其中所述第一至第N时分开关的所述之一从所述第一时刻到所述 第二时刻保持导通。
15. 根据权利要求13的显示面板驱动器,其中所述第二时刻在时 间上早于所述第一时刻,以及其中所述第一至第N时分开关的所述相关联的一个时分开关从所 述第二时刻到所述第一时刻保持导通。
16. —种用于驱动显示面板的显示面板驱动器,所述显示面板包 括多个像素、第一至第N时分开关、分别沿着所述多个像素的列布置 的第一至第N数据线、中和线、以及连接在所述第一至第N数据线与 所述中和线之间的中和开关,所述显示面板驱动器包括源极输出,用于经由所述第一至第N时分开关而与所述第一至第 N数据线相连;驱动器电路,用于从所述源极输出输出用于驱动所述多个像素的 驱动电压;以及控制电路,用于控制所述第一至第N时分开关和所述中和开关, 其中,在用于对所述第一至第N数据线进行预充电的预充电周期 中,所述驱动电路从所述源极输出输出预定的预充电电压,并且所述 控制电路导通所述中和开关以提供所述第一至第N数据线与所述中和 线之间的连接,同时导通至少一个而非所有的所述第一至第N时分开 关。
全文摘要
本发明涉及减小功率消耗的显示面板驱动技术。源极驱动器的一个源极输出经由第一至第N时分开关连接到第一至第N数据线。通过利用导通的第一至第N时分开关中的相关联的一个时分开关从一个源极输出馈送第一驱动电压到第一至第N数据线之一,对定位在第一水平行并与第一至第N数据线之一相连接的第一像素进行驱动;以及通过利用第一至第N时分开关中的相关联的一个时分开关从源极输出馈送第二驱动电压到第一至第N数据线之一,对定位在第一水平行的下一个的第二水平行并与第一至第N数据线之一相连接的第二像素进行驱动。在从驱动第一像素的开始时间到驱动所述第二像素的开始时间的时间周期期间,相关联的一个时分开关保持导通。
文档编号G09G3/20GK101149895SQ20071014262
公开日2008年3月26日 申请日期2007年8月20日 优先权日2006年8月18日
发明者白井宏明 申请人:恩益禧电子股份有限公司