专利名称:显示面板的具电荷回收功能的控制电路装置及其控制方法
技术领域:
本发明是有关于一种应用于显示面板(display panel)的控制电路装置及其控制 方法,且特别是有关于一种具电荷回收功能的控制电路装置及其控制方法。
背景技术:
随着科技的发展,平面显示器(例如,液晶显示器)因其具有高画质、体积小、重量 轻及应用范围广等优点,而被广泛地应用于移动电话、笔记本型计算机、桌上型显示装置以 及电视等各种消费性电子产品中,并已经逐渐地取代传统的阴极射线管显示装置而成为显 示装置的主流。而当平面显示器应用在可携式装置时,如何降低功耗是一个非常重要的议 题,有鉴于此,本发明提供具节能效果的控制电路装置及其控制方法。
发明内容
本发明的目的是在于提供一种应用于显示面板的控制电路装置,使其具电荷回收 功能的能力。本发明的另一目的是在于提供一种应用于显示面板的控制方法,使其具电荷回收 功能的能力。本发明实施例提出一种具电荷回收功能的控制电路装置,应用于显示面板,显示 面板包含有多个像素单元,此多个像素单元分别电性连接至多条数据线,控制电路装置包 含电源供应单元,具有电压输出接脚;数据驱动器,通过上述多条数据线分别电性连接至 多个像素单元;第一开关组,具有多个开关,多个开关分别电性连接至多个数据线中的两数 据线;第二开关组,具有多个开关,多个开关的第一端共同电性连接至电压输出接脚,而多 个开关的第二端分别电性连接至多个数据线中的部分数据线;以及时序控制器,电性连接 至电源供应单元、第一开关组与第二开关组,其发出第一开关控制信号与第二开关控制信 号,第一开关控制信号于第一预定时段中将第一开关组导通,用以对多个数据线所分别电 性连接的上述多个像素单元中储存的电荷进行重新分配,而第二开关控制信号于第二预定 时段中将第二开关组导通,用以将多个像素单元中储存的电荷向电压输出接脚进行放电。在本发明的较佳实施例中,上述的多个像素单元分别具有电容,用以储存电荷。在本发明的较佳实施例中,上述的电源供应单元为低压降稳压器(LowDropout Regulator, LDO)。在本发明的较佳实施例中,上述的多个数据线的数量为N,该第一开关组中开关数 量为N-1,多个开关分别电性连接至相邻两数据线之间,N为正整数。在本发明的较佳实施例中,上述的第二开关组的多个开关的第二端分别电性连接 至多个数据线的奇数条数据线。在本发明的较佳实施例中,上述的具电荷回收功能的控制电路装置,还包含第三 开关组,第三开关组具有多个开关,多个开关的第一端共同电性连接至电压输出接脚,而多 个开关的第二端分别电性连接至多个数据线中的偶数条数据线。
在本发明的较佳实施例中,上述的时序控制器还发出一第三开关控制信号至第三 开关组,第三开关控制信号于第三预定时段中将第三开关组导通,用以将多个像素单元中 储存的电荷向电压输出接脚进行放电。在本发明的较佳实施例中,上述的时序控制器因应图像画面的灰阶平均值而控制 第二预定时段的长短。在本发明的较佳实施例中,上述的时序控制器因应图像画面的灰阶平均值小于门 坎值而使第二开关组不导通。本发明的另一实施例为一种电荷回收方法,应用于显示面板与控制电路装置,显 示面板中包含有多个像素单元,控制电路装置包含电源供应单元;数据驱动器,具有多条数 据线分别电性连接至多个像素单元;具有多个开关的第一开关组,其中多个开关分别电性 连接至多个数据线中的两数据线;以及具有多个开关的第二开关组,其中多个开关的第一 端共同电性连接至电源供应单元的电压输出接脚,而多个开关的第二端分别电性连接至多 个数据线中的部分数据线,电荷回收方法包含发出第一开关控制信号,于第一预定时段中 将第一开关组导通,用以对多个数据线所分别电性连接的多个像素单元中储存的电荷进行 重新分配;以及发出第二开关控制信号,于第二预定时段中将第二开关组导通,用以将多个 像素单元中储存的电荷向电压输出接脚进行放电。在本发明的较佳实施例中,上述的多个像素单元分别具有电容,用以储存电荷,电 源供应单元为低压降稳压器(Low Dropout Regulator, LD0),多个数据线的数量为N,N为 正整数,第一开关组中开关数量为N-I,多个开关分别电性连接至相邻两数据线。在本发明的较佳实施例中,上述的第二开关组中多个开关的第二端分别电性连接 至多个数据线中的奇数条数据线。在本发明的较佳实施例中,上述的控制电路装置还包含具有多个开关的第三开关 组,多个开关的第一端共同电性连接至电压输出接脚,而多个开关的第二端分别电性连接 至多个数据线中的偶数条数据线。在本发明的较佳实施例中,上述的电荷回收方法还包含下列步骤发出第三开关 控制信号至第三开关组,而第三开关控制信号于第三预定时段中将第三开关组导通,用以 将多个像素单元中储存的电荷向电压输出接脚进行放电。在本发明的较佳实施例中,上述的电荷回收方法还包含下列步骤因应图像画面 的灰阶平均值而控制第二预定时段的长短。在本发明的较佳实施例中,上述的电荷回收方法还包含下列步骤因应图像画面 的灰阶平均值小于门坎值而使第二开关组不导通。通过本发明的控制电路装置及其控制方法,在多个像素单元由正极性转换至负极 性的过程中,由于多个像素单元内多个电容被释出的电荷可被电源供应单元的特定电压输 出接脚所利用,如此达成能耗的节省。为让本发明的上述和其它目的、特征和优点能更明显易懂,下文特举较佳实施例, 并配合所附图式,作详细说明如下。
图1绘示为应用于本发明一实施例的显示面板的控制电路装置结构方块示意图。
图2绘示为本发明一实施例的由控制电路装置所控制的显示面板其像素单元内 的电容其电位变化示意图。图3绘示为应用于显示面板的本发明一实施例的控制电路装置结构方块示意图。图4绘示为由本发明一实施例的控制电路装置所控制的显示面板其像素单元内 的电容其电位变化示意图。图5绘示为开关控制信号其输出周期与多个像素单元的灰阶平均值的关系示意 图。[主要元件标号说明]2 显示面板10、20:控制电路装置12:电源供应单元120:电压输出接脚14 数据驱动器16、洸时序控制器18,24,28 开关组STB、Si、S2 开关控制信号Si” Sl2, · · .、S1N_” S2” S23、· · ·、S2 Ν_ι、S32 > > · · ·、S3N 开关D”D2、…、Dn^Dn :数据线P1, P2、· · ·、PN_” PN、Pq 像素单元V_25 逻辑信号
具体实施例方式为清楚说明本发明的具电荷回收功能的控制电路装置及其控制方法,首先解释电 荷分享的原理与过程。请参阅图1,其绘示出应用于显示面板的本发明一控制电路装置结构方块示意图。 控制电路装置10,应用于显示面板2上,主要包括电源供应单元12、数据驱动器14以及时 序控制器16。电源供应单元12可为低压降稳压器(Low Dropout Regulator,LD0),具有 电压输出接脚120且电性连接于时序控制器16 ;其中,电压输出接脚120在低压降稳压器 规格中为第25接脚,用以提供逻辑信号V_25至时序控制器16,且逻辑信号V_25的电平为 V25(约2.5V)。再者,显示面板2包含有(MXN)个像素单元,为方便说明,图1所示的显示
面板2仅示出单一列的N个像素单元(Pp P2.....Pn-^Pn),且N为正整数,且每一像素单元
(Pi、P2.....Pn-!> Pn)分别具有电容,用以储存电荷。再者,数据驱动器14经由N条数据线
(D^D2.....DN_i、DN)相对应地电性连接于N个像素单元(P1J2.....PN_i、PN),使得数据驱动
器14可经由N条数据线(D^D2.....DN_i、DN)用以驱动相对应的N个像素单元(P1I2.....
Pn-!> Pn)以对其电容累积或释放电荷,以显示图像画面。在控制电路装置10中,在同一时间段内,单数条数据线(Dp D3.....DnJ具有同
一极性而偶数条数据线(D2、D4.....Dn)具有同一相反极性。举例来说,在某一时间段内,
单数条数据线(DpD3.....Dn^1)的极性为正极性,则在此同一时间段内偶数条数据线(D2、
D4.....Dn)的极性为负极性。此外,在连续的下一时间段内,单数条数据线(DpD3.....Dn^1)将由正极性转换为负极性而偶数条数据线(D2、D4.....Dn)将由负极性转换为正极性。为了避免数据线仇、D2.....DN_i、Dn)或像素单元們、P2.....Pn^1 > PN)在不同
极性间的转换过程中消耗过多的电能,现今的控制电路装置一般皆具有电荷分享(charge sharing)功能。如图1所示,在控制电路装置10中,另设置有第一开关组18。第一开关组
18包括(N-I)个开关(SlpSl2.....SV1),其中每一开关(SlpSl2.....Sl^1)的两端分别
电性连接于其所对应的N条数据线(Dp D2.....DN_i、Dn)中的相邻两条数据线;举例来说,
开关Sl1的两端分别电性连接于数据线D1与数据线D2。再者,第一开关组18的每一开关
(SlpSl2.....SV1)的导通(OFF)或不导通(ON)由第一开关控制信号STB所控制,其中第
一开关控制信号STB由时序控制器16所发出。举例来说,在数据线(DpD2.....DN_i、DN)或
像素单元(PpP2.....Pm> Pn)于两相反极性转换过程中,高电平的第一开关控制信号STB
将使得(N-I)个开关(SlpSl2.....SInJ导通,此时N条数据线(D^D2.....Dn^Dn)上的
电位(或者,N个像素单元(PpP2.....Pn-^Pn)内N个电容所储存的电荷)将被重新分配,
如此即可达成N个像素单元(PpP2.....Pn-^Pn)的电荷分享,进而达成减少数据驱动器14
对N个像素单元(PpP2.....Pn-^Pn)内N个电容充放电所需消耗的功率。请同时参阅图1与图2,其中图2为图1所示的显示面板2内某像素单元Pq内的 电容其电位变化示意图。举例来说,若像素单元Pq在时间段Tesirt为负极性(亦即像素单 元&内的电容其所累积电荷的电位为而在时间段TesD_2需转换至正极性(亦即像素单 元Pq内的电容其所累积电荷的电位为Vh)时,在无电荷分享下,数据驱动器14需对像素单 元&内的电容充电使其电荷由负极性累积至正极性(Vh),其所需消耗的功率正比于 (Vh-Vl)。然而在具电荷分享下,时序控制器16将发出具高电平的第一开关控制信号STB (时
间段TcsJ将使第一开关组18内(N-I)个开关(SlpSl2.....SV1)导通,使得储存于N个
像素单元(PpP2.....Pm> Pn)的N个电容内的电荷的电位先被重新分配至Vot,当像素单
元Pq内的电容其所储存的电荷的电位亦被重新分配至Vot后,此时数据驱动器14只需对像 素单元Pq内的电容提供正比于(Vh-Vot)的功率,即可达成将像素单元Pq由负极性转 换至正极性(Vh),进而达成所需功率的节省。请再参阅图2,同样地,当像素单元Pq由时间段TesD_2的正极性转换至时间段TesD_3 的负极性时,时序控制器16亦将发出具高电平的信号STB (时间段Tcs_2)使得第一开关组18
内(N-I)个开关(SlpSl2.....SV1)导通,并使得储存于N个像素单元(Pp P2.....PN_i、
Pn)的电容内的电荷的电位先被重新分配至VOT,当像素单元Pq内的电容其所储存的电荷的 电位亦被重新分配至Vot后,此时像素单元Pq再将其内的电容所储存的电荷释放出来(亦 即像素单元Pq内的电容其所累积电荷的电位由Vot放电至,即可达成将像素单元Pq由 正极性(Vh)转换至负极性(\)。然而如图2所示,在像素单元Pq内的电容其所储存的电荷 释放出来(由Vcqm放电至VJ的过程中,此部分释出的电荷(或能量)并未被控制电路装置 10回收利用,这将造成电能的浪费。而本发明另一实施例可提供一个控制电路装置,用以回收多个像素单元由Vot放 电至\的过程中其电容所释放出来的电荷。请参阅图3,其绘示出本发明一实施例的控制 电路装置的结构方块示意图。本发明的控制电路装置20,应用于显示面板2上,主要包括电 源供应单元12、数据驱动器14以及时序控制器26。如前所述,电源供应单元12可为低压 降稳压器,具有电压输出接脚120且电性连接于时序控制器26 ;其中,电压输出接脚120在低压降稳压器规格中为第25支接脚,用以提供逻辑信号V_25,且逻辑信号V_25的电平为 V25 (约 2. 5V)。再者,如图3所示,控制电路装置20另具有第二开关组对,具有(N/2)个开关
(S2i、S&.....S2N_i),此(Ν/2)个开关(SA、S&.....S2N_i)的第一端共同电性连接至电压
输出接脚120,而(N/2)个开关(SA、S&.....S2N_i)的第二端系分别相对应地电性连接至
奇数条数据线(DpD3.....Dn^1);举例来说,开关M1的第二端电性连接至数据线Dp再者,如图3所示,时序控制器沈电性连接至第一开关组18与第二开关组对。如 前所述,时序控制器26发出第一开关控制信号STB至第一开关组18用以控制第一开关组
18内(N-I)个开关(Sl1Al2.....SV1)的导通或不导通。时序控制器沈另发出第二开关
控制信号Sl至第二开关组M用以控制第二开关组M内(N/2)个开关魄、S23.....S2N_i)
的导通或不导通。为清楚说明本发明控制电路装置20的工作原理,请同时参阅图3与图4,其中图4 为图3所示的显示面板2内某单数个像素单元Pq内的电容其电位变化示意图。首先,在时 间段TesH,像素单元Pq为正极性(Vh);在时间段Tm,由时序控制器沈发出的高电平第一
开关控制信号STB使得第一开关组18内(N-I)个开关(SlpSl2.....SInJ导通,使得N个
像素单元(P1I2.....Pn-^Pn)的N个电容内的电荷的电位被电荷分享并被重新分配至Vcqm,
而此时像素单元Pq内的电容其所储存的电荷的电位亦被平均分配至Vot ;在时间段Ttcs+ 由时序控制器沈发出的高电平第二开关控制信号Sl使得第二开关组M内(N/幻个开关
(S2^ S23.....S2N_i)导通,使得单数个像素单元(Pp P3.....PnJ与电压输出接脚120作
电荷分享并使单数个像素单元(PpP3.....Pim)内的电容其所储存的电荷的电位被重新分
配至V25,而此时像素单元&内的电容其所储存的电荷的电位亦被平均分配至V25 ;在时间 段TesD_2,像素单元Pq再将其电容所储存的电荷释放出来(亦即像素单元Pq内的电容的电 荷其所累积的电位由V25放电至VJ,最终达成像素单元Pq由正极性转换至负极性。如前所述,电源供应单元12需经由电压输出接脚120提供具V25电平(约2. 5V)
的逻辑信号V_25至时序控制器沈,因此在当单数个像素单元(P1J3.....PnJ由正极性转
换至负极性的过程中,相对应的多个电容其原本所储存的部分电荷(时间STtcsJ被放电 至电源供应单元12的电压输出接脚120并被其所利用,则电源供应单元12将可减少为送 出逻辑信号V_25所需的能耗,如此即可达成本发明的控制电路装置的省电目的。再者,为保证本发明的控制电路装置更具效能,单数个像素单元們、P3.....Pim)
在与电压输出接脚120作电荷分享时,在本发明的较佳实施例中,单数个像素单元(Pp
P3.....Pn-:)内的多个电容其平均电平必须高于某门坎值(threshold),此时单数个像素单
元(P1J3.....Pn^1)与电压输出接脚120作电荷分享才较具意义。举例来说,如前所述,逻
辑信号V_25的电平为V25(约2. 5V),若单数个像素单元(P1I3.....Pn^1)的灰阶平均值其
所代表的电位小于2. 5V,则此时若是将单数个像素单元(PpP3.....PnJ与电压输出接脚
120作电荷分享,有可能会造成额外电能的消耗,因此,时序控制器沈可根据单数个像素单
元(Pi、P3.....Pn-:)的灰阶平均值来决定是否送出高电平第二开关控制信号Sl至第二开关
组M。请参阅图5,其绘示出第二开关控制信号Sl其输出周期时间与单数个像素单元(Pp
P3.....Pn-:)的灰阶平均值的关系示意图。举例来说,在某一图像画面中,若时序控制器26
判断出单数个像素单元(PpP3.....Pn^1)的灰阶平均值高于门坎值(例如L31),则表示单数个像素单元(PpP3.....Pn^1)其电容所储存电荷的电平相对较低(例如小于2. 5V),此时
单数个像素单元(Pi、P3.....Pn-:)不需与电压输出接脚120作电荷分享,因此时序控制器
26不送出高电平第二开关控制信号Sl (亦即,高电平第二开关控制信号Sl其输出周期时间
为零)。反之,若时序控制器沈判断出单数个像素单元(PpP3.....Pim)的灰阶平均值低
于门坎值L31,则表示单数个像素单元(PpP3.....PnJ其电容所储存电荷的电平相对较高
(例如大于2. 5V),则单数个像素单元(P1I3.....PnJ需与电压输出接脚120作电荷分享,
因此时序控制器沈将送出高电平第二开关控制信号Sl (亦即,高电平第二开关控制信号Sl
其输出周期时间不为零)。再者,当单数个像素单元(PpP3.....Pn^1)的灰阶平均值低于
门坎值L31,在本发明的较佳实施例中,时序控制器沈可根据单数个像素单元(P1、P3.....
Pn^1)的灰阶平均值动态调整高电平第二开关控制信号Sl其输出周期T长短。举例来说,如
图5所示,在灰阶平均值低于门坎值L31条件下,若单数个像素单元(PpP3.....PnJ的灰
阶平均值相对较低,则单数个像素单元(PpP3.....Pn^1)内的多个电容其所累积的电荷相
对较多,因此需要相对较长的时间与电压输出接脚120作电荷分享,因此时序控制器沈将 送出具相对较长输出周期时间的高电平第二开关控制信号Sl ;亦即,在本发明的较佳实施
例中,当单数个像素单元(PpP3.....Pn^1)的灰阶平均值低于门坎值L31时,高电平第二开
关控制信号Sl其输出周期时间的长短反比例于单数个像素单元(Pp P3.....Pim)的灰阶
平均值。请再参阅图3。如图3所示,控制电路装置20另具有第三开关组观,具有(N/2)
个开关(S;32、S;B4.....S3N),此(Ν/2)个开关(S;32、S;B4.....S3N)的第一端共同电性连接至
电压输出接脚120,而(N/2)个开关(S32、S34.....S3N)的第二端系分别相对应地电性连
接至偶数条数据线(D2、D4.....Dn);举例来说,开关S;32的第二端电性连接至数据线D2。再
者,第三开关组观内(N/2)个开关(S;32、S;B4.....S3n)的导通或不导通由第三开关控制信
号S2所控制,且第三开关控制信号S2由时序控制器沈所发出。第三开关组观其功能与
第二开关组M相同,亦即,当偶数个像素单元(P2、P4.....Pn)由正极性转换至负极性的过
程中,通过第三开关组观的导通,偶数个像素单元(P2、P4.....Pn)将与电源供应单元12的
电压输出接脚120达成电荷分享。由于时序控制器26对第三开关组观的控制与第二开关 组M基本相同,故在此不予赘述。综上所述,通过本发明的控制电路装置,多个像素单元在由正极性转换至负极性 的过程中,由于多个像素单元内多个电容被释出的电荷可被电源供应单元的特定电压输出 接脚所利用,如此达成能耗的节省。虽然本发明已以较佳实施例揭露如上,然其并非用以限定本发明,任何本领域技 术人员,在不脱离本发明的精神和范围内,当可作些许的更动与润饰,因此本发明的保护范 围当视所附的权利要求范围所界定者为准。
权利要求
1.一种具电荷回收功能的控制电路装置,用于显示面板,该显示面板包含有多个像素 单元,该多个像素单元分别电性连接至多条数据线,该控制电路装置包含电源供应单元,具有电压输出接脚;数据驱动器,通过上述多条数据线分别电性连接至该多个像素单元;第一开关组,具有多个开关,该多个开关分别电性连接至该多条数据线中的两数据线.一入 ,第二开关组,具有多个开关,该多个开关的第一端共同电性连接至该电压输出接脚,而 该多个开关的第二端分别电性连接至该多条数据线中的部分数据线;以及时序控制器,电性连接至该电源供应单元、该第一开关组与该第二开关组,其发出第一 开关控制信号与第二开关控制信号,该第一开关控制信号于第一预定时段中将该第一开关 组导通,用以对该多条数据线所分别电性连接的上述多个像素单元中储存的电荷进行重新 分配,而该第二开关控制信号于第二预定时段中将该第二开关组导通,用以将该多个像素 单元中储存的电荷向该电压输出接脚进行放电。
2.根据权利要求1所述的具电荷回收功能的控制电路装置,其中该多个像素单元分别 具有一电容,用以储存电荷。
3.根据权利要求1所述的具电荷回收功能的控制电路装置,其中该电源供应单元为低 压降稳压器。
4.根据权利要求1所述的具电荷回收功能的控制电路装置,其中该多条数据线的数量 为N,该第一开关组中开关数量为N-1,该等开关分别电性连接至相邻两数据线之间,N为正 整数。
5.根据权利要求1所述的具电荷回收功能的控制电路装置,其中该第二开关组的该等 开关的该第二端分别电性连接至该多条数据线的奇数条数据线。
6.根据权利要求5所述的具电荷回收功能的控制电路装置,还包含第三开关组,该第 三开关组具有多个开关,该多个开关的第一端共同电性连接至该电压输出接脚,而该多个 开关的第二端分别电性连接至该多条数据线中的偶数条数据线。
7.根据权利要求6所述的具电荷回收功能的控制电路装置,其中该时序控制器还发出 第三开关控制信号至该第三开关组,该第三开关控制信号于第三预定时段中将该第三开关 组导通,用以将该多个像素单元中储存的电荷向该电压输出接脚进行放电。
8.根据权利要求1所述的具电荷回收功能的控制电路装置,其中该时序控制器是因应 一图像画面的灰阶平均值而控制该第二预定时段的长短。
9.根据权利要求1所述的具电荷回收功能的控制电路装置,其中该时序控制器是因应 一图像画面的灰阶平均值小于一门坎值而使该第二开关组不导通。
10.一种电荷回收方法,用于显示面板与控制电路装置,该显示面板中包含有多个像素 单元,该控制电路装置包含电源供应单元;数据驱动器,具有多条数据线分别电性连接至该 多个像素单元;具有多个开关的第一开关组,其中该多个开关分别电性连接至该多条数据 线中的两数据线;以及具有多个开关的第二开关组,其中该多个开关的第一端共同电性连 接至该电源供应单元的电压输出接脚,而该多个开关的第二端分别电性连接至该多条数据 线中的部分数据线,该电荷回收方法包含发出第一开关控制信号,于第一预定时段中将该第一开关组导通,用以对该多条数据线所分别电性连接的该多个像素单元中储存的电荷进行重新分配;以及发出第二开关控制信号,于第二预定时段中将该第二开关组导通,用以将该多个像素 单元中储存的电荷向该电压输出接脚进行放电。
11.根据权利要求10所述的电荷回收方法,其中该多个像素单元分别具有一电容,用 以储存电荷,该电源供应单元为低压降稳压器,该多条数据线的数量为N,N为正整数,该第 一开关组中开关数量为N-I,该等开关分别电性连接至相邻两数据线。
12.根据权利要求10所述的电荷回收方法,其中该第二开关组中该等开关的该第二端 分别电性连接至该多条数据线中的奇数条数据线。
13.根据权利要求12所述的电荷回收方法,其中,其中还包含具有多个开关的第三开 关组,该多个开关的第一端共同电性连接至该电压输出接脚,而该多个开关的第二端分别 电性连接至该等数据线中的偶数条数据线。
14.根据权利要求13所述的电荷回收方法,其中还发出第三开关控制信号至该第三开 关组,而该第三开关控制信号于第三预定时段中将该第三开关组导通,用以将该多个像素 单元中储存的电荷向该电压输出接脚进行放电。
15.根据权利要求10所述的电荷回收方法,其中,其中还包含下列步骤因应一图像画 面的灰阶平均值而控制该第二预定时段的长短。
16.根据权利要求10所述的电荷回收方法,其中还包含下列步骤因应一图像画面的 灰阶平均值小于一门坎值而使该第二开关组不导通。
全文摘要
显示面板的具电荷回收功能的控制电路装置及其控制方法,该控制电路装置包含电源供应单元、数据驱动器、第一开关组、第二开关组与时序控制器,控制方法包含下列步骤发出第一开关控制信号,于第一时段中将第一开关组导通,用以对多个数据线所分别电性连接的多个像素单元中储存的电荷进行重新分配;以及发出第二开关控制信号,于第二时段中将第二开关组导通,用以将多个像素单元中储存的电荷向电源供应单元的电压输出接脚进行放电。
文档编号G09G3/20GK102122482SQ201110098459
公开日2011年7月13日 申请日期2011年4月20日 优先权日2010年12月29日
发明者张盟升, 郑晓钟 申请人:友达光电股份有限公司