专利名称:电磁干扰的控制方法及装置的制作方法
技术领域:
本发明涉及等离子显示技术领域,具体而言,涉及一种电磁干扰的控制方法及装置。
背景技术:
PDP(Plasma Display Panel,彩色等离子体显示器)是近几年来迅速发展的一种显示器件。彩色等离子体显示器以优越的性能成为大屏幕显示器件的首选,目前大屏幕彩色等离子体显示器件已经开始进入市场,尤其是交流型AC-PDP具有驱动方式简单等优点而获得广泛的研究和应用,并且在近几年内会逐步得到普及。随着数字电视时代的到来, 等离子显示器上的控制板的信号频率越来越高,增加了等离子显示器的EMI (Electronic Magnetic Interference,电磁干扰)问题。形成电磁干扰的三要素是干扰源、传播途径和受扰设备。因而,抑制电磁干扰也应该从这三方面着手。首先应该抑制干扰源,直接消除干扰原因;其次是消除干扰源和受扰设备之间的耦合和辐射,切断电磁干扰的传播途径;第三是提高受扰设备的抗扰能力,减低其对噪声的敏感度。目前抑制干扰的几种措施基本上都是用切断电磁干扰源和受扰设备之间的耦合通道,常用的方法是屏蔽、接地和滤波。它们确是行之有效的办法,但是,很少有人涉及直接控制干扰源,消除干扰,或提高受扰设备的抗干扰能力,这就导致干扰源会一直对其他设备产生干扰,消除干扰需要浪费大量的资源。等离子显示器的控制板已经成为一个高速数字电路板,如果设计不好,就会产生严重的电磁干扰问题,导致系统不能正常工作,产品不能通过EMI测试。所以控制板的 EMC(Electronic Magnetic Compatibility,电磁兼容性)设计变得尤为重要,而控制板上的周期性工作的有源时钟电路就是干扰源,它的设计好坏成为控制板EMI设计的成败关键。另外,元器件的寄生参数,时钟电路的原理图设计不够完美,PCB(Printed Circuit Board,印刷线路板)走线通常采用手工布置,具有很大的随意性,PCB的近场干扰大,并且印刷板上器件的安装、放置,以及方位的不合理都会造成EMI干扰。针对的相关技术中提到的干扰源持续对其他设备进行干扰的问题,目前尚未提出有效的解决方案。
发明内容
本发明旨在提供一种电磁干扰的控制方法及装置,以解决干扰源持续对其他设备进行干扰的问题。根据本发明的一个方面,提供了一种电磁干扰的控制方法,包括在有源晶振的时钟输出端增加至少一个展频芯片;利用所述至少一个展频芯片对所述有源晶振的时钟电路的工作频率进行扩展。优选的,所述展频芯片的型号包括P2040A、P2042A。优选的,所述有源晶振的时钟电路还包括如下外围器件电阻和电容。
优选的,利用所述至少一个展频芯片对所述有源晶振的时钟电路的工作频率进行扩展之后,还包括确定有源晶振的时钟电路为干扰源;切断所述干扰源与受扰设备之间的耦合通道。优选的,切断所述干扰源与受扰设备之间的耦合通道,包括如下之一种操作方式 屏蔽、接地和滤波。优选的,所述方法应用于等离子显示器控制板。根据本发明的另一个方面,提供了一种电磁干扰的控制装置,包括增加模块,用于在有源晶振的时钟输出端增加至少一个展频芯片;扩展模块,用于利用所述至少一个展频芯片对所述有源晶振的时钟电路的工作频率进行扩展。优选的,所述装置还包括确定模块,用于确定有源晶振的时钟电路为干扰源;切断模块,用于切断所述干扰源与受扰设备之间的耦合通道。优选的,所述切断模块还用于采用如下之一种操作方法切断所述干扰源与受扰设备之间的耦合通道屏蔽、接地和滤波。优选的,所述装置集成于等离子显示器控制板。在本发明实施例中,在有源晶振的时钟输出端增加至少一个展频芯片,利用至少一个展频芯片对有源晶振的时钟电路的工作频率进行扩展。本发明实施例从干扰源头控制电磁辐射,将时钟电路的工作频率(即时钟信号能量)扩展到比原来的工作频率更宽的频率范围,从而减少特定时钟频率点上的电磁干扰,达到电磁干扰抵制的目的。
此处所说明的附图用来提供对本发明的进一步理解,构成本申请的一部分,本发明的示意性实施例及其说明用于解释本发明,并不构成对本发明的不当限定。在附图中图1是根据本发明实施例的电磁干扰的控制的处理流程图;图2是根据本发明实施例的P2040A的管脚定义及内部结构示意图;图3是根据本发明实施例的P2042A的管脚定义及内部结构示意图;图4是根据本发明实施例的时钟电路的结构示意图;图5是根据本发明实施例的电磁干扰的控制装置的第一种结构示意图;图6是根据本发明实施例的电磁干扰的控制装置的第二种结构示意图。
具体实施例方式下面将参考附图并结合实施例,来详细说明本发明。下文中将参考附图并结合实施例来详细说明本发明。需要说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互组合。相关技术中提到目前抑制干扰的几种措施基本上都是用切断电磁干扰源和受扰设备之间的耦合通道,常用的方法是屏蔽、接地和滤波。它们确是行之有效的办法,但是,很少有人涉及直接控制干扰源,消除干扰,或提高受扰设备的抗干扰能力,这就导致干扰源会一直对其他设备产生干扰,消除干扰需要浪费大量的资源。等离子显示器的控制板已经成为一个高速数字电路板,如果设计不好,就会产生严重的电磁干扰问题,导致系统不能正常工作,产品不能通过EMI测试。所以控制板的EMC(Electronic Magnetic Compatibility,电磁兼容性)设计变得尤为重要,而控制板上的周期性工作的有源时钟电路就是干扰源,它的设计好坏成为控制板EMI设计的成败关键。另外,元器件的寄生参数,时钟电路的原理图设计不够完美,印刷线路板(PCB)走线通常采用手工布置,具有很大的随意性,PCB的近场干扰大,并且印刷板上 解决上述技术问题,本发明实施例提供了一种电磁干扰的控制方法,其处理流程如图1所示,包括步骤S102、在有源晶振的时钟输出端增加至少一个展频芯片;步骤S104、利用至少一个展频芯片对有源晶振的时钟电路的工作频率进行扩展。在本发明实施例中,在有源晶振的时钟输出端增加至少一个展频芯片,利用至少一个展频芯片对有源晶振的时钟电路的工作频率进行扩展。本发明实施例从干扰源头控制电磁辐射,将时钟电路的工作频率(即时钟信号能量)扩展到比原来的工作频率更宽的频率范围,从而减少特定时钟频率点上的电磁干扰,达到电磁干扰抵制的目的。实际上,本发明实施例采用的电磁干扰的控制方法是对时钟信号的一种受控的调制,这种方法不会明显增加时钟信号的抖动。实际中的应用证明扩展频谱技术是有效的,不同的调制度可以将电磁干扰降低7到IOdB不等。但应用此方法需要特定功能的芯片,会增加成本。在本发明实施例中,展频芯片可以不止一种类型,优选的型号可以包括P2040A、 P2042A。其中,P2040A的管脚定义及内部结构如图2所示,包括管脚ICLKIN ;管脚2MRA ;管脚3SRl ;管脚4VSS ;管脚5SS0N# ;管脚6Mod0UT ;管脚7SR0;管脚8VDD。P2042A的管脚定义及内部结构如图3所示,包括CLKIN、SRO、SRI、MAR、SS0N#、 VDD、VSS、ModOUT等管脚,还包括PLL、Modulation、Frequency Divider,Feedback Divider、 Phase Delector、Loop Filter、VC0、Output Divider 等内部处理模块。实施时,除包括展频芯片外,有源晶振的时钟电路还包括一些必需的电阻和电容等外围部件,时钟电路的供电由电源电路产生。本发明实施例以P2040A型号的展频芯片为例,提供了一种典型的时钟电路,其示意图请参见如图4。在本发明实施例中,除去干扰源进行扩频处理外,还可以结合其他处理方式降低干扰,例如,确定有源晶振的时钟电路为干扰源时,切断干扰源与受扰设备之间的耦合通道。切断干扰源与受扰设备之间的耦合通道,可以采用如下之一种操作方式屏蔽、接地和滤波。将不同的电磁干扰控制方式结合使用,能够对电磁干扰起到更好的控制作用。本发明实施例提供的种电磁干扰的控制方法能够应用于等离子显示器控制板,也可以应用于电磁干扰原理与等离子显示器控制板相类似的其他设备。通过这样一种电路结构,使有源晶振的输出时钟信号的频率在一个范围内变动,某一固定频率点上的电磁干扰因频率波动而降低从而打到了电磁干扰抑制的目的。电路的结构简单,展频芯片封装小,占用PCB面积小,设计灵活,具有很高的实用性。基于同一发明构思,本发明实施例还提供了一种电磁干扰的控制装置,其结构示意图如图5所示,包括增加模块501,用于在有源晶振的时钟输出端增加至少一个展频芯片;扩展模块502,与增加模块501连接,用于利用至少一个展频芯片对有源晶振的时钟电路的工作频率进行扩展。在一个实施例中,如图6所示,电磁干扰的控制装置还可以包括确定模块601,用于确定有源晶振的时钟电路为干扰源;切断模块602,与确定模块601连接,用于切断干扰源与受扰设备之间的耦合通道。实施时,图5所示的电磁干扰的控制装置与图6所示的电磁干扰的控制装置是两个并列的装置,可以结合使用,也可以单独使用。当本发明实施例提供的方法应用于等离子显示器控制板时,图5所示的电磁干扰的控制装置与图6所示的电磁干扰的控制装置集成于等离子显示器控制板。在一个实施例中,切断模块602还可以用于采用如下之一种操作方法切断干扰源与受扰设备之间的耦合通道屏蔽、接地和滤波。从以上的描述中,可以看出,本发明实现了如下技术效果在本发明实施例中,在有源晶振的时钟输出端增加至少一个展频芯片,利用至少一个展频芯片对有源晶振的时钟电路的工作频率进行扩展。本发明实施例从干扰源头控制电磁辐射,将时钟电路的工作频率(即时钟信号能量)扩展到比原来的工作频率更宽的频率范围,从而减少特定时钟频率点上的电磁干扰,达到电磁干扰抵制的目的。显然,本领域的技术人员应该明白,上述的本发明的各模块或各步骤可以用通用的计算装置来实现,它们可以集中在单个的计算装置上,或者分布在多个计算装置所组成的网络上,可选地,它们可以用计算装置可执行的程序代码来实现,从而可以将它们存储在存储装置中由计算装置来执行,或者将它们分别制作成各个集成电路模块,或者将它们中的多个模块或步骤制作成单个集成电路模块来实现。这样,本发明不限制于任何特定的硬件和软件结合。以上所述仅为本发明的优选实施例而已,并不用于限制本发明,对于本领域的技术人员来说,本发明可以有各种更改和变化。凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。
权利要求
1.一种电磁干扰的控制方法,其特征在于,包括在有源晶振的时钟输出端增加至少一个展频芯片;利用所述至少一个展频芯片对所述有源晶振的时钟电路的工作频率进行扩展。
2.根据权利要求1所述的方法,其特征在于,所述展频芯片的型号包括P2040A、 P2042A。
3.根据权利要求1所述的方法,其特征在于,所述有源晶振的时钟电路还包括如下外围器件电阻和电容。
4.根据权利要求1所述的方法,其特征在于,利用所述至少一个展频芯片对所述有源晶振的时钟电路的工作频率进行扩展之后,还包括确定有源晶振的时钟电路为干扰源;切断所述干扰源与受扰设备之间的耦合通道。
5.根据权利要求4所述的方法,其特征在于,切断所述干扰源与受扰设备之间的耦合通道,包括如下之一种操作方式屏蔽、接地和滤波。
6.根据权利要求1至5任一项所述的方法,其特征在于,所述方法应用于等离子显示器控制板。
7.—种电磁干扰的控制装置,其特征在于,包括增加模块,用于在有源晶振的时钟输出端增加至少一个展频芯片;扩展模块,用于利用所述至少一个展频芯片对所述有源晶振的时钟电路的工作频率进行扩展。
8.根据权利要求7所述的装置,其特征在于,所述装置还包括确定模块,用于确定有源晶振的时钟电路为干扰源;切断模块,用于切断所述干扰源与受扰设备之间的耦合通道。
9.根据权利要求8所述的装置,其特征在于,所述切断模块还用于采用如下之一种操作方法切断所述干扰源与受扰设备之间的耦合通道屏蔽、接地和滤波。
10.根据权利要求7至9任一项所述的装置,其特征在于,所述装置集成于等离子显示器控制板。
全文摘要
本发明提供了一种电磁干扰的控制方法及装置,该电磁干扰的控制方法包括在有源晶振的时钟输出端增加至少一个展频芯片;利用至少一个展频芯片对有源晶振的时钟电路的工作频率进行扩展。采用本发明能够从干扰源降低电磁干扰。
文档编号G09G3/28GK102226941SQ20111012433
公开日2011年10月26日 申请日期2011年5月13日 优先权日2010年9月30日
发明者唐蕾, 霍伟 申请人:四川虹欧显示器件有限公司