电光装置、其驱动方法、控制电路以及电子设备的制作方法

xiaoxiao2020-6-26  22

专利名称:电光装置、其驱动方法、控制电路以及电子设备的制作方法
技术领域
本发明涉及对像素电路内的晶体管的特性(尤其是阈值电压)的误差进行补偿的技术。
背景技术
在专利文献1中公开了对用于有机EL元件的驱动的驱动晶体管的特性(尤其是阈值电压、迁移率)的误差进行补偿的技术。图26是专利文献1 (图11)所公开的像素电路90的电路图。在相应于指定灰度的灰度电位通过开关91被供给到电容元件92的电极 93的写入期间内,在将驱动晶体管94维持为导通状态的状态下,栅与漏由开关95连接(二极管连接)。因此,驱动晶体管94的栅-源间的电压被设定为对自身的阈值电压VTH的误差进行补偿的电压Vrst。接着,在经过了写入期间后的驱动期间,对各像素电路90的电极 93供给三角波状的驱动电位,从而与电路点96连接的发光元件97的发光时间能够相应于指定灰度变化地受到控制。专利文献1 特开2009-48202号公报但是,难以在将电泳元件和/或液晶元件等的高阻抗的电光元件连接于电路点96 的构成中应用专利文献1的技术。这是因为在电光元件中几乎没有电流流过,所以电路点 96的电位不确定,因此即使在写入期间将驱动晶体管94以及开关95控制为导通状态,驱动晶体管95的栅-源间的电压也不会收敛于目标的电压Vrst。考虑到以上的情况,本发明的目的在于有效地补偿驱动晶体管的特性的误差。

发明内容
为了解决以上的问题,本发明的电光装置,其具备像素电路与驱动电路,像素电路包括驱动晶体管,该驱动晶体管包括连接于被供给驱动电位的驱动电位线的第一端子、连接于电路点的第二端子和控制两端子间的连接状态的控制端子;包括连接于信号线的第一电极与连接于控制端子的第二电极的第一电容元件;连接于电路点的电光元件;和对电路点与控制端子的连接进行控制的开关,驱动电路,在驱动电位被设定为第一电位(例如高位侧电位VDR_H)的第一期间(例如初始化期间TRST),控制开关使其成为截止状态,以使得驱动晶体管变为导通状态的方式使控制端子的电位变化,在经过了第一期间后的第二期间(例如补偿准备期间QA),通过控制开关使其变为导通状态而将控制端子的电位设定为补偿初始值,在经过了第二期间后的第三期间(例如补偿执行期间QB),从信号线对第一电极供给相应于指定灰度的灰度电位,并且以使得驱动晶体管变为导通状态的方式使驱动电位从第一电位变化为第二电位(例如低位侧电位VDR_L),在经过了第三期间后的第四期间 (例如工作期间TDRV),使控制端子与第一端子之间的电压随时间变化。基于以上的构成,在第一期间,经由相应于控制端子的电位的变化而被控制为导通状态的驱动晶体管的第一端子与第二端子,从驱动电位线对电路点供给第一电位。在第二期间,通过将开关控制为导通状态从而将控制端子的电位设定为补偿初始值。在第三期间,经由开关而进行了二极管连接的驱动晶体管相应于驱动电位(第一端子的电位)的变化而被控制为导通状态,因此控制端子的电荷经由开关、电路点、第二端子与第一端子移动到驱动电位线。因此,驱动晶体管的控制端子与第一端子之间的电压接近自身的阈值电压 (理想的状态是达到阈值电压)。另外,在第四期间通过使控制端子与第一端子之间的电压随时间变化,使得在第四期间内的与灰度电位相应的时间点,驱动晶体管从截止状态以及导通状态的一方变为另一方,能可变地控制对于电光元件的电压的施加以及停止。
在以上的构成中,在第一期间电路点的电位确定为第一电位,因此如果适当地选定第一电位,则在第三期间内能够可靠地在驱动晶体管中流过电流。因此,即使在高阻抗的被驱动元件连接于电路点的状态下,通过第三期间内的补偿工作也能够有效地对驱动晶体管的特性的误差进行补偿。另外,电光元件为将电作用(电场的施加和/或电流的供给) 与光作用(灰度和/或亮度的变化)的一方变换为另一方的被驱动元件。例如电泳元件和 /或液晶元件等高阻抗的被驱动元件作为本发明的电光元件被适宜地采用。另外,在第二期间将控制端子的电位设定为补偿初始值的方法为任意的方法。例如,方式Al中的驱动电路,在第二期间开始前,使控制端子的电位向在第一期间内的变化的相反方向变化,在第二期间通过控制开关成为导通状态而将该控制端子的电位设定为补偿初始值。在方式Al中,如果在第二期间开始前控制端子的电位向与在第一期间内的变化相反的方向变化,当在第二期间中电路点与控制端子经由开关而连接时,则通过在第一期间蓄积在附随于电路点的电容成分的电荷向控制端子移动,从而设定补偿初始值。因此,能够在第三期间以使得驱动晶体管容易地转变为导通状态的方式来设定补偿初始值(例如如果驱动晶体管为N沟道型,则将补偿初始值设定为高电位)。另一方面,方式A2中的驱动电路,在第二期间将开关控制为导通状态,接着使控制端子的电位向在第一期间内的变化的相反方向变化,从而将该控制端子的电位设定为补偿初始值。在方式A2中,在第一期间控制开关为截止状态而使电路点与控制端子绝缘,相对于此,在第二期间控制开关为导通状态而使电路点连接于控制端子,因此在第二期间内控制端子的电位的变化量低于在第一期间内的变化量。利用上述说明的变化量的不同,能够以使得在第三期间驱动晶体管易于向导通状态转变的方式来设定补偿初始值(例如如果驱动晶体管为N沟道型,则将补偿初始值设定为高电位)。根据以上所例示的方式Al以及方式A2那样的以使得在第三期间内驱动晶体管易于向导通状态转变的方式来设定补偿初始值的构成,具有缩小用于在第三期间内使驱动晶体管变化为导通状态所需要的驱动电位的振幅(第一电位与第二电位的差异)这样的好处。另外,为了在已使开关变为导通状态时使控制端子的电位充分变化,将独立于电光元件的附加电容元件连接于电路点的构成,尤其优选。在第四期间内使控制端子与第一端子之间的电压随时间变化的方法是任意的。例如,方式Bl (例如第一实施方式)中的驱动电路,在第四期间内,通过使第一电极的电位变化来利用第一电容元件的电容耦合使控制端子的电位随时间变化。另外,方式B2(例如第三实施方式)中的像素电路,具有包括连接于被供给电容电位的电容线的第三电极和连接于控制端子的第四电极的第二电容元件,驱动电路,在第四期间内,通过使电容电位变化来利用第二电容元件的电容耦合使控制端子的电位随时间变化。根据方式B2,具有与方式Bl 相比较能够降低信号线的电位的振幅这样的好处。另一方面,根据方式Bi,具有不需要方式B2的第二电容元件这样的好处。另外,方式B3(例如第四实施方式)中的驱动电路,在第四期间内,使驱动电位线的驱动电位变化来使控制端子与第一端子之间的电压随时间变化。 另外,在第一期间使控制端子的电位变化的方法也是任意的。例如,方式Cl (例如第一实施方式)中的驱动电路,在第一期间,通过使第一电极的电位变化来利用第一电容元件的电容耦合使控制端子的电位变化。另外,优选采用在上述方式B2中,驱动电路在第一期间通过使电容电位变化来利用第二电容元件的电容耦合使控制端子的电位变化的方式C2 (例如第三实施方式)。根据方式C2,具有与方式Cl相比较能够降低信号线的电位的振幅这样的好处。另一方面,根据方式Cl,具有不需要方式C2的第二电容元件这样的好处。在上述各方式所涉及的电光装置中,可以采用以使得驱动晶体管在第四期间内的相应于指定灰度的时间点从截止状态变化为导通状态的方式,驱动电路使控制端子与第一端子之间的电压随时间变化这样的方式Dl ;和以使得驱动晶体管在第四期间内的相应于指定灰度的时间点从导通状态变化为截止状态的方式,驱动电路使控制端子与第一端子之间的电压随时间变化这样的方式D2。其中,如果从缩短从第四期间开始到观察者能够识别显示图像的内容为止的时间这样的观点出发,则显示图像的内容从第四期间的初始起就变为观察者能够感知的状态这样的方式D1,尤其优选。在本发明的优选方式El中,驱动电路在第一期间对电光元件施加与在第四期间中驱动晶体管处于导通状态时相反极性的电压。在以上的方式中,在第一期间对电光元件施加与在第四期间中驱动晶体管处于导通状态的情况下的施加电压(正向偏置电压)相反极性的电压(反向偏置电压),因此与未在第一期间对电光元件施加电压的构成相比较,抑制了相对于电光元件的直流分量的施加。因此,能够抑制由于直流分量的施加所导致的电光元件的特性的劣化。方式E的优选例所涉及的电光装置(例如第五实施方式),具备多个像素电路排列为面状的显示部,在将显示部所显示的显示图像从包括第一灰度与第二灰度的第一图像变更为第二图像的情况下,设定分别包括第一期间、第二期间、第三期间以及第四期间的第一单位期间与第二单位期间,驱动电路,在经过了第一单位期间的第一期间后,对多个像素电路中的与第一图像内的第一灰度的像素相对应的第一像素电路供给相应于第一灰度的灰度电位,并且对多个像素电路中的与第一图像内的第二灰度的像素相对应的第二像素电路供给相应于第二灰度的灰度电位,在经过了第二单位期间的第一期间后,对各像素电路供给相应于第二图像的灰度的灰度电位。在以上的方式中,通过下述工作,使蓄积于电光元件的电荷量(蓄积电荷量)在第一像素电路与第二像素电路中一致,该工作为在第一单位期间的第一期间对第一像素电路以及第二像素电路的双方施加反向偏置电压的工作;和在经过了第一单位期间的第一期间后对第一像素电路供给第二灰度的灰度电位并且对第二像素电路供给第一灰度的灰度电位的工作。而且,在第二单位期间的第一期间施加反向偏置电压,从而将第一像素电路与第二像素电路的双方中的电光元件的电荷量设定为零。因此, 能够有效地抑制对电光元件的直流分量的施加。上述的各方式所涉及的电光装置,能够作为例如显示图像的显示设备而搭载于各种电子设备。优选,将本发明的电光装置应用于便携型的信息终端(例如便携电话机和/ 或手表)和/或电子纸等的电子设备。本发明也可以特定为以上的各方式所涉及的电光装置的驱动方法。具体而言,本发明所涉及的电光装置的驱动方法中,该电光装置具备像素电路,该像素电路包括驱动晶体管,该驱动晶体管包括连接于被供给驱动电位的驱动电位线的第一端子、连接于电路点的第二端子以及对两端子间的连接状态进行控制的控制端子;第一电容元件,该第一电容元件包括连接于信号线的第一电极和连接于控制端子的第二电极;连接于电路点的电光元件;和开关,该开关对电路点与控制端子的连接 进行控制,该驱动方法中,在驱动电位被设定为第一电位的第一期间,控制开关为截止状态,以使得驱动晶体管变为导通状态的方式使控制端子的电位变化,在经过了第一期间后的第二期间,将开关控制为导通状态以将控制端子的电位设定为补偿初始值,在经过了第二期间后的第三期间,从信号线对第一电极供给相应于指定灰度的灰度电位,并且以使得驱动晶体管变为导通状态的方式使驱动电位从第一电位变化为第二电位,在经过了第三期间后的第四期间,使控制端子与第一端子之间的电压随时间变化。根据以上的驱动方法,能够实现与本发明所涉及的电光装置同样的作用以及效果。另外,本发明也可以特定为应用于以上各方式所涉及的电光装置中的控制电路 (例如图1的控制电路12)。本发明所涉及的控制电路,其应用于电光装置,该电光装置具备像素电路和驱动像素电路的驱动电路,该像素电路包括驱动晶体管,该驱动晶体管包括连接于被供给驱动电位的驱动电位线的第一端子、连接于电路点的第二端子以及对两端子间的连接状态进行控制的控制端子;第一电容元件,该第一电容元件包括连接于信号线的第一电极和连接于控制端子的第二电极;连接于电路点的电光元件;和开关,该开关对电路点与控制端子的连接进行控制,该控制电路以下述方式控制驱动电路在驱动电位被设定为第一电位的第一期间,使开关被控制为截止状态,以使得驱动晶体管变为导通状态的方式使控制端子的电位变化,在经过了第一期间后的第二期间,使开关被控制为导通状态以将控制端子的电位设定为补偿初始值,在经过了第二期间后的第三期间,从信号线对第一电极供给相应于指定灰度的灰度电位,并且以使得驱动晶体管变为导通状态的方式使驱动电位从第一电位变化为第二电位,在经过了第三期间后的第四期间,使得控制端子与第一端子之间的电压随时间变化。根据以上的控制电路,能够实现与本发明所涉及的电光装置同样的作用以及效果。


图1是第一实施方式所涉及的电光装置的框图。图2是第一实施方式的像素电路的电路图。图3是电泳元件的示意图。图4是第一实施方式的工作说明图。图5是在第一实施方式中的初始化期间以及补偿期间的工作的说明图。图6是在第一实施方式中的初始化期间的像素电路的说明图。图7是在第一实施方式中的初始化期间的终点(结束时间点)的像素电路的说明图。图8是在第一实施方式中的补偿准备期间(写入工作时)的像素电路的说明图。图9是在第一实施方式中的补偿准备期间(补偿初始值的设定时)的像素电路的说明图。
图10是在第一实施方式中的补偿执行期间的像素电路的说明图。图11是在第一实施方式中的补偿执行期间的终点的像素电路的说明图。图12是在第一实 施方式中的工作期间的像素电路的说明图。图13是第一实施方式中的驱动晶体管的驱动时间点与灰度电位之间的关系的说明图。图14是第一实施方式中的灰度电位与驱动晶体管的通过电荷量的曲线图。图15是第二实施方式中的工作的说明图。图16是第二实施方式中的驱动晶体管的栅的电位的说明图。图17是第三实施方式的像素电路的电路图。图18是第三实施方式的工作的说明图。图19是第四实施方式的工作的说明图。图20是第四实施方式中的驱动晶体管的工作时间点与灰度电位之间的关系的说明图。图21是第五实施方式的工作的说明图。图22是驱动晶体管的驱动与显示图像的视觉识别性之间的关系的说明图。图23是变形例所涉及的像素电路的电路图。图24是电子设备(信息终端)的立体图。图25是电子设备(电子纸)的立体图。图26是专利文献1的像素电路的电路图。附图标记说明100 电光装置;10 显示面板;12 控制电路;20 显示部;22,28 控制线;24 信号线;26 驱动电位线;30 驱动电路;32 行驱动电路;34 列驱动电路;36 电位控制电路;PIX 像素电路;TDR 驱动晶体管;SWl 开关;Cl、C2 电容元件;CP 附加电容元件;40 电泳元件;42 像素电极;44 对向电极;46 电泳层;462(462B、462W)带电微粒;464 分散剂;48 电容线。
具体实施例方式A 第一实施方式图1是本发明的第一实施方式所涉及的电光装置100的框图。电光装置100为利用带电微粒的电泳来显示图像的电泳显示装置,如图1所示具有显示面板10与控制电路 12。显示面板10的构成包括多个像素电路PIX排列为平面状而成的显示部20 ;和驱动各像素电路PIX的驱动电路30。控制电路12通过控制显示面板10 (驱动电路30)来使图像显示于显示部20。在显示部20,形成相互交叉的M根控制线22和N根信号线24 (M以及N为自然数)。显示部20内的多个像素电路PIX,配置在与控制线22与信号线24的各交叉处相对应的位置,排列成纵M行X横N列的矩阵状。另外,在显示部20形成有与各控制线22并行的M根驱动电位线26。驱动电路30,在基于控制电路12所实现的控制之下对各像素电路PIX进行驱动。 如图1所示,驱动电路30的构成包括行驱动电路32、列驱动电路34以及电位控制电路36。行驱动电路32对各控制线22供给控制信号GA[1] GA[M]并且对各驱动电位线26供给驱动电位VDR[1] VDR[M]。驱动电位VDR[1] VDR[Μ]的各个被设定为高位侧电位VDR_H 或低位侧电位VDR_L(VDR_H> VDR_L)。另外,也能够采用分别搭载生成控制信号GA[1] GA[M]的电路和生成驱动电位VDR[1] VDR[M]的电路的构成。列驱动电路34对各信号线 24供给指示信号X[l] X[N]。电位控制电路36生成并输出对各像素电路PIX共同供给的共用电位VC0M。共用电位VCOM被设定为高位侧电位VC0M_H或低位侧电位VC0M_L (VC0M_H > VC0M_L)。共用电位VCOM的高位侧电位VC0M_H与驱动电位VDR [ 1 ] VDR [M]的高位侧电位VDR_H为同一电位(例如15V),共用电位VCOM的低位侧电位VC0M_L与驱动电位VDR[1] VDR[M]的低位侧电位VDR_L为同一电位(例如0V)。图2是各像素电路PIX的电路图。在图2中,代表性地图示了位于第m行(m = 1 M)第η列(n= 1 N)的1个像素电路ΡΙΧ。像素电路PIX为与显示图像的各像素对应的电子电路,如图2所示,其构成包括电泳元件40、驱动晶体管TDR、开关SWl、电容元件 Cl和附加电容元件CP。电泳元件40为利用带电微粒的电泳来表现灰度的高阻抗的电光元件,其具备相对向的像素电极42以及对向电极44和两电极之间的电泳层46。如图3所示,电泳层46的构成包括带电极性相反的白色以及黑色的带电微粒462(462W、462B)和使各带电微粒462 分散为能够泳动的分散剂464。优选采用,例如在微囊的内部密封有带电微粒462和分散剂 464的构成和/或在由分隔壁分隔开的空间内密封有带电微粒462和分散剂464的构成。像素电极42按每个像素电路PIX分别形成,对向电极44在多个像素电路PIX的范围内连续。如图2所示,像素电极42连接于像素电路PIX内的电路点(节点)p。从电位控制电路36对对向电极44供给共用电位VC0M。另外,下面为了方便而将对向电极44与像素电极42相比较处于高电位的情况下的电泳元件40的施加电压的极性标记为“正极性”。 下面为了方便而例示如图3所示,对向电极44相对于像素电极42位于观察侧(显示图像的输出侧)、使白色的带电微粒462W带电为正极性并且使黑色的带电微粒462B带电为负极性的情况。因此,电泳元件40的灰度,在施加正极性的电压时变为黑色,在施加负极性的电压时变为白色。图2的驱动晶体管TDR,为驱动电泳元件40的N沟道型的薄膜晶体管,配置于连接电路点P(像素电极42)与第m行的驱动电位线26的路径上。具体而言,驱动晶体管TDR 的漏连接于电路点P(像素电极42),驱动晶体管TDR的源连接于驱动电位线26。另外,在第一实施方式中驱动晶体管TDR的漏以及源的电压的高低能够逆转,所以在仅着眼于电压的高低而区别漏与源的情况下驱动晶体管TDR的漏与源随时会逆转,但是在下面的说明中为了方便而将驱动晶体管TDR的驱动电位线26侧的端子(第一端子)标记为源,将像素电极42侧的端子(第二端子)标记为漏。开关SW1,与驱动晶体管TDR同样包括N沟道型的薄膜晶体管,其存在于驱动晶体管TDR的栅与电路点ρ之间(驱动晶体管TDR的栅-漏之间)而控制两者的电连接(导通 /非导通)。开关SWl的栅连接于第m行的控制线22。如果开关SWl转变到导通状态,则驱动晶体管TDR的栅与漏被连接(即被二极管连接)。电容元件Cl为包括电极El与电极E2的静电电容。电极El连接于第η列的信号线24,电极E2连接于驱动晶体管TDR的栅。附加电容元件CP为包括电极EPl与电极EP2 的静电电容。电极EPl连接于电路点p,电极EP2接地(GND)。另外,如果电泳元件40中附随有充分的电容成分,则能够将电泳元件40的电容成分作为附加电容元件CP利用。图4是电光装置100的工作的说明图。如图4所示,电光装置100以单位期间(帧) TU为周期顺次工作。第一实施方式的单位期间TU的构成包括作为“第一期间”的初始化期间TRSTdtS “第二期间”以及“第三期间”的补偿期间TCMP和作为“第四期间”的工作期间TDRV。在初始化期间TRST,执行对各像素电路PIX的电路点ρ(像素电极42)的电位 VP进行初始化的初始化工作。对于显示部20内的全部(MXN个)像素电路PIX并行(同时)执行初始化工作。在补偿期间TCMPdAS 将各像素电路PIX的驱动晶体管TDR的栅-源之间的电压VGS设定为该驱动晶体管TDR的阈值电压VTH的补偿工作;和对各像素电路PIX供给相应于像素电路PIX的指定灰度的灰度电位VD[m,η]的写入工作。补偿期间TCMP被划分为与像素电路PIX的各行相对应的M个选择期间Q[l] Q[M]。在补偿期间TCMP内的第m个的选择期间Q[m],对于第m行的N个像素电路PIX执行补偿工作和写入工作。在工作期间TDRV中,相应于在补偿期间TCMP被供给到各像素电路PIX的灰度电位VD [m,η]可变地控制电泳元件40的灰度。具体而言,在工作期间TDRV中的相应于灰度电位VD[m,η]的时间长度的期间控制驱动晶体管TDR为导通状态,从而执行控制电泳元件 40的灰度的驱动工作(脉冲宽度调制)。对于显示部20内的全部(MXN个)像素电路PIX 并行(同时)执行驱动工作。图5是位于第m行第η列的像素电路PIX中的驱动晶体管TDR的栅的电位VG的说明图。参照图4以及图5,说明在上面简要说明了的各期间(TRST、TCMP, TDRV)中的工作。 假定为如图5所示,在即将进入初始化期间TRST之前、被供给到电容元件Cl的电极El的指示信号Χ[η]被设定为预定的电位(下面称为“基准电位”)VC、驱动晶体管TDR的栅的电位VG被设定为电位VGO的情况。(1)初始化期间TRST 初始化期间TRST开始时,列驱动电路34,如图4以及图6所示,使各信号线24的指示信号x[l] Χ[Ν]从基准电位VC变化为初始化电位VRST。由于在信号线24与驱动晶体管TDR的栅之间存在电容元件Cl,因此驱动晶体管TDR的栅的电位VG,由于电容元件Cl 的电容耦合而与指示信号Χ[η]的电位联动地变化。如果为了方便而忽略驱动晶体管TDR 的栅电容,则电位VG,如图5所示,变化为从初始化期间TRST的紧跟前的电位VGO高出指示信号X[η]的电位的变化量(VRST-VC)的电位VGl (VGl = VGO+(VRST-VC))。另一方面,行驱动电路32使各驱动电位线26的驱动电位VDR [1] VDR [Μ]从低位侧电位VDR_L变化为高位侧电位VDRJL另外,控制信号GA[m]维持在低电位,因此在初始化期间TRST开关SWl 维持截止状态。指示信号X[n]的初始化电位VRST,以在驱动电位VDR[m](驱动晶体管TDR的源的电位)被设定为高位侧电位VDR_H的状态下驱动晶体管TDR维持导通状态(VGS = VG1-VDR_ H = VGO+(VRST-VC) -VDR_H > VTH)的方式进行设定。如上所述在初始化期间TRST内驱动晶体管TDR转变为导通状态,因此如图6中箭头所示,驱动电位VDR[m]的高位侧电位VDR_ H,从驱动电位线26经由驱动晶体管TDR的源以及漏被供给到电路点ρ (像素电极42)。即,电路点P的电位VP被初始化为高位侧电位VDR_H(初始化工作)。在初始化期间TRST,电位控制电路36维持对向电极44的共用电位VCOM为低位侧电位VC0M_L。因此,负极性电压(下面称为“反向偏置电压”)被施加于电泳元件40,该负极性电压相当于从驱动电位线26供给到像素电极42的驱动电位VDR[m]的高位侧电位VDR_ H和对向电极44的低位侧电位VC0M_L之间的差值(VDR_H-VC0M_L)。通过施加以上所说明的反向偏置电压,使显示部20内的全部的电泳元件40的灰度转变到白色侧。另外,对电极 EPl连接于电路点ρ的附加电容元件CP充电相应于驱动电位VDR[m]的高位侧电位VDR_H 的电荷。即,附加电容元件CP保持高位侧电位VDRJL当初始化期间TRST结束时,列驱动电路34,如图4以及图7所示,使各信号线24 的指示信号x[l] X[N]从初始化电位VRST变化为基准电位VC。驱动晶体管TDR的栅的电位VG,从刚才的电位VGl (VGl = VGO+(VRST-VC))降低指示信号X[n]的电位的变化量 (VRST-VC)而设定为初始化期间TRST的紧跟前的基准电位VG0。因此,与初始化期间TRST 的结束一并,驱动晶体管TDR转变为截止状态,停止对电路点ρ供给高位侧电位VDRJL驱动电位VDR[m],在初始化期间TRST结束后仍继续维持在高位侧电位VDRJL(2)补偿期间 TCMP如图4所示,补偿期间TCMP内的各选择期间Q[m],被划分为作为“第二期间”的补偿准备期间QA和作为“第三期间”的补偿执行期间QB。在补偿准备期间QA,驱动晶体管 TDR的栅的电位VG被设定为预定的电位(下面也称为“补偿初始值”)vmi,在补偿执行期间QB,驱动晶体管TDR的栅-源之间的电压VGS被设定为自身的阈值电压VTH。对向电极 44的共用电位VC0M,即使在补偿期间TCMP也维持为低位侧电位VC0M_L。在选择期间Q[m]的补偿准备期间QA,列驱动电路34如图4以及图8所示将指示信号X[n]设定为灰度电位VD[m,η](写入工作)。灰度电位VD[m,n]被设定为能够相应于位于第m行第η列的像素电路PIX的指定灰度而可变化。驱动晶体管TDR的栅的电位VG, 由于电容元件Cl的电容耦合而与指示信号Χ[η]的电位联动地变化。具体而言,电位VG如图5所示,变为与初始化期间TRST的紧跟其后的电位VGO相比较高出指示信号Χ[η]的电位的变化量(VD [m, n] -VC)的电位 VG2 (VG2 = VGO+ (VD [m, n] -VC))。行驱动电路32,如图4以及图9所示,在补偿准备期间QA将控制信号GA[m]设定为高电平而将第m行的各像素电路PIX的开关SWl控制为导通状态。当开关SWl转变为导通状态时,如图9所示,附加电容元件CP连接于电容元件Cl的电极E2 (驱动晶体管TDR的栅),在初始化期间TRST内蓄积于电容元件Cl的电荷移动到驱动晶体管TDR的栅(电容元件Cl)。因此,驱动晶体管TDR的栅的电位VG,如图5所示,变化为高于紧跟之前的电位 VG2(或者基准电位VC)的补偿初始值VINI。具体而言,补偿初始值VINI由含有电容元件 Cl的电容值cl与附加电容元件CP的电容值cP的下面的数学式(1)表示。VINI = α ρ · VDR_H+(l_a p)VG2 (1)(α ρ = cP/(cP+cl))在选择期间Q[m]的补偿执行期间QB,与补偿准备期间QA同样,将指示信号X[n] 维持 为灰度电位VD[m,η]并且通过高电平的控制信号GA[m]将开关SWl维持为导通状态。 另外,当补偿执行期间QB开始时,行驱动电路32如图4以及图10所示,使供给到驱动晶体管TDR的源的驱动电位VDR[m]从高位侧电位VDR_H降低到低位侧电位VDR_L。驱动电位VDR[m]的高位侧电位VDR_H以及低位侧电位VDR_L,以使得数学式(1)的补偿初始值VINI 与低位侧电位VDR_L的差值(即驱动晶体管TDR的栅-源间的电压VGS)高于阈值电压VTH 地进行设定。因此,当在补偿执行期间QB的始点(起始时间点),驱动电位VDR[m]降低到低位侧电位,驱动晶体管TDR转变为导通状态。根据数学式(1)可以理解到附加电容元件CP的电容值cP相对于电容元件Cl的电容值c 1越大(即系数α ρ越大),或者在初始化期间TRST供给到电路点ρ的高位侧电位VDR_H与电位VG2相比较越高,则能够将补偿初始值Vmi设定为在补偿执行期间QB内能够可靠地将驱动晶体管TDR控制为导通状态的越高的电位。在补偿执行期间QB也维持开关SWl的导通状态(驱动晶体管TDR的二极管连接), 因此当驱动晶体管TDR转变为导通状态时,如图10的箭头所示,驱动晶体管TDR的栅的电荷,经由开关SW1、电路点ρ与驱动晶体管TDR的漏以及源被放电至驱动电位线26。因此, 如图5所示,驱动晶体管TDR的栅的电位VG从补偿初始值Vmi随时间降低,在栅-源间的电压VGS达到阈值电压VTH的时间点,驱动晶体管TDR转变到截止状态(补偿工作)。当选择期间Q[m]的补偿执行期间QB结束时,行驱动电路32如图4以及图11所示,使控制信号GA[m]变化为低电平从而将第m行的各像素电路PIX的开关SWl控制为截止状态。即,解除驱动晶体管TDR的二极管连接。根据上面的说明可以理解到在补偿执行期间QB的终点,在对电容元件Cl的电极El供给灰度电位VD[m,η]的状态下,驱动晶体管 TDR的栅的电位VG被设定为电位VG_TH(驱动晶体管TDR的栅-源间的电压VGS成为阈值电压 VTH 的电位(VG_TH-VDR_L = VTH))。 在补偿期间TCMP的选择期间Q[l] Q[M]的各个顺次执行上面的工作。另外,各像素电路Pix的电容元件Cl直接连接于信号线24,因此当在选择期间Q[m]指示信号X[n] 变化为灰度电位VD [m,η]时,第m行以外的各行的像素电路PIX中的电容元件Cl的电极El 的电位变化。而且,驱动晶体管TDR的栅的电位VG与电极El的电位联动地变化,有时驱动晶体管TDR变为导通状态。但是,在补偿期间TCMP内对向电极44的共用电位VCOM维持为低位侧电位VC0M_L,因此即使驱动晶体管TDR转变到了导通状态,也不会影响到电泳元件 40的灰度。(3)工作期间 TDRV当补偿期间TCMP经过后的工作期间TDRV开始时,电位控制电路36如图4以及图 12所示,将对向电极44的共用电位VCOM设定为高位侧电位VCOMJL另一方面,行驱动电路32从各选择期间Q[m]的补偿执行期间QB开始继续将驱动电位VDR[1] VDR[M]维持为低位侧电位VDR_L。另一方面,列驱动电路34如图4以及图12所示,在工作期间TDRV将指示信号 X[l] X[N]设定为电位W(t)。如图4所示,电位W(t)以将基准电位VC包括在变化范围内的方式(例如以基准电位VC为中央值)在电位VL与电位VH(VH > VL)之间随时间变化。 本实施方式的电位W(t)被控制为,从工作期间TDRV的始点到终点从电位VL到电位VH为止直线性变化的斜坡波形(锯齿状波)。因此,在各像素电路PIX的驱动晶体管TDR中,在驱动电位线26的驱动电位VDR[m](源的电位)被维持为低位侧电位VDR_L的状态下,栅的电位VG与指示信号X[n]的电位W(t)联动地变化(上升)。即,在工作期间TDRV,驱动晶体管TDR的栅-源间的电压VGS随时间增加。
在补偿期间TCMP,以使得在对电容元件Cl的电极El供给灰度电位VD[m,n]的状态下驱动晶体管TDR的栅-源间的电压VGS变为阈值电压VTH的方式设定栅的电位VG (VG_ ΤΗ)。因此,在工作期间TDRV,在指示信号Χ[η]的电位W(t)到达了各像素电路PIX的灰度电位VD[m,η]的时间点,如图12所示,该像素电路PIX的驱动晶体管TDR的栅-源间的电压VGS达到自身的阈值电压VTH使驱动晶体管TDR转变到导通状态。即,位于第m行第η 列的像素电路PIX的驱动晶体管TDR,在工作期间TDRV中的相应于该像素电路PIX的指定灰度(灰度电位VD[m,η])的可变时间点从截止状态转变到导通状态。根据上面的说明可以理解到像素电路PIX作为对灰度电位VD[m,η]与电位W(t)进行比较的比较电路发挥作用。图13是例示了在工作期间TDRV中驱动晶体管TD R从截止状态转变到导通状态的时间点(tl、t2、t3)相应于灰度电位VD[m,η]而变化的情况的示意图。指示信号Χ[η]的电位的变化以虚线进行图示,驱动晶体管TDR的栅的电位VG的变化以实线进行图示。在图13的部分(Α),假定为在选择期间Q[m]的补偿执行期间QB将灰度电位VD[m, η]设定为电位VD_1的情况。电位VD_1,为与电位W(t)的振幅中心相当的基准电位VC相同的电位。当在工作期间TDRV的始点,指示信号X[n]的电位W(t)变化为电位VL时,驱动晶体管TDR的栅的电位VG变为与在补偿期间TCMP所设定的电位VG_TH进行比较要低灰度电位VD_1与电位VL之间的电位差δ 1的电位VG_1。而且,电位VG与电位W(t)联动而从电位VG_1开始随时间增加,在到达电位VG_TH的时间点(即电位W(t)达到灰度电位VD_1 的时间点)tl,驱动晶体管TDR从截止状态转变到导通状态。在图13的部分(B),假定为在补偿执行期间QB将灰度电位VD[m,η]设定为高于基准电位VC(VD_1)的电位VD_2的情况。在工作期间TDRV的始点的驱动晶体管TDR的栅的电位VG的变化量δ2,按灰度电位VD_2的高出量,大于图13的部分㈧的变化量δ 1, 因此紧跟工作期间TDRV开始之后的驱动晶体管TDR的栅的电位VG_2低于图13的部分(A) 的电位VG_1。因此,驱动晶体管TDR在迟于图13的部分㈧的时间点tl的时间点t2转变到导通状态。另外,在图13的部分(C),假定为在补偿执行期间QB将灰度电位VD[m,n]设定为低于基准电位VC(VD_1)的电位VD_3的情况。在工作期间TDRV的始点的驱动晶体管TDR 的栅的电位VG的变化量δ 3,按灰度电位VD_3的低于量,小于图13的部分㈧的变化量 δ 1,因此紧跟工作期间TDRV开始之后的驱动晶体管TDR的栅的电位VG_3高于图13的部分(A)的电位VG_1。因此,驱动晶体管TDR在早于图13的部分(A)的时间点tl的时间点 t3转变到导通状态。图14是灰度电位VD[m,η]以及基准电位VC的差值Δ (Δ = VD[m,η]-VC)与在工作期间TDRV内通过驱动晶体管TDR的电荷的总量(换言之是工作期间TDRV中的驱动晶体管TDR变为导通状态的时间的比例)之间的关系(逻辑值)的曲线图。对纵轴的数值进行规一化,使最大值为100%。根据图13以及图14可理解到在第一实施方式中,灰度电位 VD [m, η]越高(与基准电位VC的差值Δ越大),工作期间TDRV中驱动晶体管TDR为导通状态的时间(通过驱动晶体管TDR的电荷量)越减少。当在相应于灰度电位VD [m,η]的时间点驱动晶体管TDR转变到导通状态时,驱动电位VDR[m]的低位侧电位VDR_L从驱动电位线26经由驱动晶体管TDR被供给到像素电极42,因此对电泳元件40施加正极性的电压(下面称为“正向偏置电压”),该正极性的电压相当于驱动电位VDR[m]的低位侧电位VDR_L与共用电位VCOM的高位侧电位VC0M_H的差值。因此,电泳元件40的黑色的带电微粒462B移动到观察侧并且白色的带电微粒462W移动到背面侧,显示灰度转变到黑色侧。当工作期间TDRV结束时,电位控制电路36使共用电位VCOM变化为低位侧电位VC0M_L (VC0M_L = VDR_L)。因此,结束对电泳元件40施加电压。按照如上所述与灰度电位VD[m,η]相应的可变的时间长度对电泳元件40施加正向偏置电压(脉冲宽度调制),因此各像素电路PIX的电泳元件40的灰度相应于该像素电路PIX的灰度电位VD [m,η]被多级地控制。具体而言,灰度电位VD[m,η]越低(在工作期间TDRV内驱动晶体管TDR为导通状态的时间长度越长),则电泳元件40的灰度被控制为越低的灰度(越接近黑色的灰度)。因此,在显示部20显示除白色和黑色外还包括中间灰度的多灰度的图像。而且,通过将单位期间TU随时重复,使得显示图像变化在以上所说明的第一实施方式中,在初始化期间TRST驱动晶体管TDR转变到导通状态使得电路点P的电位VP被初始化为高位侧电位VDR_H。因此,在补偿执行期间QB在驱动晶体管TDR被进行了二极管连接的情况下,电流能够可靠地在漏(栅)_源之间流通(即进行补偿工作)。即,不管是否是采用了高阻抗的电光元件(电泳元件40)的构成,都能够有效地补偿驱动晶体管TDR的特性(阈值电压VTH)的误差(进而抑制显示图像的灰度不均)。而且,通过将驱动晶体管TDR控制为导通状态从而对电路点ρ供给高位侧电位VDR_ H,因此不需要在像素电路PIX搭载电路点ρ的电位VP的初始化(高位侧电位VDR_H的供给)专用的要素。因此,也有像素电路PIX的构成简化这样的优点。此外,为了在补偿执行期间QB开始进行补偿工作,需要以使得驱动晶体管TDR 的栅-源间的电压VGS高于阈值电压VTH的方式使驱动晶体管TDR的源电位(驱动电位 VDR[m])低于栅的电位VG。在第一实施方式中,在补偿准备期间QA中通过连接附加电容元件CP与电容元件Cl从而使驱动晶体管TDR的栅的电位VG(VG2)上升至补偿初始值VINI, 因此与未在补偿准备期间QA使电位VG上升的构成(下面称为“对比例”)相比较,具有放宽驱动电位VDR[m]的低位侧电位VDR_L所必需的条件这样的优点。例如,设想为假定阈值电压VTH为IV,在驱动晶体管TDR的栅的电位VG被设定为图8的电位VG2的状态下开始进行补偿工作的对比例的情况(即省略了图9的补偿准备期间QA的构成)。在电位VG2为-3V的情况下,为了在对比例的情况下实现补偿工作必需将驱动电位VDR[m]的低位侧电位VDR_L设定为-4V。另一方面,在第一实施方式中,在补偿准备期间QA通过将附加电容元件CP连接于驱动晶体管TDR的栅从而使电位VG上升到例如3V的补偿初始值VINI,因此只要将驱动电位VDR[m]的低位侧电位电位VDR_L设定为2V 以下即可。S卩,放宽了驱动电位VDR[m]的低位侧电位VDR_LK必需的条件,因此能够像第一实施方式那样将驱动电位VDR[m]的各电位(VDR_L、VDR_H)设定为与共用电位VCOM的各电位(VC0M_L、VC0M_H)同样的电位。具有通过如上那样对各电位进行共用化(削减电位的种类数量),从而简化用于生成各电位的构成这样的优点。而且,为了进行补偿执行期间QB 中的补偿工作而在补偿准备期间QA内对驱动晶体管TDR进行二极管连接,因此附加电容元件CP与电容元件Cl相连接使电位VG上升。S卩,与驱动晶体管TDR的二极管连接一并,设定补偿初始值vmi。因此,与例如在像素电路PIX内特别设置有专用于使电位VG在补偿工作前上升的要素的构成相比较,也能够简化像素电路PIX的构成。
但是,在持续对电泳元件40施加单极性的电压(直流分量)的构成中,电泳元件 40的特性可能会劣化。在第一实施方式中,在工作期间TDRV选择性地执行对于电泳元件 40的正向偏置电压的施加和停止(即在工作期间TDRV未对电泳元件40施加负极性的电压),在初始化期间TRST对电泳元件40施加与在工作期间TDRV中的施加电压极性相反的反向偏置电压。因此,与未施加反向偏置电压的构成相比较,能够抑制由于直流分量的施加所导致的电泳元件40的劣化。而且,为了实现补偿工作而在初始化期间TRST供给到电路点P的高位侧电位VDR_H,也被用于对电泳元件40的反向偏置电压的施加,因此也存在与在像素电路PIX中 设置有专用于施加反向偏置电压的要素的构成相比较,像素电路PIX的构成简化这样的优点。B 第二实施方式接着,关于本发明的第二实施方式进行说明。另外,在下面将例示的各方式中对于作用和/或功能与第一实施方式等同的要素,使用在上面的说明中所参照的符号,适当地省略各个的说明。在第一实施方式中,通过在补偿准备期间QA将在初始化期间TRST中蓄积于附加电容元件CP的电荷供给到驱动晶体管TDR的栅,从而将电位VG设定为补偿初始值vmi (高于电位VGO的电位)。在第二实施方式中,在补偿准备期间QA内将驱动晶体管TDR的栅的电位VG设定(升压)为补偿初始值VINI的方法与第一实施方式不同。像素电路PIX的构成与第一实施方式同样。图15是第二实施方式中的单位期间TU内的工作的说明图。从图15可以理解到 补偿准备期间QA以外的各期间(初始化期间TRST、补偿执行期间QB、工作期间TDRV)中的工作与第一实施方式同样。因此,下面仅对选择期间Q[m]内的补偿准备期间QA中的工作进行说明。图16是选择期间Q[m]内的工作的说明图。如图15以及图16所示,列驱动电路 34在选择期间Q[m]的补偿准备期间QA的始点ta使指示信号X[n]从基准电位VC上升到初始化电位VRST。驱动晶体管TDR的栅的电位VG与在始点ta的指示信号X[n]的变化联动地从电平VGO上升到电位VG1。在时间点ta,控制信号GA[m]被设定为低电平而将开关 SWl维持为截止状态。即,处于附加电容元件CP与驱动晶体管TDR的栅(电容元件Cl)电绝缘的状态。因此,电位VG的增加量δ L_H(VG1 = VGO+ δ L_H),与指示信号X[n]的电位变化量(VRST-VC)相同。在补偿准备期间QA内的时间点tb,行驱动电路32通过使控制信号GA[m]变化为高电平从而使第m行的各像素电路PIX的开关SWl转变到导通状态。因此,驱动晶体管TDR 被进行二极管连接并且附加电容元件CP连接于驱动晶体管TDR的栅。在时间点ta,栅的电位VG上升到电位VGl使得驱动晶体管TDR变为导通状态,所以驱动晶体管TDR的栅的电位VG在时间点tb以后随时间降低,当到达驱动晶体管TDR的栅-源间的电压VGS成为阈值电压VTH的电位VG2 (VG2 = VDR_H+VTH)时,驱动晶体管TDR转变为截止状态。当晚于时间点tb的时间点tc到来时,列驱动电路34使指示信号X[n]从初始化电位VRST降低到灰度电位VD[m,η]。驱动晶体管TDR的栅的电位VG与指示信号Χ[η]的电位变化联动地从电位VG2降低到补偿初始值VINI。在时间点tc,经由导通状态的开关 Sffl,附加电容元件CP连接于驱动晶体管TDR的栅。因此,在时间点tc刚经过之后的电位VG的减低量δ H_L(VINI = VG2- δ H_L),成为相应于电容元件Cl的电容值cl与附加电容元件CP的电容值cP对指示信号X[η]的电位的变化量(VRST-VD[m,n])进行分割后的电压 (δ H_L = α (VRST-VD[m, η])、α 1 = cl/(cl+cP)) 即,在时间点 tc 的电位 VG 的变化量 δ H_L低于在时间点ta的电位VG的变化量δ L_H。利用上面说明了的变化量δ H_L与变化量δ L_H的差异,补偿初始值Vmi与第一实施方式同样,被设定为高于初始化期间TRST 的开始前的栅的电位VGO的电位。在晚于补偿准备期间QA的补偿执行期间QB,与第一实施方式同样地,通过使驱动电位VDR[m]变为低位侧电位VDR_L,从而执行补偿工作。即使在第二实施方式中也能够实现与第一实施方式同样的效果。另外,在第二实施方式中,将驱动晶体管TDR的栅的电位VG的变化量SL_H与变化量SH_L的差异用于补偿初始值VINI的设定,因此存在即使在蓄积于附加电容元件CP中的电荷少的情况下也能够将补偿初始值vmi设定为高的电位这样的优点。因此,与将附加电容元件CP的电荷用于补偿初始值Vmi的设定的第一实施方式相比 ,具有在初始化期间TRST对附加电容元件 CP进行充电的高位侧电位VDR_H为较低的电位即可这样的优点。另一方面,在第二实施方式中,有必要在各选择期间Q[m]的补偿准备期间QA使指示信号X[n]上升到初始化电位 VRST,相对于此,在第一实施方式中,没有必要在补偿准备期间QA使指示信号X[n]变化为初始化电位VRST。因此,根据第一实施方式,指示信号X[n]的电位的变化次数与第一实施方式相比较被削减了,具有削减了信号线24的充放电所浪费的电力这样的优点。C:第三实施方式图17是本发明的第三实施方式中的像素电路PIX的电路图。如图17所示,第三实施方式的像素电路Pix为在第一实施方式的像素电路Pix上追加了电容元件C2的构成。 电容元件C2为包括电极E3与电极E4的静电电容。电极E3连接于电容线48,电极E4连接于驱动晶体管TDR的栅。电容线48为共用连接于显示部20内的全部的像素电路PIX的布线。电位控制电路36生成电容电位SC并将其供给到电容线48。在第一实施方式中,在初始化期间TRST通过将指示信号X[n]设定为初始化电位 VRST而执行初始化工作,在工作期间TDRV通过将指示信号X[n]设定为可变的电位W(t)而执行驱动工作。在第三实施方式中,代替指示信号X [η],利用电容电位SC实现初始化工作以及驱动工作。另外,对于在补偿准备期间QA中的补偿初始值vmi的设定,采用与第二实施方式同样的方法(利用电位VG的增加量δ L_H与减少量δ H_L的差的方法)。图18是第三实施方式中的单位期间TU内的工作的说明图。与第一实施方式同样地,在初始化期间TRST内对于各像素电路PIX并行地执行初始化工作,在补偿期间TCMP内按照行为单位顺次执行写入工作以及补偿工作,在工作期间TDRV中对于各像素电路PIX并行地执行驱动工作。(1)初始化期间TRST在初始化期间TRST,如图18所示,控制信号GA[1] GA[M]被设定为低电平,从而使各像素电路PIX的开关SWl维持为截止状态,对向电极44的共用电位VCOM被设定为低位侧电位VC0M_L。另外,列驱动电路34将指示信号X[n]维持为基准电位VC。另外,电位控制电路36,当初始化期间TRST开始时,使电容线48的电容电位SC从电位VO变化为初始化电位VRST。电位VO被设定为与例如基准电位VC同样的电位(例如接地电位(0V))。在电容线48与驱动晶体管TDR的栅之间存在有电容元件C2,因此驱动晶体管TDR的栅的电位VG由于电容 元件C2的电容耦合而与电容电位SC联动地从电位VGO变化为电位VGl。与电容电位SC联动的电位VG的变化量δ L_H (VG1 = VGO+ δ L_H),成为相应于电容元件Cl的电容值cl与电容元件C2的电容值c2对电容电位SC的变化量(VRST-VO) 进行分割了的电压(δ L_H = β 2 (VRST-VO)、β 2 = c2/(cl+c2))。行驱动电路32,在初始化期间TRST中,将各驱动电位线26的驱动电位VDR [1] VDR[M]设定为高位侧电位VDRJL电容电位SC的初始化电位VRST,以使得在驱动电位VDR[m]被设定为高位侧电位VDR_H的状态下驱动晶体管TDR维持导通状态(VGS = VG1-VDR_H > VTH)的方式进行设定(例如VRST = 25V)。如上所述在初始化期间TRST中驱动晶体管TDR被控制为导通状态,因此与第一实施方式同样,电路点ρ的电位VP被初始化为从驱动电位线26经由驱动晶体管TDR而被供给的高位侧电位VDR_H(初始化工作)。 因此,对电泳元件40施加反向偏置电压,在附加电容元件CP保持高位侧电位VDRJL当初始化期间TRST结束时,电容电位SC被设定为紧跟初始化期间TRST之前的电位V0,驱动晶体管TDR转变为截止状态。因此,停止对电路点ρ供给高位侧电位VDRJL(2)补偿期间 TCMP在补偿期间TCMP的选择期间Q[m] (QA、QB),列驱动电路34将指示信号X[n]设定为灰度电位VD[m,η]。电位控制电路36在补偿准备期间QA的始点ta使电容电位SC上升到初始化电位VRST。因此,驱动晶体管TDR的栅的电位VG与电容电位SC的变化联动地上升到电位VG1。在时间点ta通过维持开关SWl为截止状态而处于电容元件CP相对于驱动晶体管TDR的栅电绝缘的状态,因此在时间点ta的电位VG的变化量δ L_H与初始化期间TRST内的变化同样,成为利用电容元件Cl与电容元件C2对电容电位SC的电位变化量 (VRST-VO)进行分割了 的电压(δ L_H = β 2 (VRST-VO))。在选择期间Q [m]内的补偿准备期间QA的时间点tb,行驱动电路32通过使控制信号GA[m]变化为高电平而将第m行的各像素电路PIX的开关SWl控制为导通状态。因此, 与第二实施方式同样,驱动晶体管TDR的栅的电位VG降低到使得栅_源间的电压VGS成为阈值电压 VTH 的电位 VG2 (VG2 = VDR_H+VTH)。当晚于时间点tb的时间点tc到来时,电位控制电路36使电容电位SC从初始化电位VRST降低到电位V0。驱动晶体管TDR的栅的电位VG与电容电位SC的变化联动地从电位VG2降低到补偿初始值VINI。在时间点tc,附加电容元件CP连接于驱动晶体管TDR的栅,因此时间点tc的电位VG的变化量δ H_L(VINI = VG2- δ H_L),成为通过电容元件Cl、电容元件C2与附加电容元件CP对电容电位SC的变化量(VRST-VO)进行分割了的电压(δ H_ L= y2 (VRST-VO)、γ 2 = c2/ (cl+c2+cP))。即,在时间点 tc 的电位 VG 的变化量 δ H_L 低于在时间点ta的电位VG的变化量δ L_H。利用上面所说明的变化量δ H_L与变化量δ L_ H的差异,补偿初始值Vmi与第一实施方式同样,被设定为高于初始化期间TRST的开始前的栅的电位VGO的电位。在选择期间Q[m]中的晚于补偿准备期间QA的补偿执行期间QB中,通过使驱动电位VDR[m]变化为低位侧电位VDR_L,从而执行补偿工作。即,与第一实施方式和/或第二实施方式同样,在补偿执行期间QB的终点,在对电容元件Cl的电极El供给灰度电位VD[m, η]的状态下,将驱动晶体管TDR的栅的电位VG设定为电位VG_TH(VG_TH-VDR_L = VTH)。(3)工作期间 TDRV
在工作期间TDRV,在信号线24的指示信号X[l] X[n]维持在基准电位VC并且驱动电位线26的驱动电位VDR[1] VDR[M]维持在低位侧电位VDR_L的状态下,电位控制电路36将电容电位SC设定为电位W (t)。电位W(t),与第一实施方式同样,从工作期间 TDRV的始点到终点从电位VL到电位VH为止随时间变化。电容线48与驱动晶体管TDR的栅之间存在有电容元件C2,因此各像素电路PIX的驱动晶体管TDR的栅的电位VG,由于电容元件C2的电容耦合而与电位W(t)联动。因此,与第一实施方式同样,在工作期间TDRV 内的相应于灰度电位VD [m, η]的时间点,驱动晶体管TDR从截止状态转变到导通状态,开始对电泳元件40的正向偏置电压的施加。另外,在第一实施方式中仅电容元件Cl附随于驱动晶体管TDR的栅,相对于此,在本实施方式中电容元件Cl以及C2附随于驱动晶体管TDR 的栅,因此在本实施方式中为了使电位VG在与第一实施方式等同的范围内变化,必须使电容电位SC的电位W(t)与第一实施方式的电位W(t)相比以较大的振幅变化。
在上面所说明的第三实施方式中也能够实现与第一实施方式同样的效果。另外, 在第三实施方式中,将电容电位SC应用于初始化工作和/或驱动工作,因此不需要进行 在初始化期间TRST中使指示信号X[n]变化为初始化电位VRST的工作和在工作期间TDRV 中使指示信号X[n]从电位VL变为直至电位VH的工作。即,根据第三实施方式,指示信号 X[η]的振幅与第一实施方式相比降低了,因此具有列驱动电路34所必需的耐压性能可以降低这样的优点。另一方面,在第一实施方式中,仅电容元件Cl附随于驱动晶体管TDR的栅,因此与电容元件Cl以及电容元件C2附随于驱动晶体管TDR的第三实施方式相比较,具有使驱动晶体管TDR的栅的电位VG变化时的电荷的充放电减少(进而降低消耗电力)这样的优点。D 第四实施方式为了在工作期间TDRV内使驱动晶体管TDR从截止状态转变到导通状态,必需使驱动晶体管TDR的栅-源间的电压VGS随时间变化。作为使电压VGS变化的方法,有使栅的电位VG变化的方法和使源的电位变化的方法。将指示信号Χ[η]设定为电位W(t)的第一实施方式和将电容电位SC设定为电位W(t)的第三实施方式,是使驱动晶体管TDR的栅的电位VG变化的前者的方法的具体例。另一方面,下面将说明的第四实施方式,采用使驱动晶体管TDR的源的电位(即驱动电位VDR[m])在工作期间TDRV内随时间变化的后者的方法。像素电路PIX的构成与第一实施方式相同。图19是第四实施方式中的单位期间TU内的工作的说明图。初始化期间TRST以及补偿期间TCMP中的工作与第一实施方式的相同,因此省略了说明,下面将说明工作期间 TDRV内的工作。列驱动电路34在工作期间TDRV内将指示信号X[l] X[n]维持为基准电位VC。 因此,驱动晶体管TDR的栅的电位VG在工作期间TDRV内固定。另一方面,行驱动电路32, 将对各驱动电位线26(各像素电路PIX的驱动晶体管TDR的源)供给的驱动电位VDR[1] VDR[M]设定为电位W(t)。如图19所示,电位W(t)从工作期间TDRV的始点到终点从电位 VH随时间降低直至电位VL(VL = VDR_L = 0V)。因此驱动晶体管TDR的栅-源间的电压 VGS与从第一实施方式到第三实施方式同样地在工作期间TDRV内随时间增加。而且,在各驱动晶体管TDR的电压VGS到达了自身的阈值电压VTH的时间点,驱动晶体管TDR变化为导通状态而对电泳元件40供给驱动电位VDR [m](电位W(t))。
图20的部分㈧以及部分⑶是例示指示信号X[n]的电位(虚线)、驱动晶体管TDR的栅的电位VG(实线)与驱动电位VDR[m](点划线)的随时间变化的示意图。在图 20的部分(A),设想为将灰度电位VD [m,η]设定为电位VD_1 (VD_1 > VC)的情况。当在工作期间TDRV的始点将指示信号X[n]设定为基准电位VC时,驱动晶体管TDR的栅的电位VG 变化为,与在补偿期间TCMP内进行了设定后的电位VG_TH相比较降低了灰度电位VD_1与基准电位VC的差δ 的电位VG_1。而且,驱动电位VDR[m]的电位W(t)随时间降低,在达到了比电位VG_1降低了阈值电压VTH的电位(VG_1-VTH)的时间点tl,驱动晶体管TDR的栅_源间的电压VGS达到阈值电压VTH使驱动晶体管TDR转变到导通状态。另一方面,图20的部分(B),设想为将灰度电位VD[m,n]设定为比电位VD_1低的电位VD_2(VD_2 < VC)的情况。当工作期间TDRV开始时,驱动晶体管TDR的栅的电位VG 变化为与在补偿期间TCMP内所设定的电位VG_TH相比较升高了灰度电位VD_2与基准电位VC的差δ 2的电位VG_2。而且,在驱动电位VDR[m]的电位W (t)降低直至比电位VG_2 低阈值电压VTH的电位(VG_2-VTH)的时间点t2,驱动晶体管TDR转变到导通状态。如上所述,在工作期间TDRV内驱动晶体管TDR从截止状态转变到导通状态的时间点(tl、t2)被控制为能够相应于灰度电位VD[m,η]而变化。因此,与上述的各方式同样,各像素电路PIX的电泳元件40的灰度,与该像素电路PIX的灰度电位VD [m,η]相应地被控制为多级。具体而言,根据图20的例示可以理解到灰度电位VD[m,η]越低,则驱动晶体管 TDR处于导通状态的时间长度越长,因此电泳元件40的灰度被控制为越低的灰度(越接近于黑色的灰度)。在第四实施方式中也能够实现与第一实施方式同样的效果。 E 第五实施方式在以上的各方式中,在工作期间TDRV对电泳元件40施加正向偏置电压(正极性电压)并且在初始化期间TRST对电泳元件40施加反向偏置电压(负极性电压)。因此, 如果与在单位期间TU内未施加反向偏置电压的构成(例如在初始化期间TRST将共用电位 VCOM维持为高位侧电位VC0M_H的构成)相比较,则能够抑制对电泳元件40施加直流分量。 但是,正向偏置电压的施加时间与反向偏置电压的施加时间(初始化期间TRST)不同,因此难以完全防止对电泳元件40施加直流分量。因此,在第五实施方式中,对于变化显示图像时的多个单位期间TU,通过适当选定灰度电位VD[m,η]来防止直流分量的施加。图21是第五实施方式中的电光装置100的工作的说明图。如图21所示,设想为将显示部20的显示图像从图像IMGl变化为图像IMG2的情况。图像IMG1,是在白色的背景上配置有黑色的文字“Α”的静止图像,图像IMG2是在白色的背景上配置有黑色的文字“B” 的静止图像。从显示图像IMGl的状态起经由单位期间TUl与单位期间TU2,将图像IMGl变更为图像IMG2。在图21中,图示了蓄积于各像素电路PIX的电泳元件40的电荷量(下面称为“蓄积电荷量”)σ的随时间的转变。图21的蓄积电荷量σ 1指的是蓄积于显示部20内的多个像素电路PIX中的与构成图像IMGl的文字“Α”的黑色的像素相对应的各像素电路(下面称为“第一像素电路”)PIX的电泳元件40的电荷量。另一方面,蓄积电荷量σ2指的是蓄积于显示部20内的多个像素电路PIX中的与构成图像IMGl的背景的白色的像素对应的各像素电路(下面称为“第二像素电路”)PIX的电泳元件40的电荷量。蓄积电荷量σ (σ 1、 σ 2)越往正极性侧增加,则电泳元件40的显示灰度越向黑色侧转变。
在图21中示意性地一并记录各像素电路PIX的电泳元件40的施加电压。在工作期间TDRV中,对被指定了黑色的像素电路PIX的电泳元件40施加正向偏置电压,对被指定了白色的像素电路PIX的电泳元件40不施加电压(即驱动晶体管TDR未转变到导通状态)。另一方面,在初始化期间TRST,对所有的像素电路PIX的电泳元件40 —律施加反向偏置电压。当施加了正向偏置电压时,+2Q的电荷被供给到电泳元件40使显示灰度向黑色侧变化,当施加了反向偏置电压时,从电泳元件40去除Q的电荷使显示灰度向白色侧变化。 在未被施加电压的情况下(未施加电压时),不会发生电荷的移动(不发生蓄积电荷量ο 的变化)。如图21所示,在显示图像IMGl的状态下(单位期间TUl的开始前),第一像素电路PIX(黑色)的电泳元件40的蓄积电荷量Ql为+2Q,第二像素电路PIX(白色)的电泳元件40的蓄积电荷量σ 2为零。在单位期间TUl内的初始化工作中,对所有的像素电路PIX的电泳元件40施加反向偏置电压。如图21所示,由于反向偏置电压的施加使得第一像素电路PIX的蓄积电荷量 ο 1从+2Q减少Q而变化为+1Q。因此,各第一像素电路PIX的电泳元件40的灰度,变为从黑色按电荷量Q的减少量而向白色侧转变后的中间灰度(灰色)。另一方面,由于反向偏置电压的施加使得第二像素电路PIX的蓄积电荷量σ 2从零减少Q而变化为-1Q,但电泳元件 40的灰度已达到了白色(最高灰度),因此即使蓄积电荷量σ 2减少,电泳元件40的灰度也几乎不会变化(改写)。而且,在单位期间TUl内的写入工作中,控制电路12对显示了图像IMGl的黑色的像素的各第1像素电路Pix指定白色的灰度,对显示了图像IMGl的白色的像素的各第二像素电路PIX指定黑色的灰度。因此,在单位期间TUl内的驱动工作(工作期间TDRV)中,如图21所示,未对第一像素电路PIX的电泳元件40施加电压,对第二像素电路PIX的电泳元件40施加正向偏置电压。即,第一像素电路PIX的蓄积电荷量σ 维持为施加了反向偏置电压后的+1Q,第二像素电路PIX的蓄积电荷量σ 2由于施加了正向偏置电压而从在初始化期间TRST中施加了反向偏置电压后的-IQ增加2Q而变为+1Q。如上所述,通过在单位期间 TUl的初始化期间TRST中施加反向偏置电压和在工作期间TDRV中施加电压(施加正向偏置电压/不施加电压),使得第一像素电路PIX的蓄积电荷量σ 1与第二像素电路PIX的蓄积电荷量。2—致(01= 02 = +lQ)。如图21所示,电泳元件40的灰度在第一像素电路 PIX以及第二像素电路PIX的双方中成为与电荷量+IQ相对应的中间灰度(灰色)。在单位期间TU2的初始化工作(初始化期间TRST)中与单位期间TUl同样地也对所有的像素电路Pix的电泳元件40施加反向偏置电压,因此在第一像素电路PIX以及第二像素电路PIX的双方中从电泳元件40去除Q的电荷。因此,如图21所示,蓄积电荷量Ol 以及蓄积电荷量σ 2的双方从+IQ变为零,显示部20内的全部的电泳元件40的灰度被控制为白色。即,关于第一像素电路PIX以及第二像素电路PIX的双方,消除对电泳元件40 施加直流分量。而且,在单位期间TU2的写入工作中,控制电路12对各像素电路PIX指定图像IMG2的各像素的灰度。因此,显示部20的显示图像从图像IMGl变化为图像IMG2。根据以上所说明的第五实施方式,不管是不是在工作期间TDRV对电泳元件40只施加正向偏置电压、而且在初始化期间TRST —律对所有的像素电路PIX的电泳元件40施加反向偏置电压的构成,都能够有效地防止对电泳元件40施加直流分量。因此,具有能够有效地防止由于直流分量的施加所导致的电泳元件40的劣化这样的优点。
另外,在以上的说明中,在单位期间TUl内的写入工作中,对显示了图像IMGl的黑色的像素的各第一像素电路Pix指定白色的灰度,对显示了图像IMGl的白色的像素的各第二像素电路PIX指定黑色的灰度,但是图像IMGl不限定于白色以及黑色的2值图像。例如在图像IMGl包括中间灰度的情况下也同样可采用以上的方式。如果设想为变更前的图像IMGl包括不同的第一灰度以及第二灰度的情况(无论是否有其他的灰度),则包括单位期间TUl内的写入工作,将其作为下述工作对显示了图像IMGl的第一灰度的像素的各第一像素电路PIX供给相应于第一灰度的灰度电位VD[m,n],对显示了图像IMGl的第二灰度的像素的各第二像素电路PIX供给相应于第二灰度的灰度电位VD[m,n]。作为以上的表述中的“相应于第一灰度的灰度”,优选第一灰度的互补灰度。同样,作为“相应于第二灰度的灰度”,优选第二灰度的互补灰度。“互补灰度”指的是相对于白色与黑色的中央值(即最高亮度与最低亮度的中间亮度)而言的亮度差相等的灰度。例如,如果着眼于白色、淡灰色 (浅灰)、浓灰色(深灰)以及黑色这4种灰度,则白色与黑色的关系、淡灰色与浓灰色的关系属于互补灰度。根据以上的构成,即使在图像IMGl含有中间灰度的情况下,也能够使第一像素电路PIX以及第二像素电路PIX的双方的电泳元件40的灰度一致为与电荷量+IQ 相对应的中间灰度。 F:变形例在以上的各方式中能够进行多种变形。下面将例示具体的变形方式。能够适当合并从下面的例示中任意选择的2个以上的方式。(1)变形例 1在以上的各方式中,例示了在工作期间TDRV内的相应于指定灰度的时间点使驱动晶体管TDR从截止状态变化为导通状态的构成(下面称为“构成A”),但是也能够采用在工作期间TDRV内的相应于指定灰度的时间点使驱动晶体管TDR从导通状态变化为截止状态的构成(下面称为“构成B”)。但是,根据在上述的各方式中所采用的构成A,如下面将详述那样,具有与构成B相比较能够缩短从工作期间TDRV开始到使用者实际识别出显示图像的内容为止的时间这样的优点。图22是显示部20的显示图像从工作期间TDRV的始点到终点随时间变化的情况的示意图。图22的部分㈧对应于构成A,图22的部分⑶相当于构成B。在图22中,设想为显示包括4种灰度(白色、黑色、2种中间灰度)的图像IMG的情况。图像IMG是在由白色和中间灰度构成的背景中配置有黑色的文字“A”的图像。如图22的部分⑶所示,在构成B中,被指定了白色以外的灰度(黑色、中间灰度)的各像素电路PIX的驱动晶体管TDR在工作期间TDRV的始点一起变为导通状态,使得电泳元件40的灰度开始向黑色侧转变,在工作期间TDRV中的相应于各像素电路PIX的指定灰度的时间点驱动晶体管TDR从导通状态变化为截止状态,使得电泳元件40的灰度停止变化。因此,图像IMG的黑色的文字“A”,在即将变为工作期间TDRV的终点的阶段才开始被使用者识别到。另一方面,如图22的部分㈧所示,在构成A中,在工作期间TDRV的始点,各像素电路PIX的驱动晶体管TDR被设定为截止状态,在相应于各像素电路PIX的指定灰度的时间点,驱动晶体管TDR从截止状态变为导通状态,使得电泳元件40的灰度开始向黑色侧转变。即,各像素电路PIX的指定灰度越接近黑色,则从工作期间TDRV内的越早的时间点开始电泳元件40的灰度开始向黑色转变。因此,黑色的文字“A”从工作期间TDRV中的较早的时间点开始为使用者所感知。即,根据构成A,具有与构成B相比较能够缩短从工作期间 TDRV的始点到使用者实际能感知到图像(尤其是文字)为止的时间这样的优点。(2)变形例 2构成像素电路PIX的各晶体管的导电类型可以任意变更。例如,可以采用将第一实施方式(图2)的像素电路PIX的各晶体管(TDR、Sffl)变更为P沟道型的图23的构成。 在图23的构成中,与图2的构成相比电压的高低逆转。例如,在工作期间TDRV,将对向电极44的共用电位VCOM设定为低位侧电位VC0M_L并且将驱动电位线26的驱动电位VDR [m] (VDR)设定为高位侧电位VDR_H。但是,本质的工作与以上各例示同样,因此省略对采用图 23的像素电路PIX时的工作的说明。另外,也可以采用混合有不同的导电类型的晶体管的像素电路PIX,但是如果从像素 电路Pix的制造步骤的简化这一观点来看,则格外优选,像上述例示那样使像素电路PIX内的各晶体管的导电类型共同化了的构成。另外,像素电路PIX的各晶体管(TDR、SW1)的材料、结构和制造方法是任意的。例如,作为各晶体管的半导体层的材料,可以任意采用非晶半导体(例如非晶硅)、氧化物半导体、有机半导体、多晶半导体(例如高温多晶硅和/或低温多晶硅)。(3)变形例 3在以上的各方式中,作为在补偿准备期间QA内将驱动晶体管TDR的栅的电位VG 设定为补偿初始值vmi的构成,例示利用在初始化期间TRST内所蓄积的附加电容元件 CP的电荷的移动的构成(第一实施方式、第四实施方式);和利用电位VG的增加量SL_H 与减少量S H_L的差异的构成(第二实施方式、第三实施方式)。关于在初始化期间TRST 中使驱动晶体管TDR的栅的电位VG上升的构成,例示利用指示信号X[n]的构成(第一实施方式、第二实施方式、第四实施方式);和利用电容电位SC的构成(第三实施方式)。进而,作为在工作期间TDRV中使驱动晶体管TDR的栅-源间电压VGS随时间变化的构成,例示将指示信号X[n]设定为电位W(t)的构成(第一实施方式、第二实施方式);将电容电位SC设定为电位W (t)的构成(第三实施方式);和将驱动电位VDR设定为电位W (t)的构成(第四实施方式)。以上所列举的各要素(设定补偿初始值VINI的构成、在初始化期间 TRST内使电位VG上升的构成和使电压VGS变化的构成)的组合是任意的,不限定于上述各方式的例示,能够适当地变更。(4)变形例 4从第一实施方式到第四实施方式,从补偿执行期间QB的开始前将指示信号X[n] 设定为灰度电位VD[m,η],但是可适当变更开始进行写入工作的时间点。例如,也可采用在补偿准备期间QA的终点之后将指示信号Χ[η]设定为灰度电位VD[m,η]的构成。但是,优选,在驱动晶体管TDR的栅的电位VG被设定为相应于阈值电压VTH的电位VG_TH的补偿执行期间QB的终点,电容元件Cl的电极El的电位被设定为灰度电位VD[m,η]的构成。(5)变形例 5在以上的方式中电位W(t)被控制为斜坡波形(即线性单调增加或单调减少的波形),但是电位w(t)的波形是任意的。例如,在上述的例示中使电位w(t)直线性变化,但是也可以采用使电位W(t)曲线地变化的构成。另外,在上述的例示中使电位w(t)在工作期间TDRV内单调增加(在第四实施方式中单调减少),但是也可采用使电位W(t)在工作期间TDRV内增减的构成。具体而言,作为电位W(t)能够使用从工作期间TDRV的始点开始直线地增加(减少)而从途中的时间点直线地减少(增加)的三角形波和/或在工作期间 TDRV内曲线地变化的正弦波。(6)变形例 6电泳元件40的施加电压与灰度的关系不限定于上述的例示。例如,在与图3的例示相反,采用利用带电为负极性的白色的带电微粒462W和带电为正极性的黑色的带电微粒462B的电泳元件40的情况下,电泳元件40的显示灰度由于工作期间TDRV中的正向偏置电压的施加而向白色侧转变,由于初始化期间TRST中反向偏置电压的施加而向黑色侧转变。另外,也可变更像素电极42 与对向电极44的位置(观察侧/背面侧)。例如,在图 3的例示中如果将对向电极44设置于背面侧而将像素电极42配置于前面侧,则实现了电泳元件40的显示灰度由于正向偏置电压的施加而向白色侧转变的构成。电泳元件40的构成也可适当地变更。例如,也可采用将白色的带电微粒462W分散于黑色的分散剂464中的构成或将黑色的带电微粒462B分散于白色的分散剂464中的构成(1微粒系)。另外,构成电泳元件40的带电微粒462和/或分散剂464的色彩不限定于白色以及黑色,可任意变更。也可以采用分散有与不同的显示色相对应的3种以上的微粒(例如其中1种不带电)的电泳元件40。当然,由以上的各方式的像素电路PIX所驱动的驱动对象不限定于电泳元件40。 能够将本发明适用于例如液晶元件、发光元件(例如有机EL元件和LED(发光二极管, Light Emitting Diode))、场致电子发射元件(FE(Field-Emission)元件)、表面传导型电子发射元件(SE(Surfaceconduction Electron emitter)元件)、弹道电子发射元件 (BS(Ballisticelectron Emitting)元件)、受光元件等的任意的电光元件的驱动。即,电光元件包括将电作用(电压的施加和/或电流的供给)与光作用(灰度变化和/或发光) 中的一方转换为另一方的被驱动元件。但是,从解决有效补偿驱动晶体管TDR的特性的误差这一预期的问题这样的观点出发,在驱动电泳元件40和/或液晶元件等高阻抗的电光元件的情况下,本发明格外优选。G:应用例下面例示应用了本发明的电子设备。在图24以及图25中,图示了作为显示装置而采用了以上所例示的各方式的电光装置100的电子设备的外观。图24是利用了电光装置100的便携型的信息终端(电子书)310的立体图。如图 24所示,信息终端310的构成包括使用者所操作的操作部分312 ;和在显示部20显示图像的电光装置100。如果操作部分312被操作,则显示部20的显示图像变化。图25是利用了电光装置100的电子纸320的立体图。如图25所示,电子纸320的构成包括在柔性基板 (片材)322的表面所形成的电光装置100。可应用本发明的电子设备不限定于上述的例示。可以在例如便携电话机、钟表 (手表)、便携型的音响再现装置、电子记事本、触摸面板搭载型的显示装置等各种电子设备中采用本发明的电光装置。
权利要求
1.一种电光装置,其特征在于, 具备像素电路和驱动电路, 所述像素电路包括驱动晶体管,该驱动晶体管包括连接于被供给驱动电位的驱动电位线的第一端子、连接于电路点的第二端子和控制两端子间的连接状态的控制端子;第一电容元件,该第一电容元件包括连接于信号线的第一电极和连接于所述控制端子的第二电极;连接于所述电路点的电光元件;以及对所述电路点与所述控制端子的连接进行控制的开关,所述驱动电路,在所述驱动电位被设定为第一电位的第一期间,将所述开关控制为截止状态,以使得所述驱动晶体管变为导通状态的方式使所述控制端子的电位变化,在所述第一期间经过后的第二期间,通过将所述开关控制为导通状态来将所述控制端子的电位设定为补偿初始值,在所述第二期间经过后的第三期间,从所述信号线对所述第一电极供给相应于指定灰度的灰度电位,并且以使得所述驱动晶体管变为导通状态的方式使所述驱动电位从所述第一电位变化为第二电位,在所述第三期间经过后的第四期间,使所述控制端子与所述第一端子之间的电压随时间变化。
2.根据权利要求1所述的电光装置,其特征在于,所述驱动电路,在所述第二期间开始前,使所述控制端子的电位按与在所述第一期间中的变化相反的方向变化,在所述第二期间将所述开关控制为导通状态,从而将该控制端子的电位设定为所述补偿初始值。
3.根据权利要求1所述的电光装置,其特征在于,所述驱动电路,在所述第二期间,将所述开关控制为导通状态后,使所述控制端子的电位按与在所述第一期间中的变化相反的方向变化,从而将该控制端子的电位设定为所述补偿初始值。
4.根据权利要求1至3中任一项所述的电光装置,其特征在于,所述驱动电路,在所述第四期间,通过使所述第一电极的电位变化来利用所述第一电容元件的电容耦合使所述控制端子的电位随时间变化。
5.根据权利要求1至3中任一项所述的电光装置,其特征在于,所述像素电路具有第二电容元件,该第二电容元件包括连接于被供给电容电位的电容线的第三电极和连接于所述控制端子的第四电极,所述驱动电路在所述第四期间,通过使所述电容电位变化来利用所述第二电容元件的电容耦合使所述控制端子的电位随时间变化。
6.根据权利要求1至3中任一项所述的电光装置,其特征在于,所述驱动电路在所述第四期间,通过使所述驱动电位线的所述驱动电位变化来使所述控制端子与所述第一端子之间的电压随时间变化。
7.根据权利要求1至6中任一项所述的电光装置,其特征在于,所述驱动电路在所述第一期间,通过使所述第一电极的电位变化来利用所述第一电容元件的电容耦合使所述控制端子的电位变化。
8.根据权利要求5所述的电光装置,其特征在于,所述驱动电路在所述第一期间,通过使所述电容电位变化来利用所述第二电容元件的电容耦合使所述控制端子的电位变化。
9.根据权利要求1至8中任一项所述的电光装置,其特征在于,所述驱动电路,以使得所述驱动晶体管在所述第四期间中的相应于指定灰度的时间点从截止状态变为导通状态的方式,使所述控制端子与所述第一端子之间的电压随时间变化。
10.根据权利要求1至8中任一项所述的电光装置,其特征在于,所述驱动电路,以使得所述驱动晶体管在所述第四期间中的相应于指定灰度的时间点从导通状态变为截止状态的方式,使所述控制端子与所述第一端子之间的电压随时间变化。
11.根据权利要求1至10中任一项所述的电光装置,其特征在于,所述驱动电路,在所述第一期间对所述电光元件施加下述电压,该电压与所述驱动晶体管在所述第四期间处于导通状态时的电压极性相反。
12.根据权利要求11所述的电光装置,其特征在于,具备多个所述像素电路排列为面状的显示部,在将由所述显示部所显示的显示图像从包括第一灰度和第二灰度的第一图像变更为第二图像时,设定有分别包括所述第一期间、所述第二期间、所述第三期间以及所述第四期间的第一单位期间和第二单位期间,所述驱动电路,在所述第一单位期间的所述第一期间经过后,对所述多个像素电路中的与所述第一图像内的所述第一灰度的像素对应的第一像素电路供给相应于所述第一灰度的灰度电位,并且对所述多个像素电路中的与所述第一图像内的所述第二灰度的像素对应的第二像素电路供给相应于所述第二灰度的灰度电位,在所述第二单位期间的所述第一期间经过后,对各像素电路供给相应于所述第二图像的灰度的灰度电位。
13.一种电子设备,其特征在于,具备权利要求1至12中任一项所述的电光装置。
14.一种电光装置的驱动方法,其特征在于,该电光装置具备像素电路,该像素电路包括驱动晶体管,该驱动晶体管包括连接于被供给驱动电位的驱动电位线的第一端子、连接于电路点的第二端子以及对两端子间的连接状态进行控制的控制端子;第一电容元件,该第一电容元件包括连接于信号线的第一电极和连接于所述控制端子的第二电极;连接于所述电路点的电光元件;以及开关,该开关对所述电路点与所述控制端子的连接进行控制,该驱动方法中,在所述驱动电位被设定为第一电位的第一期间,将所述开关控制为截止状态,以使得所述驱动晶体管变为导通状态的方式使所述控制端子的电位变化,在所述第一期间经过后的第二期间,通过将所述开关控制为导通状态来将所述控制端子的电位设定为补偿初始值,在所述第二期间经过后的第三期间,从所述信号线对所述第一电极供给相应于指定灰度的灰度电位,并且以使得所述驱动晶体管变为导通状态的方式使所述驱动电位从所述第一电位变化为所述第二电位,在所述第三期间经过后的第四期间,使所述控制端子与所述第一端子之间的电压随时间变化。
15. 一种控制电路,其特征在于,该控制电路用于电光装置,该电光装置具备像素电路和驱动所述像素电路的驱动电路,该像素电路包括驱动晶体管,该驱动晶体管包括连接于被供给驱动电位的驱动电位线的第一端子、连接于电路点的第二端子以及对两端子间的连接状态进行控制的控制端子; 第一电容元件,该第一电容元件包括连接于信号线的第一电极和连接于所述控制端子的第二电极;连接于所述电路点的电光元件;以及开关,该开关对所述电路点与所述控制端子的连接进行控制,该控制电路以下述方式对所述驱动电路进行控制在所述驱动电位被设定为第一电位的第一期间,将所述开关控制为截止状态,以使得所述驱动晶体管变为导通状态的方式使所述控制端子的电位变化,在所述第一期间经过后的第二期间,通过将所述开关控制为导通状态来将所述控制端子的电位设定为补偿初始值,在所述第二期间经过后的第三期间,从所述信号线对所述第一电极供给相应于指定灰度的灰度电位,并且以使得所述驱动晶体管变为导通状态的方式使所述驱动电位从所述第一电位变化为第二电位,在所述第三期间经过后的第四期间,使所述控制端子与所述第一端子之间的电压随时间变化。
全文摘要
本发明提供电光装置、其驱动方法、控制电路以及电子设备。其中,像素电路包括驱动晶体管、第一电容元件、电光元件和开关,驱动电路,在第一期间,控制开关使其为截止状态,以使得驱动晶体管变为导通状态的方式使电位变化,在第二期间通过控制开关使其成为导通状态来将控制端子的电位设定为补偿初始值,在第三期间,供给相应于指定灰度的灰度电位并且以使得驱动晶体管变为导通状态的方式使驱动电位变化,在第四期间,使控制端子与第一端子之间的电压随时间变化。
文档编号G09G3/30GK102262858SQ20111013935
公开日2011年11月30日 申请日期2011年5月26日 优先权日2010年5月26日
发明者小泽德郎 申请人:精工爱普生株式会社

最新回复(0)