专利名称:液晶驱动电路的制作方法
技术领域:
本发明涉及一种液晶驱动电路。
背景技术:
一般而言,在段显示方式或单纯矩阵驱动方式的液晶面板中,将公共信号以及段信号分别提供给公共电极以及段电极,根据两个电极之间的电压(电位差)控制点亮或者熄灭。在这些液晶面板中,通过进行时分驱动能够显示比液晶驱动用IC的输出端子数更多的段(像素)。例如,在公共电极数m、段电极数η的液晶面板中,通过进行1/m占空比驱动,能够显示最大mXn个段。另外,在时分驱动中,进行1/S偏置驱动,各信号能取(S+1) 个电位。例如,在专利文献1的图4中,公开了一种用于1/3偏置驱动的LCD驱动电源电路。在此,分别在图7以及图8中表示进行时分驱动的一般液晶驱动电路的结构以及动作的一例。如图7所示,向公共信号输出电路5以及段信号输出电路7除了提供高电位侧以及低电位侧的电源电位VDD以及VSS之外,还提供以电阻Rl至R3对电源电压V0(= VDD-VSS)进行分压后的中间电位Vl以及V2。因此,在该液晶驱动电路中,进行1/3偏置驱动(S = 3)。另外,图8表示进行1/4占空比驱动(m = 4)的液晶驱动电路的动作。如图8所示,公共信号COMi (1彡i彡m),在一个周期TO中,在1/4周期期间取电源电位、在3/4周期期间取中间电位,并分别将波形每次移位1/4周期。另一方面,段信号SEGj(l < j Sn),取与供给该信号的段电极对应的4个段的点亮或者熄灭所相应的电位。这样,通过采用1/m占空比、1/S偏置的驱动方式能够显示比液晶驱动用IC的输出端子数更多的段。专利文献1 JP特开平10-10491号公报然而,供给公共信号COMi的公共电极与供给段信号SEGj的段电极,经由液晶会产生电容耦合,因此有可能因一方信号的电位变化而对另一方信号产生须状的尖峰噪声 (spike noise)。因此,在如图7所示的液晶驱动电路中,与专利文献1的图4同样地,采用电容器Cl以及C2作为稳定化电容,来吸收尖峰噪声,使中间电位Vl以及V2稳定化。并且, 如图9所示,采用由运算放大器(operational amplifier) OPl以及0P2分别构成的电压跟随电路,使中间电位Vl以及V2稳定化的液晶驱动电路也是公知的。然而,由于作为稳定化电容而采用的电容器的电容,与液晶面板相应地需要有足够大,因而通常作为外置部件,电路基板的安装面积会增大。另一方面,构成电压跟随电路的运算放大器的输出阻抗需要足够小,因而消耗电流会增大。并且,在输出阻抗足够小的情况下,如图10所示,也会有尖峰噪声Sp没有被充分吸收,液晶面板中产生余像等显示不良的情况。因此,为了确保良好的显示品质,液晶驱动电路的消耗电流与电路基板的安装面积处于一种折中(trade off)的关系。
发明内容
主要用于解决上述问题的本发明的液晶驱动电路,其特征在于,包含多个电阻, 其串联连接在第一电位与比第一电位低的第二电位之间;一个以上的电压跟随电路,其对在上述多个电阻的连接点产生的、处于上述第一电位与上述第二电位之间的一个以上的中间电位分别进行阻抗变换后输出;公共信号输出电路,其将取上述第一电位、上述第二电位、或者上述中间电位的公共信号分别以规定的顺序提供给液晶面板的公共电极;以及段信号输出电路,其根据上述公共信号,将取上述第一电位、上述第二电位、或者上述中间电位的段信号提供给上述液晶面板的段电极,上述段信号输出电路,至少在上述段信号的电位以所能取的最大电位差而变化的情况下,使上述段信号的电位呈斜坡状变化。关于本发明的其他特征,根据附图以及本说明书的记载能够明了。根据本发明,能够既确保良好的显示品质,又同时抑制液晶驱动电路的消耗电流以及电路基板的安装面积。
图1是表示公共信号输出电路1以及段信号输出电路3的具体结构一例的电路框图。图2是表示本发明的一个实施方式的液晶驱动电路整体结构的概略的电路框图。图3是说明本发明的一个实施方式的液晶驱动电路的动作的图。图4表示电流供给电路的另一结构例的电路框图。图5是表示液晶驱动电路的驱动方式的另一例的图。图6是表示液晶驱动电路的驱动方式的又一例的图。图7是表示具备外置电容器的一般液晶驱动电路的结构例的电路框图。图8是说明如图7所示的液晶驱动电路的动作的图。图9是表示具备电压跟随电路的一般液晶驱动电路的结构例的电路框图。图10是说明图9所示的液晶驱动电路的动作的图。(符号说明)1、5公共信号输出电路3、7段信号输出电路9 液晶面板10、30斜坡波形生成电路20、40输出选择电路Rl R3 电阻C1、C2 电容器0P1、0P2 运算放大器(operational amplifier)Rll 电阻IS12 电流源T1UT13 PMOS(P沟道型金属氧化膜半导体)晶体管
T12、T14 NMOS (N沟道型金属氧化膜半导体)晶体管M2UM22多路复用器(选择电路)IS3U IS32 电流源T3UT33 PMOS (P沟道型金属氧化膜半导体)晶体管T32、T34 NMOS (N沟道型金属氧化膜半导体)晶体管M4UM42多路复用器(选择电路)IS311 IS314、IS321 IS324 电流源Τ311 Τ314 PMOS (P沟道型金属氧化膜半导体)晶体管0311 0314 OR电路(逻辑或电路)Τ321 Τ3Μ NMOS (N沟道型金属氧化膜半导体)晶体管Α321 Α324 AND电路(逻辑与电路)SR设定寄存器
具体实施例方式根据本说明书以及附图的记载,至少以下事项将会明了。(液晶驱动电路整体结构的概略)以下,参照图2,对本发明的一个实施方式的液晶驱动电路整体结构的概略进行说明。如图2所示的液晶驱动电路,是用于驱动液晶面板9的电路,其结构包含电阻Rl 至R3 ;运算放大器0P1、0P2 ;公共信号输出电路1 ;以及段信号输出电路3。将电阻Rl至R3依次串联连接。并且,电阻Rl的一端与高电位侧的电源电位 VDD(第一电位)连接,电阻R3的一端与低电位侧的电源电位VSS(第二电位)连接。运算放大器OPl的同相输入端与电阻Rl以及R2的连接点连接,反相输入端与输出端连接,构成电压跟随电路。另外,运算放大器0P2的同相输入端与电阻R2以及R3的连接点连接,反相输入端与输出端连接,构成电压跟随电路。对公共信号输出电路1以及段信号输出电路3都供给电源电位VDD以及VSS、和从运算放大器OPl以及0P2分别输出的中间电位Vl以及V2。并且,从公共信号输出电路1 输出的公共信号COMl至COMm被分别提供给液晶面板9的m个公共电极(未图示)。另一方面,从段信号输出电路3输出的段信号SEGl至SE&i被分别提供给液晶面板9的η个段电极(未图示)。(公共信号输出电路以及段信号输出电路的结构)以下,参照图1针对公共信号输出电路1以及段信号输出电路3的进一步具体的结构进行说明。另外,图1仅表示将公共信号输出电路1中的任意一个公共信号 COMi (1彡i彡m)输出的电路、将段信号输出电路3中的任意一个段信号SEGj (1彡j彡η) 输出的电路。公共信号输出电路1由斜坡(ramp)波形生成电路10和输出选择电路20构成。斜坡波形生成电路10,其结构包含电阻Rl 1 ;电流源IS12 ;PMOS (P-channe 1 Metal-Oxide Semiconductor :P沟道型金属氧化膜半导体)晶体管Til、T13 ;以及 NM0S(N-channel MOS :N沟道型金属氧化膜半导体)晶体管T12、T14。另外,电流源IS12由例如向栅极施加规定的偏置电压的NMOS晶体管构成。将与电源电位VDD连接的电阻Rl 1、晶体管Til、T12、以及与电源电位V22连接的电流源IS12,依次串联连接,相当于第一电流供给电路。另外,向晶体管Tll以及T12的栅极分别输入时钟信号Sll以及S12。晶体管T13的源极与电源电位VDD连接,漏极与晶体管Tll以及T12的连接点连接,向栅极输入时钟信号S13。并且,晶体管T14的源极与电源电位VSS连接,漏极与晶体管 Tll以及T12的连接点连接,向栅极输入时钟信号S14。输出选择电路20,其结构包含多路复用器(multiplexer)(选择电路)M21以及 M22。另外,双输入单输出的多路复用器M21以及M22,分别由例如2个模拟开关构成。向多路复用器M22的选择控制输入端输入时钟信号S22。并且,与时钟信号S22的低电平以及高电平对应的数据输入端,分别与中间电位Vl以及V2连接。向多路复用器M21的选择控制输入端输入时钟信号S21。并且,与时钟信号S21的低电平对应的数据输入端,与多路复用器M22的输出端连接,与高电平对应的数据输入端, 与晶体管Tll以及T12的连接点连接。并且,从多路复用器M21输出公共信号COMi。段信号输出电路3由斜坡波形生成电路30和输出选择电路40构成。斜坡波形生成电路30,其结构包含电流源IS31、IS32 ;PMOS晶体管T31、T33 ;以及NMOS晶体管T32、T34。另外,电流源IS31以及IS32,由例如向栅极分别施加规定的偏置电压的PMOS晶体管以及NMOS晶体管构成。将与电源电位VDD连接的电流源IS31、晶体管Τ31、Τ32、以及与电源电位VSS连接的电流源IS32,依次串联连接,相当于第二电流供给电路。并且,向晶体管Τ31以及Τ32的栅极分别输入时钟信号S31以及S32。晶体管Τ33的源极与电源电位VDD连接,漏极与晶体管Τ31以及Τ32的连接点连接,向栅极输入时钟信号S33。另外,晶体管Τ34的源极与电源电位VSS连接,漏极与晶体管 Τ31以及Τ32的连接点连接,向栅极输入时钟信号S34。输出选择电路40,其结构包含多路复用器Μ41以及Μ42。另外,双输入单输出的多路复用器Μ41以及Μ42,由例如2个模拟开关构成。与多路复用器Μ22同样地,向多路复用器Μ42的选择控制输入端输入时钟信号 S22。并且,与时钟信号S22的低电平以及高电平对应的数据输入端,与多路复用器Μ22相反地,分别与中间电位V2以及Vl连接。向多路复用器Μ41的选择控制输入端输入时钟信号S41。并且,与时钟信号S41的低电平对应的数据输入端与多路复用器Μ42的输出连接,与高电平对应的数据输入端与晶体管Τ31以及Τ32的连接点连接。并且,从多路复用器Μ41输出段信号SEGj。(液晶驱动电路的动作)以下,适当地参照图1至图3针对本实施方式的液晶驱动电路的动作进行说明。电阻Rl至R3,对电源电压VO ( = VDD-VSS)进行分压。并且,由运算放大器OPl 构成的电压跟随电路,对在电阻Rl以及R2的连接点产生的中间电位Vl进行阻抗变换后输出。另一方面,由运算放大器0Ρ2构成的电压跟随电路,对在电阻R2以及R3的连接点产生的中间电位V2进行阻抗变换后输出。另外,作为电阻Rl至R3,一般采用电阻值相等的电阻。因此,VDD-Vl = V1-V2 =V2-VSS = 1/3V0,该液晶驱动电路进行1/3偏置驱动。在此,参照图3,针对该液晶驱动电路进行1/4占空比驱动(m = 4)的情况下的公共信号输出电路1以及段信号输出电路3的具体动作的一例进行说明。另外,图3表示如图1所示的公共信号输出电路1输出公共信号COMl的情况下的动作,在输出公共信号COM2至COM4的情况下,成为分别将公共信号COMl的波形每次移位 1/4周期后的波形。并且,段信号SEGj,表示与该信号对应的4个段中、与公共信号COM2以及COM3对应的2个段点亮,与公共信号COMl以及COM4对应的2个段熄灭的情况下的波形。首先,针对公共信号输出电路1的动作进行说明。时钟信号S21是1/4占空比的时钟信号,该信号的高电平期间,表示选择与公共信号COMl对应的η个段的期间。因此,在公共信号输出电路1输出公共信号COM2至COM4的情况下,分别将时钟信号S21的波形每次移位1/4周期。以下,将选择了与公共信号COMi 对应的η个段的期间以及没有选择的期间,分别称作公共信号COMi的选择期间以及非选择期间。时钟信号S22,是一个周期与各公共信号的选择期间相等的1/2占空比的时钟信号。并且,时钟信号Sll以及S12都是时钟信号S22的反相信号。进而,时钟信号S13,是仅下降沿比时钟信号Sll延迟了规定延迟期间的时钟信号,时钟信号S14,是仅上升沿比时钟信号S12延迟了规定延迟期间的时钟信号。当时钟信号S21变成高电平,处于公共信号COMl的选择期间时,从多路复用器Μ21 输出的公共信号COMl的电位,成为晶体管Tll以及Τ12的连接点的电位。同时,时钟信号 SlU S12以及S14变成低电平,晶体管Tll导通,晶体管Τ12以及Τ14截止,因此公共信号 COMl的电位成为电源电位VDD。另外,时钟信号S13比时钟信号Sll延迟了规定延迟期间成为低电平,晶体管Τ13 导通,因此输出阻抗变得足够小。在公共信号COMl的选择期间,若时钟信号Sll至S13同时变成高电平,则晶体管 Tll以及Τ13截止,晶体管Τ12导通。因此,从电流源IS12向液晶面板9的公共电极供给与第一恒定电流信号相当的灌电流(sink current),作为公共信号COMl。并且,公共信号 COMl的电位,因该灌电流而呈斜坡状下降后成为电源电位VSS,成为从电源电位VDD下降至电源电位VSS的斜坡波形Ral。另外,时钟信号S14比时钟信号S12延迟了规定延迟期间成为高电平,晶体管T14 导通,因此输出阻抗变得足够小。另外,该延迟期间,是按照至少在公共信号COMl的电位到达电源电位VSS之后,时钟信号S14变成高电平的方式而设定的。当时钟信号S21变成低电平,处于公共信号COMl的非选择期间时,公共信号COMl 的电位成为多路复用器M22的输出电位。同时,由于时钟信号S22成为高电平,因此公共信号COMl的电位成为中间电位V2。在公共信号COMl的非选择期间,当时钟信号S22变成低电平时,公共信号COMl的电位成为中间电位VI。因此,在公共信号COMl的非选择期间,公共信号COMl的电位,根据时钟信号S22的电平而交替地成为中间电位V2或Vl。按照以上所述,公共信号输出电路1,至少在公共信号COMl的电位从电源电位VDD 下降至电源电位VSS的情况下,使其呈斜坡状变化。
另外,由图3可知,在该驱动方式中,公共信号COMl的电位不会从电源电位VSS上升至电源电位VDD。因此,斜坡波形生成电路10,仅含有与电源电位VSS连接的电流源IS12, 作为电流源。接着,针对段信号输出电路3的动作进行说明。段信号S41的高电平期间,表示与段信号SEGj对应的4个段中点亮的段所对应的公共信号COMi的选择期间。如上述,由于该4个段中与公共信号COM2以及COM3对应的2 个段点亮,因此时钟信号S41在公共信号COM2以及COM3的选择期间成为高电平。时钟信号S31以及S32都是与时钟信号S22相同的信号。并且,时钟信号S33是仅下降沿比时钟信号S31延迟了规定延迟期间的时钟信号,时钟信号S34是仅上升沿比时钟信号S32延迟了规定延迟期间的时钟信号。在公共信号COMl以及COM4的选择期间,时钟信号S41成为低电平。因此,从多路复用器M41输出的段信号SEGj的电位成为多路复用器M42的输出电位,在时钟信号S22为高电平期间,成为中间电位Vl,在时钟信号S22成为低电平期间,成为中间电位V2。当处于公共信号COM2的选择期间时,时钟信号S41成为高电平,段信号SEGj的电位成为晶体管T31以及T32的连接点的电位。同时,时钟信号S31至S33成为高电平,晶体管T31以及T33截止,晶体管T32导通。因此,从电流源IS32向液晶面板9的段电极供给灌电流作为段信号SEGj。并且,段信号SEGj的电位,因该灌电流而呈斜坡状下降后成为电源电位VSS,成为从中间电位V2下降至电源电位VSS的斜坡波形Ra2。并且,由于时钟信号S34比时钟信号S32延迟了规定的延迟期间成为高电平,晶体管T34导通,因此输出阻抗变得足够小。另外,该延迟期间,是按照至少在段信号SEGj的电位到达电源电位VSS之后,时钟信号S34成为高电平的方式而设定的。在公共信号COM2的选择期间,当时钟信号S31、S32、以及S34同时成为低电平时, 晶体管T31导通,晶体管T32以及T34截止。因此,从电流源IS31向液晶面板9的段电极供给拉电流(source current)作为段信号SEGj。并且,段信号SEGj的电位,因该拉电流而呈斜坡状上升后成为电源电压VDD,成为从电源电位VSS上升至电源电位VDD的斜坡波形 Ra30另外,时钟信号S33比时钟信号S31延迟了规定延迟期间成为低电平,晶体管T33 导通,因此输出阻抗变得足够小。另外,该迟延期间,是按照至少在段信号SEGj的电位到达电源电位VDD之后时钟信号S33成为低电平的方式而设定的。当处于公共信号COM3的选择期间时,时钟信号S31至S33同时成为高电平,晶体管T31以及T33截止,晶体管T32导通。因此,从电流源IS32向液晶面板9的段电极供给灌电流作为段信号SEGj。并且,段信号SEGj的电位,因该灌电流而呈斜坡状下降后成为电源电位VSS,成为从电源电位VDD下降至电源电位VSS的斜坡波形Ra4。另外,时钟信号S34比时钟信号S32延迟了规定延迟期间成为高电平,晶体管T34 导通,因此输出阻抗变得足够小。在公共信号COM3的选择期间,时钟信号S31、S32以及S34同时成为低电平的情况下的动作,与公共信号COM2的选择期间的情况同样。因此,段信号SEGj的电位,与斜坡波形Ra3同样地,成为从电源电位VSS上升至电源电位VDD的斜坡波形Ra5。按照以上所示,段信号输出电路3,至少在段信号SEGj的电位从电源电位VDD下降至电源电位VSS的情况下或者从电源电位VSS上升至电源电位VDD的情况下,使之呈斜坡状变化。另外,为了实现该功能,本实施方式中,段信号输出电路3,在段信号SEGj的电位下降至电源电位VSS的情况下、或者上升至电源电位VDD的情况下,使之呈斜坡状变化。因此,段信号SEGj的电位除了以电源电压VO的电位差呈斜坡状产生变化以外,有些情况下也如斜坡波形Ra2所示那样以1/3V0( = V2-VSS)的电位差呈斜坡状产生变化。另外,在本实施方式中,从电流源IS31供给的拉电流以及从电流源IS32供给的灌电流,作为段信号SEGj,都相当于第二恒定电流信号。按照这样,本实施方式的液晶驱动电路,至少在公共信号COMi以及段信号SEGj的电位以电源电压VO的电位差产生变化的情况下,使之呈斜坡状变化。即,在信号的电位以最大电位差产生变化的情况下,设置上升时间和下降时间,使压摆率(Slew rate)降低。因此,即使运算放大器的输出阻抗,与图9以及图10所示的液晶驱动电路的情况相同,也会如图3所示,能够使尖峰噪声Sp的大小以及收敛时间变小。因此,能够既确保良好的显示品质,又同时抑制消耗电流以及电路基板的安装面积。另外,代替使公共信号COMi以及段信号SEGj成为斜坡波形,也可以采用RC滤波器使高频分量衰减,从而使压摆率降低。然而,在采用RC滤波器的情况下,即使上升或者下降之后的压摆率与斜坡波形相同,由于达到电源电压VDD或VSS的时间变长,因此有些情况下液晶面板中会产生闪烁等显示不良。(电流供给电路的其他结构例)在上述实施方式中,公共信号COMi以及段信号SEGj的斜坡波形,是与从电流源 IS12、IS31、以及IS32供给的电流相应的坡度。因此,通过使该供给的电流的电流值为可变,从而能够对斜坡状的坡度进行变更。作为一例,图4示出如下结构采用4个与斜坡波形生成电路30中的第二电流供给电路相当的电路,能够根据在设定寄存器SR中存储的电流值设定信息(Gl、G2、G3、G4), 对斜坡波形的坡度进行变更。将与电源电位VDD连接的电流源IS311、晶体管T311、T321、以及与电源电位VSS 连接的电流源IS321,依次串联连接,相当于一个第二电流供给电路。并且,向晶体管T311 的栅极输入OR电路(逻辑或电路)0311的输出信号,该OR电路0311中输入了时钟信号S31 和电流值设定信号Gl的反相信号。另一方面,向晶体管T321的栅极输入AND电路(逻辑与电路)A321的输出信号,该AND电路A321中输入了时钟信号S32和电流值设定信号G1。该第二电流供给电路,在电流值设定信号Gl = 1的情况下,能够根据时钟信号S31 以及S32,从电流源IS311或者IS321供给电流。另一方面,在电流值设定信号Gl = 0的情况下,不管时钟信号S31以及S32如何,晶体管T311以及T321都截止,因此不从电流源 IS311以及IS321供给电流。因此,该第二电流供给电路,根据电流值设定信号Gl设定为使用或不使用。另外,其他3个第二电流供给电路也是同样的结构,分别根据电流值设定信号 G2至G4,而被设定为使用或不使用。按照这样,通过适当设定电流值设定信息(G1、G2、G3、G4),能够设定供给与第二恒定电流信号相当的电流作为段信号SEGj的第二电流供给电路的个数,并对斜坡波形的坡度进行变更。另外,关于公共信号COMi,也同样地能够对斜坡波形的坡度进行变更。
另外,在斜坡波形的坡度很小的情况下,存在无法充分抑制尖峰噪声Sp,产生余像等的情况。另一方面,在斜坡波形的坡度很大的情况下,由于公共信号COMi以及段信号 SEGj的电位到达电源电压VDD或者VSS的时间变长,所以存在产生闪烁等的情况。因此,实际上通过连接液晶面板9,一边确认显示状态,一边对斜坡波形的坡度进行变更,从而能够调整成最佳的显示品质。(液晶驱动电路的其他驱动方式)在上述实施方式中,作为驱动方式,针对进行1/3偏置驱动的液晶驱动电路作了说明,但并非限定于此。图5表示进行1/2偏置驱动的液晶驱动电路的动作。如图5所示,在1/2偏置的驱动方式中,段信号SEGj,不取中间电位Vl,而是仅取与中间电位Vl相比足够稳定的电源电位VDD或者VSS。因此,在该驱动方式中,只要仅将段信号SEGj设为斜坡波形,并抑制在公共信号COMi中产生的尖峰噪声即可。另外,段信号SEGj电位的变化都是电源电压VO的电位差的变化,因此使段信号SEGj的电位始终呈斜坡状变化。另外,作为1/3偏置的驱动方式,一般公知有图6所示的驱动方式。在该驱动方式中,公共信号COMi以及段信号SEGj的电位,存在虚线所包围的2/3V0电位差的变化,但不会以电源电压VO的电位差产生变化。因此,在该驱动方式中,至少在公共信号COMi以及段信号SEGj的电位以能取的最大电位差2/3V0而变化的情况下,使之呈斜坡状变化。另外,在任何一种驱动方式中,只要至少在公共信号COMi以及段信号SEGj的电位以最大电位差产生变化的情况下,使之呈斜坡状变化即可,关于此外的变化,也可以是斜坡波形。例如,可以是使公共信号COMi以及段信号SEGj的电位始终呈斜坡状变化的结构。如上所述,在具有如图1所示的段信号输出电路3的液晶驱动电路中,通过至少在段信号SEGj的电位以能取的最大电位差而变化的情况下,使该段信号SEGj的电位呈斜坡状变化,能够使压摆率降低并抑制在公共信号COMi中产生的尖峰噪声Sp,能够既确保良好的显示品质,又同时抑制消耗电流以及电路基板的安装面积。另外,在进一步具有如图1所示的公共信号输出电路1的液晶驱动电路中,通过至少在公共信号COMi的电位以能取的最大电位差而变化的情况下,使该公共信号COMi的电位呈斜坡状变化,能够使压摆率降低并抑制在段信号SEGj中产生的尖峰噪声Sp。另外,通过至少在公共信号COMi以及段信号SEGj的电位以电源电压VO的电位差而变化的情况下,使该公共信号COMi以及段信号SEGj的电位呈斜坡状变化,能够在具有电源电压VO的电位差的变化的驱动方式中,抑制公共信号COMi以及段信号SEGj中产生的尖峰噪声Sp。另外,作为公共信号COMi以及段信号SEGj,通过将从电流源IS12、IS31、IS32供给的第一以及第二恒定电流信号分别提供给液晶面板9的公共电极以及段电极,能够使公共信号COMi以及段信号SEGj的电位呈斜坡状变化。另外,通过采用多个第一以及第二电流供给电路,并设定分别供给第一以及第二恒定电流信号的第一以及第二电流供给电路的个数,从而能够对公共信号COMi以及段信号SEG的斜坡波形的坡度进行变更,能够将液晶面板9调整为最佳显示品质。另外,上述实施方式是用于使本发明容易理解的一个实施例,并非用于对本发明的限定解释。本发明在不脱离其主旨的范围内,还可以进行变更、改良,并且本发明中还包含其等价物。
权利要求
1.一种液晶驱动电路,其特征在于,包含多个电阻,其串联连接在第一电位与比所述第一电位低的第二电位之间;一个以上的电压跟随电路,其对在所述多个电阻的连接点产生的、处于所述第一电位与所述第二电位之间的一个以上的中间电位分别进行阻抗变换后输出;公共信号输出电路,其将取所述第一电位、所述第二电位、或者所述中间电位的公共信号分别以规定的顺序提供给液晶面板的公共电极;以及段信号输出电路,其根据所述公共信号,将取所述第一电位、所述第二电位、或者所述中间电位的段信号提供给所述液晶面板的段电极,所述段信号输出电路,至少在所述段信号的电位以能取的最大电位差而变化的情况下,使所述段信号的电位呈斜坡状变化。
2.根据权利要求1所述的液晶驱动电路,其特征在于,所述公共信号输出电路,至少在所述公共信号的电位以能取的最大电位差而变化的情况下,使所述公共信号的电位呈斜坡状变化。
3.根据权利要求2所述的液晶驱动电路,其特征在于,所述公共信号输出电路,至少在所述公共信号的电位从所述第一电位下降至所述第二电位的情况下或者从所述第二电位上升至所述第一电位的情况下,使所述公共信号的电位呈斜坡状变化,所述段信号输出电路,至少在所述段信号的电位从所述第一电位下降至所述第二电位的情况下或者从所述第二电位上升至所述第一电位的情况下,使所述段信号的电位呈斜坡状变化。
4.根据权利要求2或3所述的液晶驱动电路,其特征在于,所述公共信号输出电路含有第一电流供给电路,该第一电流供给电路在使所述公共信号的电位呈斜坡状变化的情况下,将第一恒定电流信号作为所述公共信号提供给所述公共电极,所述段信号输出电路含有第二电流供给电路,该第二电流供给电路在使所述段信号的电位呈斜坡状变化的情况下,将第二恒定电流信号作为所述段信号提供给所述段电极。
5.根据权利要求4所述的液晶驱动电路,其特征在于,所述公共信号输出电路,含有多个所述第一电流供给电路,在使所述公共信号的电位呈斜坡状变化的情况下,从与电流值设定信息相应个数的所述第一电流供给电路将所述第一恒定电流信号提供给所述公共电极,所述段信号输出电路,含有多个所述第二电流供给电路,在使所述段信号的电位呈斜坡状变化的情况下,从与所述电流值设定信息相应个数的所述第二电流供给电路将所述第二恒定电流信号提供给所述段电极。
全文摘要
本发明的液晶驱动电路,包含多个电阻,其串联连接在第一电位与比第一电位低的第二电位之间;一个以上的电压跟随电路,其对在多个电阻的连接点产生的、处于第一电位与第二电位之间的一个以上的中间电位分别进行阻抗变换后输出;公共信号输出电路,其将取第一电位、第二电位、或者中间电位的公共信号分别以规定的顺序提供给液晶面板的公共电极;以及段信号输出电路,其根据公共信号,将取第一电位、第二电位、或者中间电位的段信号提供给液晶面板的段电极,段信号输出电路,至少在段信号的电位以能取的最大电位差而变化的情况下,使段信号的电位呈斜坡状变化。
文档编号G09G3/36GK102347008SQ20111018146
公开日2012年2月8日 申请日期2011年6月30日 优先权日2010年7月29日
发明者中村浩之, 山口守, 德永哲也, 片桐典和 申请人:安森美半导体贸易公司