专利名称:电泳显示器及其驱动方法
技术领域:
本发明涉及一种电泳显示器,尤指一种仅更新一画面的更新区域的画面数据,以降低画面褪色和省电的电泳显示器。
背景技术:
因为电泳面板具有双稳态(bistability)特性,所以电泳面板只在更新画面数据的时候才须要通电。如果电泳面板不必更新画面数据,则可关闭供应电源,且电泳面板上仍可维持显示的画面数据。请参照图1A、图IB和图2,图IA和图IB为现有技术说明电泳面板 100所显示的画面的示意图,图2为现有技术说明电泳面板100由图IA的画面更新至图IB 的画面时,多条栅极线依序致能以及多条数据线均致能的示意图。如图IA和图IB所示,电泳面板100由图IA的画面更新至图IB的画面时,电泳面板100的画面(更新区域B加上非更新区域A)为全部更动,亦即电泳面板100上的多条栅极线和多条数据线均依序致能。 因此,电泳面板100并没有利用上述电泳面板的双稳态特性来省电。另外,如图2所示,电泳面板100所显示画面的非更新区域A的画面数据,亦会因为电泳面板100对应于非更新区域A的共同电压被更新,而有褪色的问题。因此,在现有技术中,电泳显示器的驱动方法不仅没有利用电泳面板的双稳态特性来省电,且电泳面板100所显示的画面亦会有褪色的问题。
发明内容
本发明的一实施例提供一种电泳显示器。该电泳显示器包含电泳面板、时序控制电路、数据驱动电路、栅极驱动电路及栅极线致能电路。该电泳面板包含共同电极与多个像素,其中该多个像素耦接于该共同电极;该时序控制电路用以根据显示于该电泳面板上的画面的更新区域,产生对应于该更新区域的时序控制信号;该数据驱动电路耦接于该时序控制电路,用以接收该时序控制信号,及根据该时序控制信号,驱动耦接于该数据驱动电路的m条数据线中对应于该更新区域的数据线,其中m为正整数;该栅极驱动电路耦接于该时序控制电路,用以依序对耦接于该栅极驱动电路的η条第一栅极线输出扫描信号,及根据该时序控制信号,产生对应于该更新区域的输出致能信号;该栅极线致能电路耦接于该 η条第一栅极线,用以根据对应于该更新区域的输出致能信号,将该η条第一栅极线中对应于该更新区域的扫描信号传输至耦接于该栅极线致能电路的η条第二栅极线中对应于该更新区域的第二栅极线;其中η为正整数。本发明的另一实施例提供一种电泳显示器的驱动方法。该方法包含根据画面的更新区域,产生对应于该更新区域的时序控制信号;依序对耦接于一栅极驱动电路的η条第一栅极线输出扫描信号;该栅极驱动电路根据该时序控制信号,产生对应于该更新区域的输出致能信号;根据对应于该更新区域的输出致能信号,将该η条第一栅极线中对应于该更新区域的扫描信号传输至耦接于一栅极线致能电路的η条第二栅极线中对应于该更新区域的第二栅极线;根据该时序控制信号,驱动耦接于一数据驱动电路的m条数据线中对应于该更新区域的数据线,以对相对应于该更新区域的像素进行充放电。本发明提供一种电泳显示器及其驱动方法。该电泳显示器及其驱动方法利用时序控制电路产生对应于电泳面板上更新区域的时序控制信号,利用数据驱动电路根据该时序控制信号,驱动对应于该更新区域的数据线,以及利用栅极驱动电路和栅极线致能电路,将 η条第一栅极线中对应于更新区域的扫描信号传输至耦接于栅极线致能电路的η条第二栅极线中对应于更新区域的第二栅极线。所以,相对应于该电泳面板上的更新区域的像素即可被更新,而该电泳面板上的非更新区域的像素仍维持原有的电压。因此,本发明相较于现有技术不仅可以利用该电泳面板的双稳态特性来省电,减少该数据驱动电路和该栅极驱动电路的负担,且不会有先前技术褪色的问题。
图IA和图IB为现有技术说明电泳面板所显示的画面的示意图;图2为现有技术说明电泳面板由图IA的画面更新至图IB的画面时,多条栅极线依序致能以及多条数据线均致能的示意图;图3为本发明的一实施例说明一种电泳显示器的示意图;图4Α、图4Β和图4C为本发明的不同实施例说明对应于更新区域的栅极线致能单元与对应于非更新区域的栅极线致能单元的示意图;图4D为说明输出致能信号、反相后的输出致能信号、第二栅极线的时序的示意图;图4Ε为说明输出致能信号、电位位移信号、第二栅极线的时序的示意图;图4F为说明输出致能信号、第一电压、第二栅极线的时序的示意图;图5为本发明的另一实施例说明栅极线致能电路的示意图;图6为本发明的另一实施例说明直流电压转交流电压的方法的流程图;图7为本发明的另一实施例说明直流电压转交流电压的方法的流程图。其中,附图标记100、302电泳面板
304 时序控制电路 308 栅极驱动电路 A非更新区域
300 电泳显示器 306 数据驱动电路
310、510栅极线致能电路
B更新区域
Fl-Fn. Fi、Fk 第一栅极线FVi、F’
FTFTi, FTFTk第一薄膜晶体管 GLEl-GLEn、GLEi. GLEk栅极线致能单元
Ci、Ck 比较器
D-Dm, Dj 数据线 FVi、FVk第一电压
Ii、Tk反相器 Ni、Nk 与门 P、P'像素
LSi、LSk电位位移器 OEl-OEn, OEi输出致能信号 ROEi, RC k反相后的输出致能信号
Sl-Sn, Si、Sk 第二栅极线STFTi、STFTk 第二薄膜晶体管
具体实施例方式
请参照图3,图3为本发明的一实施例说明一种电泳显示器300的示意图。电泳显示器300包含电泳面板(electrophoretic panel) 302、时序控制电路304、数据驱动电路 306、栅极驱动电路308及栅极线致能电路310。电泳面板302包含共同电极Vcom与多个像素;时序控制电路304用以根据显示于电泳面板302上的一个画面中的更新区域,产生对应于更新区域的时序控制信号TCS ;数据驱动电路306耦接于时序控制电路304,用以接收时序控制信号TCS,及根据时序控制信号TCS,驱动耦接于数据驱动电路306的m条数据线中对应于更新区域的数据线,其中m为正整数;栅极驱动电路308耦接于时序控制电路304, 用以依序对耦接于栅极驱动电路308的η条第一栅极线(gate line)FHn输出扫描信号, 及根据时序控制信号TCS,产生对应于更新区域的输出致能信号,其中η为正整数;栅极线致能电路310耦接于η条第一栅极线Fl-Fn,用以根据对应于更新区域的输出致能信号,将 η条第一栅极线Fl-Fn中对应于更新区域的扫描信号传输至耦接于栅极线致能电路310的 η条第二栅极线Sl-Sn中对应于更新区域的第二栅极线,其中η为正整数。因此,仅有对应于更新区域的第二栅极线具有扫描信号。栅极线致能电路310包含η个栅极线致能单元 GLEl-GLEn,栅极线致能单元GLEi耦接于相对应的第一栅极线Fi与第二栅极线Si,与用以接收一相对应的输出致能信号OEi,其中第二栅极线Si的输出信号用以控制耦接于像素的开关的开启与关闭,且1 < i < n,且i为正整数。另外,对应于更新区域的每一栅极线致能
SWi, SWk 开关 Vcom共同电极
VGL栅极低电位 VREF参考电压
TCS 时序控制信号 VGH栅极高电位 VLSi、VLSk电位位移信号 600 至 608、700 至 708 步骤单元用以根据一相对应的输出致能信号,将对应于每一栅极线致能单元的第一栅极线的扫描信号传输至相对应于的第二栅极线。另外,电泳面板302所包含的多个像素中的每一个像素耦接于共同电压Vcom,以及通过相对应的开关耦接于对应的一条数据线和对应的一条第二栅极线。另外,本发明的另一实施例为栅极驱动电路308及栅极线致能电路310整合于电泳面板302内。请参照图4A、图4B、图4C、图4D、图4E及图4F,图4A、图4B和图4C为本发明的不同实施例说明对应于更新区域的栅极线致能单元GLEi与对应于非更新区域的栅极线致能单元GLEk的示意图,图4D为说明输出致能信号OEi、反相后的输出致能信号ROEi、第二栅极线Si、输出致能信号OEk、反相后的输出致能信号ROEk及第二栅极线Sk的时序的示意图,图4E为说明输出致能信号OEi、电位位移信号VLSi、第二栅极线Si、输出致能信号OEk、 电位位移信号VLSk及第二栅极线Sk的时序的示意图,图4F为说明输出致能信号OEi、第一电压FVi、第二栅极线Si、输出致能信号OEk、第一电压FVk及第二栅极线Sk的时序的示意图。如图4A所示,栅极线致能单元GLEi包含第一薄膜晶体管FTFTi、反相器Ii及第二薄膜晶体管STFTi。第一薄膜晶体管FTFTi具有第一端,用以接收对应于栅极线致能单元GLEi 的第一栅极线Fi的扫描信号,第二端,用以接收对应于栅极线致能单元GLEi的输出致能信号OEi,及第三端,耦接于对应于栅极线致能单元GLEi的第二栅极线Si ;反相器Ii具有第一端,用以接收输出致能信号OEi,及第二端,用以输出反相后的输出致能信号ROEi ;第二薄膜晶体管STFTi具有第一端,用以接收栅极低电位VGL,第二端,耦接于反相器Ii的第二端,及第三端,耦接于第一薄膜晶体管FTFTi的第三端。如图4D所示,当输出致能信号OEi 为逻辑高电位“1” (栅极驱动电路308致能对应于更新区域的输出致能信号OEi)时,第一薄膜晶体管FTFTi开启,且第一栅极线Fi的扫描信号(栅极高电位VGH)传送至第二栅极线 Si,其中第二薄膜晶体管STFTi因为反相器Ii输出的反相后的输出致能信号ROEi (逻辑低电位“0”)而关闭。因此,第二栅极线Si所输出的扫描信号即可用以开启耦接于第二栅极线Si的开关SWi,而对应于更新区域的数据线Dj即可根据对应于数据线Dj的数据电压,将像素P进行充放电,其中1彡i彡n,l彡j彡m。同理,如图4A所示,当输出致能信号OEk 为逻辑低电位“0”(输出致能信号OEk对应于非更新区域)时,第一薄膜晶体管FTFTk关闭,且第二薄膜晶体管STFTk因为反相器让输出的反相后的输出致能信号ROEk(逻辑高电位“ 1 ”)而开启,导致第二栅极线Sk所输出的扫描信号为栅极低电位VGL,其中1彡k彡n, 且k兴i。因此,耦接于第二栅极线Sk的开关Sffk为关闭,则像素P’维持原有的电压,亦即像素P’的特定电压没有被更新。另外,图4A中的第一薄膜晶体管和第二薄膜晶体管并不受限于N型薄膜晶体管,亦即可利用P型薄膜晶体管搭配和上述输出致能信号反相的电位实现图4A的实施例。如图4B所示,栅极线致能单元GLEi包含与门(AND gate) Ni及电位位移器(level shifter) LSi0与门Ni具有第一端,用以接收对应于栅极线致能单元GLEi的输出致能信号OEi,第二端,用以接收对应于该栅极线致能单元GLEi的第一栅极线Fi的扫描信号,及输出端,用以输出电位位移信号VLSi ;电位位移器LSi具有第一端,用以接收电位位移信号 VLSi,第二端,耦接于对应于栅极线致能单元GLEi的第二栅极线Si,用以输出栅极高电位 VGH,及第三端,耦接于第二栅极线Si,用以输出栅极低电位VGL,其中电位位移器LSi根据电位位移信号VLSi,输出栅极高电位VGH或栅极低电位VGL,且1彡i彡η。如图4Ε所示,当输出致能信号OEi为逻辑高电位“1” (栅极驱动电路308致能对应于更新区域的输出致能信号OEi)以及第一栅极线Fi的扫描信号为栅极高电位VGH时,与门M输出的电位位移信号VLSi被致能,导致电位位移器LSi的第二端输出栅极高电位VGH至第二栅极线Si。 同理,如图4B和图4E所示,当输出致能信号OEk为逻辑低电位“0” (输出致能信号OEk对应于非更新区域)时,与门Nk输出的电位位移信号VLSk被去能,导致电位位移器LSk的第三端输出栅极低电位VGL至第二栅极线Sk,其中1彡k彡n,且k兴i。另外,图4B的数据线Dj、像素P、开关SWi、开关SWk及像素P’的操作原理皆和图4A的数据线Di、像素P、开关 SWi、开关Sffk及像素P’相同,在此不再赘述。如图4C所示,栅极线致能单元GLEi包含与门Ni及比较器Ci。与门Ni具有第一端,用以接收对应于栅极线致能单元GLEi的第一栅极线Fi的输出致能信号OEi,第二端,用以接收对应于栅极线致能单元GLEi的第一栅极线Fi的扫描信号,及输出端,用以输出第一电压FVi ;比较器Ci具有第一端,用以接收第一电压FVi,第二端,用以接收参考电压VREF, 第三端,用以接收栅极高电位VGH,第四端,用以接收栅极低电位VGL,及输出端,用以输出栅极高电位VGH和栅极低电位VGL,其中比较器Ci根据第一电压FVi与参考电压VREF,输出栅极高电位VGH或栅极低电位VGL,参考电压VREF介于与门Ni所输出的第一电压FVi的高电位(例如3. 3V)与低电位(例如0V)之间,且1彡i彡η。如图4F所示,当输出致能信号OEi为逻辑高电位“1” (栅极驱动电路308致能对应于更新区域的输出致能信号OEi) 以及第一栅极线Fi的扫描信号为栅极高电位VGH时,第一电压FVi (高电位)大于参考电压VREF,导致比较器Ci输出栅极高电位VGH至第二栅极线Si。同理,如图4C所示,当输出致能信号Cffik为逻辑低电位“0”(输出致能信号CEk对应于非更新区域)时,第一电压 FVk(低电位)小于参考电压VREF,导致比较器Ck输出栅极低电位VGL至第二栅极线Sk, 其中1彡k彡n,且k兴i。另外,图4C的数据线Dj、像素P、开关SWi、开关SWk及像素P, 的操作原理皆和图4A的数据线Dj、像素P、开关SWi、开关SWk及像素P’相同,在此不再赘述。请参照图5,图5为本发明的另一实施例说明栅极线致能电路510的示意图。如图 5所示,栅极线致能电路510包含L个栅极线致能单元GLE1-GLEL,栅极线致能单元GLEi耦接于相对应的多条第一栅极线与相对应的多条第二栅极线,与用以接收一相对应的输出致能信号,且多条第二栅极线的数目等于该多条第一栅极线的数目以及L < n,其中对应于更新区域的栅极线致能单元中的每一栅极线致能单元用以根据一相对应的输出致能信号,将 η条第一栅极线Fl-Fn中的多条第一栅极线的扫描信号传输至对应于多条第一栅极线的多条第二栅极线,其中每一第二栅极线的扫描信号用以控制耦接于一像素的开关的开启与关闭。另外,栅极线致能电路510的其余操作原理皆和栅极线致能电路310相同,在此不再赘述。请参照图6,图6为本发明的另一实施例说明直流电压转交流电压的方法的流程图。图6的方法利用图3的电泳显示器300说明,详细步骤如下步骤600:开始;步骤602 根据画面的更新区域,产生对应于更新区域的时序控制信号TCS ;步骤603 依序对耦接于栅极驱动电路308的η条第一栅极线Fl-Fn输出扫描信号;
步骤604 根据时序控制信号TCS,产生对应于更新区域的输出致能信号;步骤606 根据对应于更新区域的输出致能信号,将η条第一栅极线中对应于更新区域的扫描信号传输至η条第二栅极线中对应于更新区域的第二栅极线;步骤608 根据时序控制信号TCS,驱动m条数据线中对应于更新区域的数据线,以对相对应于更新区域的像素进行充放电;跳回步骤602。在步骤602中,时序控制电路304根据显示于电泳面板302上的一个画面的更新区域,产生对应于更新区域的时序控制信号TCS。在步骤604中,栅极驱动电路308根据时序控制信号TCS,产生对应于更新区域的输出致能信号。在步骤606中,栅极线致能电路310 根据对应于更新区域的输出致能信号,将η条第一栅极线中对应于更新区域的扫描信号传输至η条第二栅极线中对应于更新区域的第二栅极线。因此,仅有对应于更新区域的第二栅极线具有扫描信号。在步骤608中,数据驱动电路306根据时序控制信号TCS,驱动m条数据线中对应于更新区域的数据线,以对相对应于更新区域的像素进行充放电。因此,在步骤608中,相对应于电泳面板302上的更新区域的像素即可被更新,而电泳面板302上的非更新区域的像素仍维持原有的电压。请参照图7,图7为本发明的另一实施例说明直流电压转交流电压的方法的流程图。图7的方法利用图3的电泳显示器300和图5的栅极线致能电路510说明,详细步骤如下步骤700:开始;步骤702 根据画面的更新区域,产生对应于更新区域的时序控制信号TCS ;步骤703 依序对耦接于栅极驱动电路308的η条第一栅极线Fl-Fn输出扫描信号;步骤704 根据时序控制信号TCS,产生对应于更新区域的输出致能信号;步骤706 栅极线致能电路510中对应于更新区域的每一栅极线致能单元根据对应于更新区域的输出致能信号,将η条第一栅极线中的多条第一栅极线的扫描信号传输至对应于多条第一栅极线的多条第二栅极线;步骤708 根据时序控制信号TCS,驱动m条数据线中对应于更新区域的数据线,以对相对应于更新区域的像素进行充放电;跳回步骤702。图7的实施例和图6的实施例差别在于在步骤706中,栅极线致能电路510中的每一栅极线致能单元根据相对应的输出致能信号,同时将η条第一栅极线中的多条第一栅极线的扫描信号传输至对应于多条第一栅极线的多条第二栅极线。另外,图7的实施例的其余操作原理皆和图6的实施例相同,在此不再赘述。综上所述,本发明所提供的电泳显示器及其驱动方法利用时序控制电路产生对应于电泳面板上更新区域的时序控制信号,利用数据驱动电路根据时序控制信号,驱动对应于更新区域的数据线,以及利用栅极驱动电路和栅极线致能电路,将η条第一栅极线中对应于更新区域的扫描信号传输至耦接于栅极线致能电路的η条第二栅极线中对应于更新区域的第二栅极线。所以,相对应于电泳面板上的更新区域的像素即可被更新,而电泳面板上的非更新区域的像素仍维持原有的电压。因此,本发明相较于现有技术不仅可以利用电泳面板的双稳态特性来省电,减少数据驱动电路和栅极驱动电路的负担,且不会有现有技术褪色的问题。
当然,本发明还可有其它多种实施例,在不背离本发明精神及其实质的情况下,熟悉本领域的技术人员当可根据本发明作出各种相应的改变和变形,但这些相应的改变和变形都应属于本发明所附的权利要求的保护范围。
权利要求
1.一种电泳显示器,其特征在于,包含一电泳面板,包含一共同电极与多个像素,其中该多个像素耦接于该共同电极;一时序控制电路,用以根据显示于该电泳面板上的一画面的更新区域,产生对应于该画面的更新区域的时序控制信号;一数据驱动电路,耦接于该时序控制电路,用以接收该时序控制信号,及根据该时序控制信号,驱动耦接于该数据驱动电路的m条数据线中对应于该更新区域的数据线,其中m为正整数;一栅极驱动电路,耦接于该时序控制电路,用以依序对耦接于该栅极驱动电路的η条第一栅极线输出扫描信号,及根据该时序控制信号,产生对应于该更新区域的输出致能信号,及一栅极线致能电路,耦接于该η条第一栅极线,用以根据对应于该更新区域的输出致能信号,将该η条第一栅极线中对应于该更新区域的扫描信号传输至耦接于该栅极线致能电路的η条第二栅极线中对应于该更新区域的第二栅极线;其中η为正整数。
2.根据权利要求1所述的电泳显示器,其特征在于,其中该栅极线致能电路包含η个栅极线致能单元,每一栅极线致能单元耦接于该η条第一栅极线中的一第一栅极线与该η条第二栅极线中的一第二栅极线以及用以接收一相对应的输出致能信号,其中对应于该更新区域的每一栅极线致能单元用以根据一相对应的输出致能信号,将对应于该栅极线致能单元的第一栅极线的扫描信号传输至对应于该栅极线致能单元的第二栅极线,其中该第二栅极线的扫描信号用以控制耦接于一像素的开关的开启与关闭。
3.根据权利要求2所述的电泳显示器,其特征在于,其中该η个栅极线致能单元中的每一栅极线致能单元包含一第一薄膜晶体管,具有一第一端,用以接收对应于该栅极线致能单元的第一栅极线的扫描信号,一第二端,用以接收该相对应的输出致能信号,及一第三端,耦接于对应于该栅极线致能单元的第二栅极线;一反相器,具有一第一端,用以接收对应于该相对应的输出致能信号,及一第二端,用以输出一反相后的相对应的输出致能信号;及一第二薄膜晶体管,具有一第一端,用以接收一栅极低电位,一第二端,耦接于该反相器的第二端,及一第三端,耦接于该第一薄膜晶体管的第三端。
4.根据权利要求2所述的电泳显示器,其特征在于,其中该η个栅极线致能单元中的每一栅极线致能单元包含一与门,具有一第一端,用以接收该相对应的输出致能信号,一第二端,用以接收该对应于该栅极线致能单元的第一栅极线的扫描信号,及一输出端,用以输出一电位位移信号; 及一电位位移器,具有一第一端,用以接收该电位位移信号,一第二端,耦接于对应于该栅极线致能单元的第二栅极线,用以输出一栅极高电位,及一第三端,耦接于对应于该栅极线致能单元的第二栅极线,用以输出一栅极低电位;其中该电位位移器根据该电位位移信号,输出该栅极高电位或该栅极低电位。
5.根据权利要求2所述的电泳显示器,其特征在于,其中该η个栅极线致能单元中的每一栅极线致能单元包含一与门,具有一第一端,用以接收该相对应的输出致能信号,一第二端,用以接收对应于该栅极线致能单元的第一栅极线的扫描信号,及一输出端,用以输出一第一电压;及一比较器,具有一第一端,用以接收该第一电压,一第二端,用以接收一参考电压,一第三端,用以接收一栅极高电位,一第四端,用以接收一栅极低电位,及一输出端,用以输出该栅极高电位和该栅极低电位;其中该比较器根据该第一电压与该参考电压,输出该栅极高电位或该栅极低电位。
6.根据权利要求1所述的电泳显示器,其特征在于,其中该栅极线致能电路包含L个栅极线致能单元,L个栅极线致能单元中的每一栅极线致能单元耦接于相对应的多条第一栅极线与相对应的多条第二栅极线,与用以接收一相对应的输出致能信号,且该多条第二栅极线的数目等于该多条第一栅极线的数目以及L < n,其中对应于该更新区域的栅极线致能单元中的每一栅极线致能单元用以根据一相对应的输出致能信号,将该η条第一栅极线中的多条第一栅极线的扫描信号传输至对应于该多条第一栅极线的多条第二栅极线,其中每一第二栅极线的扫描信号用以控制耦接于一像素的开关的开启与关闭。
7.—种电泳显示器的驱动方法,其特征在于,包含根据一画面的更新区域,产生对应于该更新区域的时序控制信号; 依序对耦接于一栅极驱动电路的η条第一栅极线输出扫描信号; 该栅极驱动电路根据该时序控制信号,产生对应于该更新区域的输出致能信号; 根据对应于该更新区域的输出致能信号,将该η条第一栅极线中对应于该更新区域的扫描信号传输至耦接于一栅极线致能电路的η条第二栅极线中对应于该更新区域的第二栅极线;及根据该时序控制信号,驱动耦接于一数据驱动电路的m条数据线中对应于该更新区域的数据线,以对相对应于该更新区域的像素进行充放电。
8.根据权利要求7所述的驱动方法,其特征在于,其中根据对应于该更新区域的输出致能信号,将该η条第一栅极线中对应于该更新区域的扫描信号传输至耦接于该栅极线致能电路的η条第二栅极线中对应于该更新区域的第二栅极线,包含根据对应于该更新区域的一输出致能信号,将该η条第一栅极线中的一条第一栅极线的扫描信号传输至对应于该条第一栅极线的一条第二栅极线。
9.根据权利要求7所述的驱动方法,其特征在于,其中根据对应于该更新区域的输出致能信号,将该η条第一栅极线中对应于该更新区域的扫描信号传输至耦接于该栅极线致能电路的η条第二栅极线中对应于该更新区域的第二栅极线,包含根据对应于该更新区域的一输出致能信号,将该η条第一栅极线中的多条第一栅极线的扫描信号传输至对应于该多条第一栅极线的多条第二栅极线。
全文摘要
本发明公开一种电泳显示器及其驱动方法。电泳显示器包含电泳面板、时序控制电路、数据驱动电路、栅极驱动电路及栅极线致能电路。该时序控制电路根据画面的更新区域,产生对应于该更新区域的时序控制信号。该栅极驱动电路根据该时序控制信号,产生对应于该更新区域的输出致能信号,及该栅极线致能电路根据对应于该更新区域的输出致能信号,将对应于该更新区域的第一栅极线的扫描信号传输至对应于该更新区域的第二栅极线。该数据驱动电路根据该时序控制信号,驱动对应于该更新区域的数据线,以对应于该更新区域的像素进行充放电。
文档编号G09G3/34GK102231031SQ201110184780
公开日2011年11月2日 申请日期2011年6月28日 优先权日2011年5月2日
发明者徐国城, 许哲嘉, 郑国兴, 陈佩瑜 申请人:友达光电股份有限公司