专利名称:显示系统及控制方法
技术领域:
本发明系有关于一种显示系统,特别是有关于一种两发光元件共用一驱动单元的显不系统。
背景技术:
一般而言,平面显示器的显示面板具有复数像素。每一像素具有一驱动晶体管以及一发光元件。驱动晶体管根据一影像信号,产生一驱动电流。发光元件根据驱动电流,呈现相对应的亮度。由于制程的影响,不同像素的驱动晶体管可能具有不同的临界电压。当不同的驱动晶体管接收到相同的影像信号时,可能会产生不同的驱动电流,而使得不同的发光元件呈现不同的亮度。
为了避免发光元件的亮度受到驱动晶体管的临界电压影响,习知的做法系在每一像素内,设置一补偿单元,用以补偿驱动晶体管的临界电压所造成的影响。然而,随着科技的进步,平面显示器的尺寸愈来愈大。若每一次像素均设置一补偿单元,将造成显示面板开口率(aperture rate)的降低。
发明内容
本发明提供一种显示系统,包括一驱动电路以及一显示面板。驱动电路根据一影像输入信号以及复数同步信号,产生复数数据信号以及复数扫描信号。显示面板根据数据信号以及扫描信号,呈现画面。显示面板包括,一第一驱动单元、一第二驱动单元、一第一发光兀件、一第二发光兀件及一第三发光兀件。第一驱动单兀具有一第一驱动晶体管,用以产生一第一驱动电流。第二驱动单元具有一第二驱动晶体管,用以产生一第二驱动电流。当一第一发光信号被致能时,第一发光元件根据第一驱动电流而发光,并且第三发光元件根据第二驱动电流而发光。当一第二发光信号被致能时,第二发光元件根据第一驱动电流而发光。本发明另提供一种控制方法,用以控制复数像素,每一像素耦接一第一扫描电极、一第二扫描电极及一第三扫描电极之一者,并具有一第一次像素、一第二次像素以及一第三次像素。本发明的控制方法包括,令该第一、第二及第三扫描电极依序排列;令每一像素中的该第一、第二及第三次像素往水平方向依序排列;令该等像素中的一第一像素、一第二像素及一第三像素依序排列,并耦接到该第一扫描电极;令该等像素中的一第四像素、一第五像素及一第六像素依序排列,并耦接到该第二扫描电极;令该等像素中的一第七像素耦接到该第三扫描电极;点亮部分该等次像素;当该第一像素的第一及第三次像素被点亮,并且该第一像素的第二次像素未被点亮时,该第二像素的第二次像素被点亮,而该第二像素的第一及第三次像素未被点亮,并且该第三像素的第一及第三次像素被点亮,而该第三像素的第二次像素未被点亮;当该第一像素的第一、第二及第三次像素被点亮时,该第二及第三像素的第一、第二及第三次像素被点亮。
为让本发明的特征和优点能更明显易懂,下文特举出较佳实施例,并配合所附图式,作详细说明如下
图I为本发明的显示系统的示意图。图2及图3为本发明的像素的可能实施例。图4为本发明的驱动电路的一可能实施例。图5A、图5B、图6A、图6B、图7A、图7B为本发明的像素点亮控制方法的示意图。主要元件符号说明100 :显不系统;110 :驱动电路; 130 :显示面板;INR/G/B :影像输入信号;Sync:同步信号;Dl Dm、Dl (RG)、Dl (BW):数据信号;SI Sn :扫描信号;Pll Pmn :像素;210、230、310、330 :驱动单元; 251 254、351 354 :发光元件;PVDD、PVEE :操作电压;EMIT-RW、EMIT-GB :发光信号;IDl ID4 :驱动电流;211 217、231 237、311 313、331 313 :晶体管;218、238、314、334 电容;SDIS、SSEL :控制信号;SREF :参考位准;410 :高通滤波器;420 :低通滤波器;430 :处理器;440 :整合器;450 :源极驱动器;460 :栅极驱动器;470 :处理模块;471 :运算处理器;472 :更新率调节器;473 :时序控制器;SHF、SLF :滤波结果;SP :处理信号;SCOM :整合影像;SCl及SC2 :时序信号;SOP:判断结果;SADJ :调节信号。
具体实施例方式图I为本发明的显示系统的示意图。如图所示,显示系统100包括一驱动电路110以及一显示面板130。驱动电路110根据一影像输入信号INR/G/B以及同步信号Sync,产生数据信号Dl Dm以及扫描信号SI Sn。在一可能施例中,同步信号Sync可能包含垂直同步(Vertical synchronization)信息以及水平同步(horizontal synchronization)信息。显示面板130具有像素Pll Pmn,其根据数据信号Dl Dm以及扫描信号SI Sn,呈现相对应画面。在本实施例中,像素Pll Pmn各自具有四次像素,分别呈现红光、绿光、蓝光以及白光,但并非用以限制本发明。在另一实施例中,像素Pll Pmn各自具有三次像素,分别呈现红光、绿光以及蓝光。在其它实施例中,像素Pll Pmn各自具有四次像素,分别呈现红光、绿光以及两蓝光。
由于像素Pll Pmn的电路架构均相同,故以下仅以像素Pll为例,说明像素Pll的电路架构。图2为本发明的像素之一可能实施例。如图所示,像素Pll包括驱动单元210、230以及发光元件251 254。驱动单元210接收扫描信号SI及数据信号Dl (RG)。在不同期间,驱动单元210根据同一数据线上的数据信号(如数据信号Dl (RG)),产生驱动电流IDl。在另一可能实施例中,驱动单元210可透过不同的数据线,接收相对应的数据信号。驱动单元210具有一驱动晶体管216。驱动晶体管216产生驱动电流ID1。在本实施例中,驱动单元210更具有补偿的功能,但并非用以限制本发明。在其它实施例中,驱动单元210仅具有驱动功能。如图所示,驱动单元210更具有晶体管211 217以及电容218。藉由控制信号SDIS及参考位准SREF,控制晶体管211 217的状态(导通或不导通),便可撷取晶体管216的临界电压(threshold voltage),并将撷取后的结果储存在电容218中。因此,当晶体管216根据电容218的电压而产生驱动电流IDl时,驱动电流IDl将不会受到晶体管216的临界电压的影响。 发光元件251及252根据驱动电流IDl而发光。在本实施例中,驱动单元210具有点売晶体管214及215。点売晶体管214与驱动晶体管216以及发光兀件251串联于操作电压PVDD与PVEE之间。点亮晶体管215与驱动晶体管216以及发光元件252串联于操作电压PVDD与PVEE之间。当发光信号EMIT-RW被致能时,点亮晶体管214提供驱动电流IDl予发光元件251,用以点亮发光元件251。当发光信号EMIT-GB被致能时,点亮晶体管215提供驱动电流IDl予发光元件252,用以点亮发光元件252。在本实施例中,当发光元件251发光时,发光兀件252不发光;当发光兀件252发光时,发光兀件251不发光。驱动单元230接收扫描信号SI及数据信号Dl (Bff)。在不同期间,驱动单元230根据同一数据线上的数据信号(如数据信号Dl (BW)),产生驱动电流ID2。在另一可能实施例中,驱动单元230可透过不同的数据线,接收相对应的数据信号。驱动单元230具有一驱动晶体管236。驱动晶体管236产生驱动电流ID2。在本实施例中,驱动单元230亦具有补偿功能,其具有晶体管231 237以及电容238。藉由控制信号SDIS及参考位准SREF,控制晶体管231 237的状态,便可撷取晶体管236的临界电压,并将撷取后的结果储存在电容238中。因此,当晶体管236根据电容238的电压而产生驱动电流ID2时,驱动电流ID2将不会受到晶体管236的临界电压的影响。在本实施例中,驱动单元230更具有点亮晶体管234及235,用以点亮相对应的发光元件。点亮晶体管234与驱动晶体管236以及发光元件253串联于操作电压PVDD与PVEE之间。点亮晶体管235与驱动晶体管236以及发光元件254串联于操作电压PVDD与PVEE之间。当发光信号EMIT-GB被致能时,点亮晶体管234根据提供驱动电流ID2予发光元件253。因此,发光元件253便可根据驱动电流ID2而发光。同样地,当发光信号EMIT-RW被致能时,点亮晶体管235提供驱动电流ID2予发光元件254。因此,发光元件254便可根据驱动电流ID2而发光。在本实施例中,当发光元件253发光时,发光元件254不发光;当发光兀件254发光时,发光兀件253不发光。本发明并不限定发光兀件251 254的种类。在一可能实施例中,发光兀件251 254均为有机发光二极体(OLED)。在本实施例中,发光元件251 254分别呈现不同颜色的光线,如红光、绿光、蓝光以及白光。在另一实施例中,发光元件251及252系 呈现相同颜色的光线(如红光),而发光元件253及254系呈现另一种颜色的光线(如绿光)。在此例中,发光元件251及252系为不同列像素的发光元件。举例而言(请参考图I),发光元件251及252可能分别为像素Pll及P12的发光元件,而发光元件253及254为像素Pll及P12的另一发光元件。在其它可能实施例中,发光元件251 254中的两者系呈现相同颜色的光线。举例而言,发光元件251系呈现红光,发光元件252及253系呈现蓝光,而发光元件254系呈现绿光。在本实施例中,驱动单元210驱动发光元件251及252,而驱动单元230驱动发光元件253及254,但并非用以限制本发明。在其它实施例中,驱动单元210可能对应2个以上的发光元件,而驱动单元230仅对应单一发光元件。本发明并不限定发光元件之间的发光时间。在一可能实施例中,当发光元件251发光时,发光兀件252及253不发光,但发光兀件254会发光。在其它实施例中,当发光兀件251发光时,发光兀件252及254不发光,但发光兀件253会发光。另外,本发明并不限定驱动单元的内部架构。只要能够产生发光元件所需的驱动电流的电路,均可作为上述的驱动单元。在其它实施例中,驱动单元更具有补偿的功能,用以避免驱动电流受到晶体管的临界电压的影响。图2及图3分别呈现不同的驱动单元,但并非用以限制本发明。在图2中,当点亮信号EMIT_RW及EMIT_GB被致能时,便可点亮相对应的发光元件。在其它实施例中(如图3所示),可藉由控制发光元件两端的压差,以达到点亮发光元件的目的。在图3中,驱动单元310不仅具有驱动功能,亦具有补偿功能。在本实施例中,驱动单元310具有晶体管311 313及电容314。控制信号SSEL控制晶体管311 313的状态,便可撷取晶体管311的临界电压。撷取到的临界电压可储存在电容314中。因此,当晶体管311根据电容314的电压而产生驱动电流ID3时,便可补偿晶体管311的临界电压所造成的影响,也就是说,驱动电流ID3不会受到晶体管311的临界电压的影响。在本实施例中,驱动晶体管311与发光兀件351系串联于操作电压PVDD与发光信号VR之间,并且驱动晶体管311与发光元件352系串联于操作电压PVDD与发光信号VG之间。藉由控制发光信号VR及VG的位准,便可适时地点亮发光元件351及352。举例而言,当操作电压PVDD与发光信号VR之间的差异大于发光元件351的临界电压时,发光元件351会根据驱动电流ID3而发光。在一可能实施例中,当操作电压PVDD为正值,并且发光信号VR为负值时,发光元件351便会发光。相反地,当发光信号VR为浮接(floating)状态时,发光元件351将不发光。因此,只要适当地控制发光信号VR及VG的位准,便可令发光元件351或352根据驱动电流ID3而发光。驱动单元330具有晶体管331 333及电容334。控制信号SSEL控制晶体管321 323的状态,用以撷取晶体管321 (应为331)的临界电压。撷取到的临界电压可储存在电容334中。因此,当晶体管331根据电容334的电压而产生驱动电流ID4时,便可使驱动电流ID4不会受到晶体管331的临界电压的影响。
在本实施例中,驱动晶体管331与发光元件353系串联于操作电压PVDD与发光信号VB之间。驱动晶体管331与发光元件354系串联于操作电压PVDD与发光信号VW之间。藉由控制发光信号VB及VW的位准,便可令发光元件353或354根据驱动电流ID4而发光。图4为本发明的驱动电路的一可能实施例。如图所示,驱动电路110包括一高通滤波器(high-pass filter)410、一低通滤波器(low-pass filter)420、一处理器430、一整合器440、一源极驱动器450、一栅极驱动器460以及一处理模块470。高通滤波器410处理影像输入信号INR/G/B,用以产生滤波结果SHF。低通滤波器420处理影像输入信号INR/G/B,用以产生滤波结果SLF。处理器430处理滤波结果SHF,用以产生一处理信号SP。在本实施例中,藉由处理器430的处理,便可避免显示面板呈现人工假影(Artifact)。本发明并不限定处理器430系如何处理滤波结果SHF。在一可能实施例中,处理器430系对滤波结果SHF进行成像(Rendering)或是反锯齿(Anti-aliasing)处理。
整合器440整合处理信号SP及滤波结果SLF,用以产生一整合影像SC0M。源极驱动器450根据整合影像SCOM及一时序信号SCl,产生数据信号Dl Dm予显示面板130。栅极驱动器460根据时序信号SC2,产生扫描信号SI Sn予显示面板130。处理模块470根据影像输入信号INR/G/B及同步信号Sync,产生时序信号SCl及SC2。在本实施例中,处理模块470包括,一运算处理器471、一更新率调节器(refreshrate modulator)472以及时序控制器(timing controller)473。运算处理器471判断影像输入信号INR/G/B系为一静态影像(still image)或是一动态影像(motion picture)。本发明并不限定运算处理器471的判断方式。在一可能实施例中,运算处理器471可计算多笔连续影像输入信号的总位元数,再根据计算结果,判断目前的影像输入信号系为静态或为动态。在另一实施例中,运算处理器471系根据一运算法则,求得每一影像输入信号的一核对和(checksum),再比较多笔连续核对和,以得知目前的影像输入信号系为静态或为动态。在其它实施例中,本领域的技术人员可利用其它方式判断静态及动态影像,故不再加以叙述。更新率调节器472根据运算处理器471的判断结果S0P,处理同步信号Sync,产生复数调节信号SADJ。由于同步信号Sync可能具有多笔同步讯息,故更新率调节器472根据不同的讯息,产生不同的调节信号SADJ。在一可能实施例中,若影像输入信号INR/G/B系为一静态影像,则更新率调节器472调整同步信号Sync的频率,用以提高画面的更新率。相反地,若影像输入信号INR/G/B系为一动态影像,则更新率调节器472不调整同步信号Sync的频率,用以维持画面的更新率,并到达节省功率的目的。时序控制器473根据调节信号SADJ,产生时序信号SCl及SC2。在本实施例中,时序控制器473可根据影像输入信号INR/G/B的类型(静态或动态),提供适当的时序信号SCl及SC2予源极驱动器450及栅极驱动器460。因此,源极驱动器450及栅极驱动器460便可根据影像输入信号INR/G/B的类型,产生数据信号Dl Dm及扫描信号SI Sn予显示面板130,使其呈现相对应画面。举例而言,当影像输入信号INR/G/B为静态画面时,则显示面板130具有较快的画面更新率,以避免发生闪烁现象。相反地,当影像输入信号INR/G/B为动态画面时,则显示面板130维持原本的画面更新率,以达到节省功率损耗的目的。在其它实施例中,驱动电路110更具有一信号位准产生器(未显示),用以产生像素Pll Pmn所需的位准(如PVDD、PVEE、VR VW、SREF)及控制信号(如SDIS、EMIT_RW、EMIT_GB、SSEL)。在一可能实施例中,信号位准产生器可能整合于源极驱动器450、栅极驱动器460或是其它电路中。图5A及图5B为本发明的像素点亮控制方法的示意图。为方便说明,图5A及图5B仅显示七个像素Pl P7。在本实施例中,每一像素具有三次像素,分别呈现红光、绿光及蓝光。在其它实施例中,每一像素可能具有四次像素,用以呈现红光、绿光、蓝光及白光。在本实施例中,每一像素的次像素系依序排列。举例而言,像素Pl的次像素P1R、PIG、PlB往水平方向依序排列。另外,像素Pl P7耦接到相对应的扫描电极。在本实施例中,像素Pl P3依序排列并耦接到第一扫描电极,像素P4 P6依序排列并耦接到第二扫描电极,像素P7耦接到第三扫描电极,其中第一至第三扫描电极系依序排列。 在不同的画面期间,点亮不同的次像素。本发明并不限定次像素的点亮情况。在本实施例中,每一画面期间,只有一半的次像素被点亮。请参考图5A,当像素Pl的次像素PlR及PlB被点亮,并且像素Pl的次像素PlG未被点亮时,像素P2的次像素P2G被点亮,而像素P2的次像素P2R及P2B未被点亮,并且像素P3的次像素P3R及P3B被点亮,而像素P3的次像素P3G未被点亮。在一可能实施例中,像素PU P3、P4、P6、P7的点亮状态均相同,但不同于像素P2及P5的点亮状态。如图5A所示,当像素Pl的次像素PlR及PlB被点亮,而次像素PlG未被点亮时,像素P3、P4、P6及P7的次像素P3R、P3B、P4R、P4B、P6R、P6B、P7R及P7B被点亮,而次像素P3G、P4G、P6G及P7G未被点亮。另外,在此同时,像素P2及P5的次像素P2G及P5G被点亮,而次像素P2R、P2B、P5R及P5B未被点亮。假设,图5A显示第一画面期间,像素Pl P7的点亮状态,而图5B显示第二画面期间,像素Pl P7的点亮状态。由图5A及图5B可知,在相邻的画面期间中,像素的点亮状态并不相同。如图5B所示,在一第二画面时间,像素PU P3、P4、P6及P7的次像素PIG、P3G、P4G、P6G 及 P7G 被点亮,而次像素 P1R、P1B、P3R、P3B、P4R、P4B、P6R、P6B、P7R、P7B 未被点亮。在此期间,像素P2及P5的次像素P2R、P2B、P5R、P5B被点亮,而次像素P2G、P5G未被点売。在图5A中,同一行(垂直方向)的像素里的每一次像素点亮状态均相同,但不同于相邻行的点亮状态。在另一可能实施例中,相邻像素的每一次像素点亮状态并不相同。如图6A所示,当像素Pl的次像素PlR及PlB被点亮,而次像素PlG未被点亮时,像素P4的次像素P4G被点亮,而次像素P4R及P4B未被点亮。此时,像素P7的次像素P7R及P7B被点亮,而次像素P7G未被点亮。在此实施例中,像素P2、P4及P6的点亮状态均相同,但不同于像素P1、P3、P5及P7的点亮状态。假设,图6A系为第一画面期间,像素Pl P7的点亮状态示意图,而图6B系为第二画面期间,像素Pl P7的点亮状态示意图。如图6B所示,在第二画面期间,次像素P1R、P1B、P2G、P3R、P3B、P4G、P5R、P5B、P6G、P7R、P7B 不被点亮,而次像素 PIG、P2R、P2B、P3G、P4R、P4B、P5G、P6R、P6B、P7G 被点亮。
图7A及图7B为本发明的另一控制方法。在图7A中,像素的排列方式与图5A相同,故不再赘述。在本实施例中,相邻列(水平方向)的次像素的点亮情况互不相同。如图7A所示,当像素Pl的次像素P1R、PIG、PlB被点亮时,像素P2及P3的次像素P2R、P2G、P2B、P3R、P3G、P3B亦被点亮。在此例中,当像素Pl的次像素P1R、PIG、PlB被点亮时,像素P4 P6的次像素均不被点亮,不过像素P7的次像素P7R、P7G、P7B被点亮。假设,图7A系为第一画面期间,像素Pl P7的点亮状态示意图,而图7B系为第二画面期间,像素Pl P7的点亮状态示意图。如图7A所示,在一第一画面期间,像素Pl P3及P7的所有次像素均会被点亮,而像素P4 P6的所有次像素均未被点亮。在一第二画面时间(如图7B所示),像素Pl P3及P7的所有次像素未被点亮,并且像素P4 P6的所有次像素均被点亮。综上所述,藉由图5A 图7B的控制方式,可避免画面产生闪烁现象。除非另作定义,在此所有词汇(包含技术与科学词汇)均属本发明所属技术领域中具有通常知识者的一般理解。此外,除非明白表示,词汇于一般字典中的定义应解释为与其相关技术领域的文章中意义一致,而不应解释为理想状态或过分正式的语态。 虽然本发明已以较佳实施例揭露如上,然其并非用以限定本发明,任何所属技术领域中具有通常知识者,在不脱离本发明的精神和范围内,当可作些许的更动与润饰,因此本发明的保护范围当以本发明权利要求范围所界定者为准。
权利要求
1.一种显示系统,其特征在于,所述的显示系统包括 一驱动电路,根据一影像输入信号以及复数同步信号,产生复数数据信号以及复数扫描信号;以及 一显示面板,根据所述的数据信号以及所述的扫描信号,呈现画面,其中所述的显示面板包括 一第一驱动单元,具有一第一驱动晶体管,用以产生一第一驱动电流; 一第二驱动单元,具有一第二驱动晶体管,用以产生一第二驱动电流; 一第一发光元件,当一第一发光信号被致能时,所述的第一发光元件根据所述的第一驱动电流而发光; 一第二发光元件,当一第二发光信号被致能时,所述的第二发光元件根据所述的第一驱动电流而发光;以及 一第三发光元件,当所述的第一发光信号被致能时,所述的第三发光元件根据所述的第二驱动电流而发光。
2.如权利要求I所述的显示系统,其特征在于,当所述的第一发光元件发光时,所述的第二发光元件不发光,当所述的第二发光元件发光时,所述的第一发光元件不发光。
3.如权利要求2所述的显示系统,其中当所述的第一发光元件发光时,所述的第三发光元件发光,当所述的第一发光元件不发光时,所述的第三发光元件不发光。
4.如权利要求I所述的显示系统,其特征在于,当所述的第一、第二及第三发光元件发光时,可产生一第一光线、一第二光线以及一第三光线,所述的第一、第二及第三光线的颜色均不相同。
5.如权利要求I所述的显示系统,其特征在于,当所述的第一、第二及第三发光元件发光时,可产生一第一光线、一第二光线以及一第三光线,所述的第一及第二光线的颜色相同,但不同于第三光线的颜色。
6.如权利要求I所述的显示系统,其特征在于,所述的第一驱动单元更包括 一第一点亮晶体管,所述的第一点亮晶体管与所述的第一驱动晶体管以及所述的第一发光元件串联在一第一操作电压以及一第二操作电压之间;以及 一第二点亮晶体管,所述的第二点亮晶体管与所述的第一驱动晶体管以及所述的第二发光元件串联在所述的第一及第二操作电压之间。
7.如权利要求I所述的显示系统,其特征在于,所述的第一驱动晶体管与所述的第一发光元件串联于一第一操作电压以及所述的第一发光信号之间,所述的第一驱动晶体管与所述的第二发光元件串联于所述的第一操作电压以及所述的第二发光信号之间。
8.如权利要求7所述的显示系统,其特征在于,当所述的第一操作电压与所述的第一发光信号之间的差异大于所述的第一发光元件的临界电压时,所述的第一发光元件会根据所述的第一驱动电流而发光,当所述的第一操作电压与所述的第二发光信号之间的差异大于所述的第二发光元件的临界电压时,所述的第二发光元件会根据所述的第一驱动电流而发光。
9.如权利要求I所述的显示系统,其特征在于,所述的驱动电路包括 一高通滤波器,处理所述的影像输入信号,用以产生一第一滤波结果; 一低通滤波器,处理所述的影像输入信号,用以产生一第二滤波结果;一处理器,处理所述的第一滤波结果,用以产生一处理信号; 一整合器,整合所述的第一处理信号及所述的第二滤波结果,用以产生一整合影像;一源极驱动器,根据所述的整合影像及一第一时序信号,产生所述的数据信号予所述的显示面板;以及 一栅极驱动器,根据一第二时序信号,产生所述的扫描信号予所述的显示面板。
10.如权利要求9所述的显示系统,其特征在于,所述的驱动电路更包括 一运算处理器,判断所述的影像输入信号系为一静态影像或是一动态影像; 一更新率调节器,根据所述的运算处理器的判断结果,处理所述的同步信号,产生复数调节信号;以及 一时序控制器,根据所述的调节信号,产生所述的第一及第二时序信号。
11.如权利要求I所述的显示系统,其特征在于,所述的第一驱动电流不会受到所述的第一驱动晶体管的临界电压所影响,并且所述的第二驱动电流不会受到所述的第二驱动晶体管的临界电压所影响。
12.—种控制方法,用以控制复数像素,每一像素耦接一第一扫描电极、一第二扫描电极及一第三扫描电极之一者,并具有一第一次像素、一第二次像素以及一第三次像素,其特征在于,所述的控制方法包括 令所述的第一、第二及第三扫描电极依序排列; 令每一像素中的所述的第一、第二及第三次像素往水平方向依序排列; 令所述的像素中的一第一像素、一第二像素及一第三像素依序排列,并耦接到所述的第一扫描电极; 令所述的像素中的一第四像素、一第五像素及一第六像素依序排列,并耦接到所述的第二扫描电极; 令所述的像素中的一第七像素耦接到所述的第三扫描电极; 点亮部分所述的次像素; 当所述的第一像素的第一及第三次像素被点亮,并且所述的第一像素的第二次像素未被点亮时,所述的第二像素的第二次像素被点亮,而所述的第二像素的第一及第三次像素未被点亮,并且所述的第三像素的第一及第三次像素被点亮,而所述的第三像素的第二次像素未被点亮;以及 当所述的第一像素的第一、第二及第三次像素被点亮时,所述的第二及第三像素的第一、第二及第三次像素被点亮。
13.如权利要求12所述的控制方法,其特征在于,当所述的第一像素的第一及第三次像素被点亮,而所述的第一像素的第二次像素未被点亮时,所述的第四、第六及第七像素的第一及第三次像素被点亮,而所述的第四、第六及第七像素的第二次像素未被点亮。
14.如权利要求12所述的控制方法,其特征在于,当所述的第一像素的第一及第三次像素被点亮,而所述的第一像素的第二次像素未被点亮时,所述的第四像素的第二次像素被点亮,而所述的第四像素的第一及第三次像素未被点亮。
15.如权利要求14所述的控制方法,其特征在于,当所述的第一像素的第一及第三次像素被点亮,而所述的第一像素的第二次像素未被点亮时,所述的第五像素的第一及第三次像素被点亮,而所述的第五像素的第二次像素未被点亮。
16.如权利要求15所述的控制方法,其特征在于,当所述的第一像素的第一及第三次像素被点亮,而所述的第一像素的第二次像素未被点亮时,所述的第七像素的第一及第三次像素被点亮,而所述的第七像素的第二次像素未被点亮。
17.如权利要求12所述的控制方法,其特征在于,在一第一画面期间,所述的第一及第三像素的第一及第三次像素被点亮,而所述的第一及第三像素的第二次像素未被点亮,并且所述的第二像素的第二次像素被点亮,以及所述的第二像素的第一及第三次像素未被点売; 在一第二画面时间,所述的第一及第三像素的第二次像素被点亮,而所述的第一及第三像素的第一及第三次像素未被点亮,并且所述的第二像素的第一及第三次像素被点亮,以及所述的第二像素的第二次像素未被点亮。
18.如权利要求12所述的控制方法,其特征在于,在一第一画面期间,所述的第一、第二、第三及第七像素的第一、第二及第三次像素被点亮,并且所述的第四、第五、第六像素的第一、第二及第三次像素未被点亮; 在一第二画面时间,所述的第一、第二、第三及第七像素的第一、第二及第三次像素未被点亮,并且所述的第四、第五、第六像素的第一、第二及第三次像素被点亮。
全文摘要
本发明公开了一种显示系统及控制方法,该显示系统具有一驱动电路,根据一影像输入信号以及复数同步信号,产生复数数据信号以及复数扫描信号;以及一显示面板,根据所述的数据信号以及扫描信号,呈现画面,其中显示面板包括一第一驱动单元,具有一第一驱动晶体管,用以产生一第一驱动电流;一第二驱动单元,具有一第二驱动晶体管,用以产生一第二驱动电流;一第一发光元件,当一第一发光信号被致能时,第一发光元件根据第一驱动电流而发光;一第二发光元件,当一第二发光信号被致能时,第二发光元件根据第一驱动电流而发光;以及一第三发光元件,当第一发光信号被致能时,第三发光元件根据第二驱动电流而发光。
文档编号G09G3/20GK102881242SQ201110196009
公开日2013年1月16日 申请日期2011年7月13日 优先权日2011年7月13日
发明者王硕晟, 陈泽源, 曾志强, 彭冠臻 申请人:奇美电子股份有限公司, 群康科技(深圳)有限公司