专利名称:自动调整信号偏移的源极驱动装置的制作方法
技术领域:
本发明关于一种源极驱动装置,特别是一种自动调整信号偏移的源极驱动装置。
背景技术:
液晶显示器(Liquid Crystal Display,LCD)为一种外型轻薄的平面显示装置,其具有低辐射、体积小及低耗能等优点,现今已逐渐取代传统的电子映像管显示器,因此被广泛地应用于笔记本电脑、平板电脑、平面电视、桌上型平面显示器或行动装置的显示屏幕等 目息广品上。液晶显示器一般使用时序控制器(Timing Controller)来产生显示影像的相关数据信号,及驱动液晶显示面板所需的控制信号和频率信号。液晶显示器的源极驱动装置在依据数据信号、频率信号和控制信号来执行逻辑运算,以产生液晶显示面板的驱动信号。 在目前市面上的液晶显示器之中,常见的传输接口包含晶体管与晶体管逻辑接口(TTL)、低电压差动信号接口(LVDS)、低摆幅差动信号接口(RSDS)以及微低电压差动信号接口(mini-LVDS)等。但是,无论使用何种接口来传递信号,数据信号、控制信号和频率信号之间的设置时间(Setup Time)和维持时间(Hold Time)需有相对应的关系,以使得源极驱动装置的内部逻辑电路能正确地读取到数据而能产生正确的驱动信号。随着平面显示器的大型化,使用者对分辨率的要求也因而大幅提升。液晶显示面板的尺寸、源极驱动装置的数目以及信号传输媒介的尺寸也随之增加,例如印刷电路板。时序控制器和源极驱动装置之间的信号传递路径也同时变长,而使得传递时间也同时增加。再加上液晶显示器上的时序控制器至不同源极驱动装置之间的电路布局(Circuit Layout)也不相同,因而导致时序控制器与不同的源极驱动装置之间的信号路径长度也会有所差异,还有加上每一驱动装置的触发频率(Toggle Rate)、接地屏蔽(GroundShielding)与输出的驱动能力也有差异。因此,不同源极驱动装置接收到的各信号会遇到不同程度的信号延迟,如此会造成不同信号之间的相位差偏离预定值,而使得源极驱动装置内部逻辑电路无法正确地读取到数据,此种信号偏移的情形会大幅影响液晶显示器的显示质量。在高频应用时,信号偏移对显示质量的影响更为明显。此外,在已知技术的液晶显示器中,时序控制器所产生的数据信号和频率信号之间的相位关系为固定,设置时间及维持时间也为固定值。当不同源极驱动装置因为信号路径长度、触发频率、接地屏蔽或输出级驱动能力的差异,使得接收到的数据信号和频率信号遇到不同程度的信号延迟时,现有的液晶显示器无法调整信号偏移,如此一来,该液晶显示器的画面显示质量会受到极大的影响。由此可知,上述现有的液晶显示器无法调整信号偏移,进而影响显示器的画面显示质量。因此,为改善上述缺失,本发明提供一种可自动调整信号偏移的源极驱动装置及其方法
发明内容
鉴于上述问题,本发明的目的提供一种自动调整信号偏移的源极驱动装置,以解决先前技术所存在的液晶显示器无法调整信号偏移,进而影响显示器的画面显示质量的技术问题。为实现上述目的,本发明采用了以下的技术方案一种自动调整信号偏移的源极驱动装置,经配置以接收来自一时序控制器的一数据信号及一频率信号,其用于驱动一液晶显示面板,其特征在于,包含一信号延迟装置,其包含一数据信号可变延迟电路,用于接收该数据信号,并经配置以产生一第一延迟数据信号;一频率信号可变延迟电路,用于接收该频率信号,并经配置以产生一第一延迟频 率信号;一设置时间缓存器,其数据输入端耦接于该频率信号可变延迟电路的输出端;一维持时间缓存器,其频率信号输入端耦接于该数据信号可变延迟电路的输出端;一第一信号延迟单元,耦接于该数据信号可变延迟电路的输出端和该设置时间缓存器的频率信号输入端之间,并经配置以产生一第二延迟数据信号;一第二信号延迟单元,耦接于该频率信号可变延迟电路的输出端和该维持时间缓存器的数据信号输入端之间,并经配置以产生一第二延迟频率信号;一逻辑电路,耦接于该设置时间缓存器及该维持时间缓存器,用以产生一控制信号至该信号延迟装置;以及一数据缓存器,其频率输入端耦接于该频率信号可变延迟电路,其数据输入端耦接于该数据信号可变延迟电路;其中,该第一延迟数据信号用来对该第二延迟频率信号取样及该第二延迟数据信号用来对第一延迟频率信号取样。依照本发明所述的源极驱动装置,其中该数据信号可变延迟电路包含多个数据信号延迟开关。依照本发明所述的源极驱动装置,其中该频率信号可变延迟电路包含多个频率信号延迟开关。依照本发明所述的源极驱动装置,其中当该数据延迟信号的上升边缘对应至该频率信号的数据保持时间的中心时,为正确取样。依照本发明所述的源极驱动装置,其中当该第二延迟数据信号正确取样该第一延迟频率信号且使用该第一延迟数据信号无法正确取样该第二延迟频率信号时,依据该第一延迟频率信号是否为最短延迟而产生新的第一延迟频率信号或第一延迟数据信号。依照本发明所述的源极驱动装置,其中当该第一延迟频率信号为最短延迟时,则采用该第二延迟数据信号为该新的第一延迟数据信号。依照本发明所述的源极驱动装置,其中当该第一延迟频率信号不是最短延迟时,则减少一频率延迟开关,并产生该新的第一延迟频率信号。依照本发明所述的源极驱动装置,其中当该第二延迟数据信号无法正确取样该第一延迟频率信号且使用该第一延迟数据信号正确取样该第二延迟频率信号,依据该第一延迟频率信号是否为最短延迟而产生新的第一延迟频率信号或第一延迟数据信号。依照本发明所述的源极驱动装置,其中当该第一延迟频率信号为最长延迟时,则减少一数据延迟开关,并产生该新的第一延迟数据信号。依照本发明所述的源极驱动装置,其中当该第一延迟频率信号不是最长延迟时,则采用该第二延迟频率信号为新的第一延迟频率信号。依照本发明所述的源极驱动装置,其中当使用该第二延迟数据信号正确取样该第一延迟频率信号且使用该第一延迟数据信号正确取样该第二延迟频率信号时,或当使用该第二延迟数据信号无法正确取样该第一延迟频率信号且使用该第一延迟数据信号无法正确取样该第二延迟频率信号时,保持且采用该第一延迟频率信号及第一延迟数据信号。 依照本发明提供的技术方案,可以实现调整信号偏移,进而提高频显示器的画面显示质量。
图I为一液晶显示器的功能方块图;图2为本发明一实施例的源极驱动装置的示意图;图3为本发明一实施例的一信号比对流程图;图4为本发明一实施例的另一信号比对流程图;图5为本发明一实施例的另一信号比对流程图;图6为本发明一实施例的另一信号比对流程图;及图7为图3实施例的信号比对图。
具体实施例方式为解决现有液晶显示器无法调整信号偏移,进而影响显示器的画面显示质量的问题。本发明提供给一种自动调整信号偏移的源极驱动装置及其方法。图I为一液晶显不器10的功能方块图。其中一时序控制器13产生一频率信号CLK及一数据信号DATA,并将该频率信号CLK及该数据信号DATA传送至一源极驱动装置15,再经由该源极驱动装置内的一信号延迟模块17作自动调整信号偏移的动作后,将调整过后的该频率信号CLK及该数据信号DATA用于驱动一液晶显示面板11。图2为本发明一实施例的源极驱动装置的示意图。该源极驱动装置15包含一信号延迟模块17、一设置时间缓存器22、一维持时间缓存器24、一第一信号延迟单兀26、一第二信号延迟单元28及一逻辑电路29。其中该信号延迟模块17包含一频率信号可变延迟电路21及一数据信号可变延迟电路23,其中该频率信号可变延迟电路21还包括多个频率信号延迟开关27,其被编号为CLI^D1 CLK_Dn。该数据信号可变延迟电路23还包括多个数据信号延迟开关25,其被编号为DATA-D1 DATA_Dm。该数据信号可变延迟电路23用于接收该数据信号DATA,其信号输出端分别耦接于该第一信号延迟单元26及一数据缓存器R的数据信号输入端。该频率信号可变延迟电路21用于接收该频率信号CLK,其信号输出端分别耦接于该第二信号延迟单元28及该数据缓存器R的频率信号输入端。该第一信号延迟单元26耦接于该数据信号可变延迟电路23的信号输出端及该设置时间缓存器22的频率信号输入端之间。该第二信号延迟单元28耦接于该频率信号可变延迟电路21的信号输出端及该维持时间缓存器24数据信号输入端之间。该逻辑电路29耦接于该设置时间缓存器22及该维持时间缓存器24,用以产生一控制信号S1至该信号延迟模块17。该频率信号可变延迟电路21经配置以产生一第一延迟频率信号Ist MD,并将其传送至该数据缓存器R的频率信号输入端、该设置时间缓存器22的数据信号输入端及该第二信号延迟单元28。其中该第二延迟信号单元28会将该第一延迟频率信号lst—D延迟,再进一步产生一第二延迟频率信号2nd M D,并将其传送至该维持时间缓存器24的频率输入端。该数据信号可变延迟电路23经配置以产生一第一延迟数据信号Ist DATA D,并将其传送至该数据缓存器R的数据信号输入端、该维持时间缓存器24的频率信号输入端及该第一信号延迟单元26,其中该第一信号延迟单元26会将该第一延迟数据信号Ist DATA D延迟,再进一步产生一第二延迟数据信号2nd—DATA—D,并将其传送至该设置时间缓存器22的频率信号输入端。
而于该设置时间缓存器22内及于该维持时间缓存器24内,当该数据延迟信号的上升边缘对应至该频率信号的数据保持时间的中心时,判断为正确取样。于该设置时间缓存器22内,将该第一延迟频率信号Ist M D及该第二延迟数据信号2nd—DATA—D作信号的相位比较,以确认是否该第二延迟数据信号2nd—DATA—D可正确取样该第一延迟频率信号Ist MD,并依照相位比较的结果产生一第一逻辑位准Ts_Judge,并将该第一逻辑位准Ts_JUdge传送至该逻辑电路29。于该维持时间缓存器24内,将该第一延迟数据信号Dm—D及该第二延迟频率信号2nd—D作信号的相位比较,以确认是否该第一延迟数据信号lst—DATA—D可正确取样该第二延迟频率信号2nd—D,并依照相位比较的结果产生一第二逻辑位准Th_Judge,并将该第二逻辑位准Th_Judge传送至该逻辑电路29。而该逻辑电路29则依照接收到的该第一逻辑位准Ts_Judge及该第二逻辑位准Th_Judge产生一相对应的控制信号S1,并将该控制信号S1传送至该信号延迟模块17,进一步控制该数据信号可变延迟电路23内的该多个数据信号延迟开关25的导通数量及该频率信号可变延迟电路21内的该多个频率信号延迟开关27的导通数量。藉此,该数据信号可变延迟电路23可以产生正确的第一延迟频率信号lst—D及该频率信号可变延迟电路21可以产生正确的第一延迟数据信号lst—DATA—D,并使得该数据缓存器R得以输出正确的逻辑位准,进而驱动该液晶显示面板11。同时,其它数据缓存器(未显示于图)也可依据该数据信号可变延迟电路23所产生的正确的第一延迟频率信号Ist M D及该频率信号可变延迟电路21所产生的正确的第一延迟数据信号lst—DATA—D而得以输出正确的逻辑位准,进而驱动该液晶显示面板11。图3为本发明另一实施例的信号比对流程图。在步骤S301,当出现该第二延迟数据信号2nd DATAD无法正确取样该第一延迟频率信号lst—D,且该第一延迟数据信号lst—DATA—D正确取样该第二延迟频率信号2nd—D。在步骤S302,判断第一延迟频率信号lst—D是否为最长延迟。如果是最长延迟,进入步骤S303,减少一数据延迟开关25,并产生另一第一延迟数据信号IstDATA—D。如果不是最长延迟,进入步骤S304,采用第二延迟频率信号2nd—D为新的第一延迟频率信号lst—D。在步骤S305,将该第一延迟数据信号lst—DATA—D及该第一延迟频率信号lst—CLO施加于该数据缓存器。图7为本实施例的信号比对图,由图中可知,当该第二延迟数据信号2nd DATA D上升时无法对该第一延迟频率信号lst—CM—D正确取样,而该第一延迟数据信号lst—DATA—D可正确取样该第二延迟频率信号2nd—ακ—D。再加上该第一延迟频率信号lst—ακ—D不是为最长延迟。因此,采用第二延迟频率信号2nd—D为新的第一延迟频率信号lst—D,以使得该第二延迟频率信号上升时可对该新的第一延迟频率信号正确取样。图4为本发明一实施例的信号比对流程图。在步骤S401,该第二延迟数据信号2ndDATA—D正确取样该第一延迟频率信号lst—M—D,且该第一延迟数据信号lst—DATA—D无法正确取样该第二延迟频率信号2nd—D。在步骤S402,判断第一延迟频率信号lst—D是否为最短延迟。如果是最短延迟,进入步骤S403,采用该第二延迟数据信号2nd—DATA—D为新的第一延迟数据信号lst—Dm—d。如果不是最短延迟,进入步骤S404,则减少一频率延迟开关,并广生另一第一延迟频率信号lst—D。在步骤S405,将该第一延迟数据信号lst—DATA—D及该第一延迟频率信号lst_CLO施加于该数据缓存器R。图5为本发明另一实施例的信号比对流程图。在步骤S501,该第二延迟数据信号2nd_DATA_D正确取样该第一延迟频率信号lst—D,且该第一延迟数据信号lst—DATA—D正确取样该第二延迟频率信号2nd—ακ—D。在步骤S502,保持该第一延迟频率信号lst—D及该第一延迟数 据信号mTA—D。在步骤S503,采用原先的该第一延迟频率信号Ist raui及该第一延迟数据信号mTA—D。此时该数据缓存器R的设置时间及维持时间为平衡的状态。图6为本发明另一实施例的信号比对流程图。在步骤S601,该第二延迟数据信号2nOATA_D无法正确取样该第一延迟频率信号lst—D,且该第一延迟数据信号lst—DATA—D无法正确取样该第二延迟频率信号2nd—ακ—D。在步骤S602,保持该第一延迟频率信号lst—D及该第一延迟数据信号lst—DATA—D。在步骤S603,米用原先的该第一延迟频率信号lst—CM—D及该第一延迟数据信号lst DATA D。此时该数据缓存器R的设置时间及维持时间也为平衡的状态。本发明的技术内容及技术特点已公考如上,然而熟悉本项技术的人士仍可能基于本发明的教示及揭示而作种种不背离本发明精神的替换及修饰。因此,本发明的保护范围应不限于实施例所揭示者,而应包括各种不背离本发明的替换及修饰,并为以权利要求所涵盖。
权利要求
1.一种自动调整信号偏移的源极驱动装置,经配置以接收来自一时序控制器的一数据信号及一频率信号,其用于驱动一液晶显示面板,其特征在于,包含 一信号延迟装置,其包含 一数据信号可变延迟电路,用于接收该数据信号,并经配置以产生一第一延迟数据信号; 一频率信号可变延迟电路,用于接收该频率信号,并经配置以产生一第一延迟频率信号; 一设置时间缓存器,其数据输入端耦接于该频率信号可变延迟电路的输出端; 一维持时间缓存器,其频率信号输入端耦接于该数据信号可变延迟电路的输出端;一第一信号延迟单元,耦接于该数据信号可变延迟电路的输出端和该设置时间缓存器的频率信号输入端之间,并经配置以产生一第二延迟数据信号; 一第二信号延迟单元,耦接于该频率信号可变延迟电路的输出端和该维持时间缓存器的数据信号输入端之间,并经配置以产生一第二延迟频率信号; 一逻辑电路,耦接于该设置时间缓存器及该维持时间缓存器,用以产生一控制信号至该信号延迟装置; 以及 一数据缓存器,其频率输入端耦接于该频率信号可变延迟电路,其数据输入端耦接于该数据信号可变延迟电路; 其中,该第一延迟数据信号用来对该第二延迟频率信号取样及该第二延迟数据信号用来对第一延迟频率信号取样。
2.如权利要求I所述的源极驱动装置,其特征在于,其中该数据信号可变延迟电路包含多个数据信号延迟开关。
3.如权利要求I所述的源极驱动装置,其特征在于,其中该频率信号可变延迟电路包含多个频率信号延迟开关。
4.如权利要求I所述的源极驱动装置,其特征在于,其中当该数据延迟信号的上升边缘对应至该频率信号的数据保持时间的中心时,为正确取样。
5.如权利要求I所述的源极驱动装置,其特征在于,其中当该第二延迟数据信号正确取样该第一延迟频率信号且使用该第一延迟数据信号无法正确取样该第二延迟频率信号时,依据该第一延迟频率信号是否为最短延迟而产生新的第一延迟频率信号或第一延迟数据信号。
6.如权利要求5所述的源极驱动装置,其特征在于,其中当该第一延迟频率信号为最短延迟时,则采用该第二延迟数据信号为该新的第一延迟数据信号。
7.如权利要求5所述的源极驱动装置,其特征在于,其中当该第一延迟频率信号不是最短延迟时,则减少一频率延迟开关,并产生该新的第一延迟频率信号。
8.如权利要求I所述的源极驱动装置,其特征在于,其中当该第二延迟数据信号无法正确取样该第一延迟频率信号且使用该第一延迟数据信号正确取样该第二延迟频率信号,依据该第一延迟频率信号是否为最短延迟而产生新的第一延迟频率信号或第一延迟数据信号。
9.如权利要求8所述的源极驱动装置,其特征在于,其中当该第一延迟频率信号为最长延迟时,则减少一数据延迟开关,并产生该新的第一延迟数据信号。
10.如权利要求8所述的源极驱动装置,其特征在于,其中当该第一延迟频率信号不是最长延迟时,则采用该第二延迟频率信号为新的第一延迟频率信号。
11.如权利要求I所述的源极驱动装置,其特征在于,其中当使用该第二延迟数据信号正确取样该第一延迟频率信号且使用该第一延迟数据信号正确取样该第二延迟频率信号时,或当使用该第二延迟数据信号无法正确取样该第一延迟频率信号且使用该第一延迟数据信号无法正确取样该第二延迟频率信号时,保持且采用该第一延迟频率信号及第一延迟数据信号。
全文摘要
本发明公开一种自动调整信号偏移的源极驱动装置。该自动调整信号偏移的源极驱动装置经配置以接收来自一时序控制器的一数据信号及一频率信号,用于驱动一液晶显示面板。该自动调整信号偏移的源极驱动装置包含一信号延迟装置、一设置时间缓存器、一维持时间缓存器、一第一信号延迟单元、一第二信号延迟单元以及一逻辑电路。
文档编号G09G3/36GK102930836SQ20111028989
公开日2013年2月13日 申请日期2011年9月20日 优先权日2011年8月9日
发明者颜育仁 申请人:瑞鼎科技股份有限公司