专利名称:显示装置的制作方法
技术领域:
本发明涉及一种显示装置。尤其涉及一种能够双向扫描驱动的显示装置的显示品质的提高。
背景技术:
在显示装置中,栅极信号线驱动电路和数据信号线驱动电路等对设置于显示部的多个像素电路进行控制。通常,在各像素电路中设置有开关元件,例如,通常,显示装置为液晶显示装置等情况下,在各像素电路中设置有像素电极。开关元件被设置于从数据信号线驱动电路延伸的数据信号线与例如像素电极之间,在开关元件的开关上连接有从栅极信号线驱动电路延伸的栅极信号线,使用施加给栅极信号线的电压对开关元件进行控制。栅极信号线驱动电路将在栅极信号接通期间成为接通电压而在栅极信号断开期间成为断开电压的栅极信号依次输出到按顺序排列的多条栅极信号线。当输出到某一条栅极信号线的栅极信号成为接通电压时,与该栅极信号线相连接的开关元件成为接通状态。 数据信号线驱动电路将与具备接通状态的开关元件的像素电路的显示数据相应的显示控制电压提供给数据信号线。因此,通过成为接通状态的开关元件将施加给数据信号线的显示控制电压施加给该像素电路的像素电极。在像素电极与基准电压之间形成有电容,使用保持在像素电极与基准电压之间的保持电压对像素电路的显示进行控制。在此,数据信号线驱动电路将如下期间设为一个水平期间(H),S卩对一个像素电路进行显示数据的写入驱动的数据写入期间、也就是将与一个像素电路的显示数据相应的显示控制电压提供给数据信号线的期间。近年来,由于要求高精细化,而难以在一个水平期间(H)确保足够的时间,为了应对该情况,使用将栅极信号的栅极信号接通期间设为比一个水平期间(H)长的栅极重叠驱动。即,栅极信号的栅极信号接通期间包括对应的一个水平期间(H)以及在此之前的预定期间。另外,为了能够进行各种图像显示,期望一种能够进行可执行正方向扫描驱动和反方向扫描驱动这两者的双方向扫描驱动的栅极信号线驱动电路,上述正方向扫描驱动中输出到按顺序排列的多条栅极信号线的栅极信号按照与该顺序成正序的顺序成为接通电压;上述反方向扫描驱动中上述栅极信号按照与该顺序成倒序的顺序成为接通电压。
发明内容
图9是通常的显示装置的像素电路的电路图。在图中示出从上侧向下侧按顺序排列的多个像素电路中的、第η个像素电路以及第n+1个像素电路。第η个像素电路具备像素电极IlOn、开关元件以及基准电极(未图示)。在此,开关元件例如是指薄膜晶体管(Thin Film Transistor 以下称为TFT)。在图中,将开关元件表示为TFT 109n。如上所述,TFT 109 被设置于所连接的数据信号线107与像素电极110 之间,在 TFT 109n的栅极上连接有按顺序排列的多条栅极信号线105中的、第η条栅极信号线10\。基准电极与基准电压线108相连接,由像素电极1 IOn和基准电极形成像素电容Cst。在图中的上侧与下侧,分别与第n-1条栅极信号线105^和第η条栅极信号线10 相邻配置第η个像素电路的像素电极IlOn,在像素电极IlOn与第η条栅极信号线10 之间产生寄生电容Cgpl,在像素电极IlOn与第n-1条栅极信号线105n_i之间产生寄生电容Cgp2。栅极信号线驱动电路对多条栅极信号线进行栅极重叠驱动,并且选择正方向扫描驱动或者反方向扫描驱动中的任一者。在此,正方向31是与按顺序排列的栅极信号线105 的顺序成正序的方向,反方向32是与按顺序排列的栅极信号线105的顺序成倒序的方向。随着输出到分别与像素电极110的两侧相邻的栅极信号线105的栅极信号从接通电压变化为断开电压,由于与在像素电极110之间产生的寄生电容的耦合,保持在像素电容Cst中的保持电压发生变动。即,在提供给基准电压线108的基准电压相同的情况下,像素电极110相对于基准电极的电压发生变动。在此,将由寄生电容Cgpl引起变化的电压设为电压V1,将由寄生电容Cgp2弓丨起变化的电压设为电压V2。在正方向31的方向上进行正方向扫描驱动的情况下,在第η个栅极信号的栅极信号接通期间结束时,第η个像素电路的像素电极IlOn的电压向与显示数据相应的显示控制电压收敛。并且,在从栅极信号接通期间向栅极信号断开期间过渡的定时,第η个栅极信号从接通电压变化为断开电压,在栅极信号断开期间开始时,由寄生电容Cgpl引起像素电极 1 IOn的电压从期望的显示控制电压变化电压V1,之后保持该电压。此外,在第η个栅极信号的栅极信号接通期间的过程中,第n-1个栅极信号从接通电压变化为断开电压,由寄生电容Cgp2引起像素电极IlOn的电压变化电压V2,但是,之后,像素电极IlOn的电压变化为显示控制电压,因此电压V2的影响得到了抑制。另一方面,在反方向32的方向上进行反方向扫描驱动的情况下,在第η个栅极信号的栅极信号接通期间结束时,第η个像素电路的像素电极IlOn的电压向与显示数据相应的显示控制电压收敛,之后,第η个栅极信号从接通电压变化为断开电压,与进行正方向扫描驱动的情况同样地,像素电极IlOn的电压从期望的显示控制电压变化电压义。并且,之后,第n-1个栅极信号从接通电压变化为断开电压,由寄生电容Cgp2引起像素电极IlOn的电压进一步变化电压V2。即,之后,所保持的像素电极IlOn的电压与期望的显示控制电压之间存在电压V1与电压V2的合计的电压差。如上所述,在提供给基准电压线108的基准电压相同时,在进行正方向扫描驱动的情况以及进行反方向扫描驱动的情况下,像素电极110相对于基准电压的电压产生差异,从而招致显示品质的降低。本发明是鉴于这种问题而完成的,其目的在于提供一种抑制在正方向扫描驱动的情况下以及反方向扫描驱动的情况下产生的、像素电路的保持电压的差异的影响而使显示品质提高的显示装置。(1)为了解决所述问题,本发明所涉及的显示装置的特征在于,具备数据信号线;多个像素电路,其与所述数据信号线相连接,并且按顺序排列;多条栅极信号线,其分别在相邻的像素电路之间延伸,并且均与配置在一侧的所述像素电路相连接,按所述顺序排列;栅极信号线驱动电路,其随着时间经过,选择与所述顺序成正序或者倒序的顺序中的任一者,将按选择出的顺序分别成为接通电压的多个栅极信号分别输出到按所述顺序排列的所述多条栅极信号线;数据信号线驱动电路,其选择所述多个像素电路中的一个像素电路,将与其显示数据相应的显示控制电压提供给所述数据信号线;以及基准电压线驱动电路,其将与所述各像素电路相应的基准电压分别提供给该像素电路,其中,输出到所述各栅极信号线的栅极信号在由所述数据信号线驱动电路将与连接于该栅极信号线上的像素电路的显示数据相应的显示控制电压提供给所述数据信号线的期间以及在此之前的预定期间内成为接通电压,所述各像素电路具备像素电极;基准电极,其被提供与该像素电路相应的基准电压;以及开关元件,其被设置于所述数据信号线与该像素电极之间,并且根据所述栅极信号来进行控制,所述基准电压线驱动电路根据所述栅极信号线驱动电路按与所述顺序成正序或者倒序的顺序中的任一个来输出所述栅极信号,分别选择正序用基准电压或者倒序用基准电压而提供给各像素电路的所述基准电极。(2)根据所述(1)所述的显示装置,所述基准电压线驱动电路也可以具备存储部,其存储决定所述正序用基准电压和所述倒序用基准电压的电压信息;以及生成电路,其根据所述电压信息来生成与所述各像素电路相应的基准电压。(3)根据所述( 所述的显示装置,也可以所述正序用基准电压和所述倒序用基准电压均为直流电压,所述电压信息是所述正序用基准电压和所述倒序用基准电压的值。(4)根据所述( 所述的显示装置,也可以所述正序用基准电压和所述倒序用基准电压均为直流电压,所述电压信息是所述正序用基准电压或者所述倒序用基准电压中的任一个的值以及所述正序用基准电压与所述倒序用基准电压的差值。(5)根据所述( 所述的显示装置,也可以所述正序用基准电压和所述倒序用基准电压均为直流电压,所述电压信息是所述正序用基准电压与所述倒序用基准电压的平均值以及所述正序用基准电压与所述倒序用基准电压的差值的一半。(6)根据所述(2)所述的显示装置,也可以所述正序用基准电压和所述倒序用基准电压均为交流电压,该交流电压在预定周期内交替地反复低电压与比该低电压高出预定振幅值的高电压,所述电压信息是所述正序用基准电压的基准值、所述倒序用基准电压的基准值以及所述预定的振幅值。(7)根据所述( 所述的显示装置,也可以所述正序用基准电压和所述倒序用基准电压均为交流电压,该交流电压在预定周期内交替地反复低电压与比该低电压高出预定振幅值的高电压,所述电压信息是所述正序用基准电压的基准值和所述倒序用基准电压的基准值中的任一个、所述正序用基准电压的基准值与所述倒序用基准电压的基准值的差值以及所述预定的振幅值。(8)根据所述(6)或者(7)所述的显示装置,所述基准值也可以是所述交流电压的低电压和高电压中的任一个。(9)根据所述( 所述的显示装置,也可以所述正序用基准电压和所述倒序用基准电压均为交流电压,该交流电压在预定周期内交替地反复低电压与比该低电压高出预定振幅值的高电压,所述交流电压的低电压与高电压的平均值为中心值,所述电压信息是所述正序用基准电压的中心值与所述倒序用基准电压的中心值的平均值、所述正序用基准电压的中心值与所述倒序用基准电压的中心值的差值的一半以及所述预定的振幅值的一半。(10)根据所述(2)所述的显示装置,也可以所述电压信息包括决定所述正序用基准电压和所述倒序用基准电压中的一者的代表值信息、以及使用该代表值信息来决定另一者的差量信息。
(11)根据所述(1)所述的显示装置,还可以具备与所述基准电压线驱动电路相连接的、一条或者多条基准电压线,所述各像素电路的基准电极与所述一条或者多条基准电压线中的任一条相连接,所述基准电压线驱动电路向所述一条或者多条基准电压线分别提供与对应的各像素电路相应的基准电压。(12)根据所述(1)所述的显示装置,也可以所述显示装置是IPS液晶显示装置,所述各像素电路具有相对于栅极信号线、所述基准电极比所述像素电极更远地形成的结构。根据本发明,提供一种抑制在进行正方向扫描驱动的情况下以及进行反方向扫描驱动的情况下产生的像素电路的保持电压的差异的影响而使显示品质提高的显示装置。
图1是本发明实施方式所涉及的液晶显示装置的整体立体图。图2是表示本发明实施方式所涉及的液晶显示装置的结构的框结构图。图3是本发明实施方式所涉及的TFT基板的等效电路的概念图。图4A是本发明实施方式所涉及的第η个像素电路附近的俯视图。图4Β是表示图4Α示出的4Β-4Β剖面的剖面图。图5Α是表示进行正方向扫描驱动时本发明实施方式所涉及的第η个像素电路以及第η+1个像素电路的驱动的图。图5Β是表示进行反方向扫描驱动时本发明实施方式所涉及的第η个像素电路以及第η+1个像素电路的驱动的图。图6是表示本发明实施方式所涉及的基准电压线驱动电路的框概念图。图7是表示本发明第一实施方式所涉及的液晶显示装置的图像显示驱动的图。图8是本发明第一实施方式所涉及的其它液晶显示装置所具备的TFT基板的等效电路的概念图。图9是通常的显示装置的像素电路的电路图。标号的说明10基准电压线驱动电路11逻辑电路12存储器写入电路13控制寄存器电路14接口电路15存储部16基准电压生成电路20外部系统31正方向32反方向101滤光片基板102TFT 基板103背光灯105栅极信号线
106RGB开关电路107数据信号线108基准电压线109TFT110像素电极111基准电极112移位寄存器电路
114栅极信号线控制电路115数据信号线驱动电路120显示部134 驱动器 IC205栅极电极膜207栅极信号线膜210像素电极膜211基准电极膜220半导体膜221栅极绝缘膜222绝缘膜223保护膜CgplJgp2 寄生电容Cst像素电容
具体实施例方式(第一实施方式)本发明的第一实施方式所涉及的显示装置例如为IPSan-Plane Switching 平面转换)液晶显示装置,如图1示出的液晶显示装置的整体立体图所示,构成为包括 TFT (Thin Film Transistor 薄膜晶体管)基板102 ;滤光片基板101,其与该TFT基板102 相对置,设置有滤光片;液晶材料,其被封入到由该两个基板所夹持的区域内;以及背光灯 103,其位于TFT基板102的与滤光片基板101侧的相反一侧接触的位置。在此,如后述那样,在TFT基板102上配置有栅极信号线105、数据信号线107、基准电压线108、像素电极 110、基准电极111以及TFT 109等(参照图3)。图2是表示该实施方式所涉及的液晶显示装置的结构的框结构图。TFT基板102 设置有驱动器IC 134、RGB开关电路106以及移位寄存器电路112。此外,在此,可以不设置RGB开关电路106。并且,驱动器IC 134设置有栅极信号线控制电路114、数据信号线驱动电路115以及基准电压线驱动电路10。此外,在此,将栅极信号线控制电路114、数据信号线驱动电路115以及基准电压线驱动电路10设置于驱动器IC 134,但是也可以分开设置或者将一部分设置于一个驱动器IC。栅极信号线控制电路114对分别配置在显示部120两侧的移位寄存器电路112输出控制信号,移位寄存器电路112根据控制信号分别对多条栅极信号线105输出栅极信号。在此,包括栅极信号线控制电路114、移位寄存器电路112来构成栅极信号线驱动电路。数据信号线驱动电路115将与像素电路的显示数据相应的显示控制电压通过RGB开关电路 106分别提供给多条数据信号线107。并且,基准电压线驱动电路10通过多条基准电压线 108将基准电压提供给各像素电路。图3是该实施方式所涉及的TFT基板102的等效电路的概念图。在图3示出的TFT 基板102中,与移位寄存器电路112相连接的多条栅极信号线105相互隔着相等间隔在图中横向方向上延伸。在此,将多条栅极信号线105从图的上侧起依次分别设为第一条、第二条、第三条、…栅极信号线。另外,与RGB开关电路106相连接的多条数据信号线107相互隔着相等间隔在图中纵向方向上延伸。并且,由这些栅极信号线105和数据信号线107分别对呈棋盘状地排列的像素电路进行划分。并且,与基准电压线驱动电路10相连接的多条基准电压线108与各栅极信号线105平行地在图中横向方向上延伸。此外,在此,在图中, 在各像素电路中分开表示基准电极111和多条基准电压线108,但是如后述那样,也可以多个基准电极111形成为一个基准电极膜,基准电压线为一条。在多条数据信号线107中的、一条数据信号线107上连接有按顺序排列成一列的多个像素电路。栅极信号线105分别在按顺序排列成一列的多个像素电路中的、相邻的像素电路之间延伸,均与配置于一侧的像素电路相连接。在此,一侧是指图中上侧。此外,将按顺序排列成一列的多个像素电路从图的上侧起依次分别设为第一个、第二个、第三个、… 像素电路。各像素电路设置有作为开关元件的TFT 109、像素电极110以及基准电极111。 TFT109被设置于所连接的数据信号线107与像素电极110之间,根据输出到与TFT 109的栅极相连接的栅极信号线105的栅极信号对TFT 109进行控制。即,当栅极信号成为接通电压时,TFT109处于接通状态。移位寄存器电路112与多条栅极信号线105分别对应地设置有多个基本电路。例如,在栅极信号线105存在800条时,同样地,将800个基本电路设置于移位寄存器电路 112。根据栅极信号线控制电路114输出的控制信号,设置于移位寄存器电路112的各基本电路将在一帧期间的、对应的栅极扫描期间(栅极信号接通期间)成为接通电压而除此以外的期间(栅极信号断开期间)成为断开电压的栅极信号输出到对应的栅极信号线105。 在此,将接通电压设为高电压,将断开电压设为低电压。并且,数据信号线驱动电路115选择按顺序排列成一列的多个像素电路中的具备接通状态的TFT 109的像素电路,将与其显示数据相应的显示控制电压提供给数据信号线107。在以上的电路结构中,基准电压线驱动电路10通过多条基准电压线108将各个基准电压提供给各像素电路的基准电极111。栅极信号线驱动电路将栅极信号分别提供给按顺序排列的多条栅极信号线105。与栅极信号成为接通电压的栅极信号线105相连接的 TFT 109处于接通状态,处于接通状态的TFT 109中流过电流,与具有处于接通状态的TFT 10的像素电路的显示数据相应的显示控制电压从数据信号线驱动电路115提供给数据信号线107,通过TFT 109从数据信号线107施加给该像素电路的像素电极110。由此,在像素电极110与基准电极111之间产生电位差,控制液晶分子的取向等,由此,对遮挡来自背光灯103的光的程度进行控制,从而显示图像。该实施方式所涉及的栅极信号线驱动电路进行所述栅极重叠驱动。即,栅极信号接通期间比一个水平期间(H)长,在此,成为两个水平期间OH)。栅极信号接通期间包括对所连接的像素电路写入显示数据的一个水平期间(H)以及在此之前的一个水平期间(H)。另外,该实施方式所涉及的栅极信号线驱动电路能够进行双方向扫描驱动,在此, 能够选择如下的正方向扫描驱动和反方向扫描驱动中的任一个来进行驱动,其中,该正方向扫描驱动中,输出到沿着图2和图3示出的显示部120的图中上侧至下侧按顺序排列的栅极信号线105的栅极信号随着时间变化按与该顺序相同的顺序变为接通电压,该反方向扫描驱动中,与上述正方向扫描驱动相反地沿着下侧至上侧栅极信号随着时间变化按照与上述顺序相反的顺序变为接通电压。该实施方式所涉及的基准电压线驱动电路10对在显示部120中延伸的多条基准电压线108进行均施加相同基准电压的基准电压固定驱动。在这种情况下,图3示出的多条基准电压线108也可以是一条基准电压线。并且如后述那样,基准电压线驱动电路10对多条基准电压线108施加的基准电压在进行正方向扫描的情况下以及进行反方向扫描的情况下是不同的。该实施方式所涉及的数据信号线驱动电路115进行数据信号反转驱动。数据信号线驱动电路115通过一条数据信号线107将标号不同的显示控制电压依次提供给与该数据信号线107相连接而排列成一列的多个像素电路。在此,标号指的是分别将像素电极110 的电位高于基准电压111的电位时的显示控制电压设为正标号、以及将像素电极110的电位低于基准电压111的电位时的显示控制电压设为负标号。作为数据信号反转驱动的示例,在提供给设置于显示部120的多个像素电路的显示控制电压的标号如棋盘那样分布为在相互相邻的像素电路中不同的情况下,被称为点反转方式。提供给与一条数据信号线107相连接而排列成一列的多个像素电路中的、第η个像素电路的显示控制电压的标号,不同于提供给连接在与该数据信号线107相邻的数据信号线107上而排列成一列的多个像素电路中的、第η个像素电路的显示控制电压的标号。作为数据信号反转方式的其它例,在提供给多个像素电路各自的显示控制电压的标号例如在图3示出的纵向方向上在相互相邻的像素电路中不同、而在横向方向上相同的情况下,被称为线反转方式。另外,在提供给多个像素电路各自的显示控制电压的标号例如在图3示出的横向方向上在相互相邻的像素电路中不同、而在纵向方向上相同的情况下, 被称为列反转方式。另外,提供给多个像素电路各自的显示控制电压的标号全部相同的情况下,被称为帧反转方式。在此,包括其它方式在内,可以是任一种数据信号反转驱动。数据信号线驱动电路115进行数据信号反转驱动的理由如下。在各像素电路中, 在各帧期间相同标号的显示控制电压被提供给像素电极110的情况下,对在像素电极110 与基准电极111之间配置的液晶分子施加相同方向的电场,因此液晶分子的恶化提前。为了抑制液晶分子的恶化,期望使所施加的电场的方向周期性地反转。作为使所施加的电场的方向周期性地反转的驱动之一,存在使提供给像素电极110的显示控制电压的标号反转的数据信号反转驱动。为了使说明简单,在图3中,仅在左侧图示移位寄存器电路112,但是如上所述,实际上,将移位寄存器电路112的基本电路如上述那样配置在显示部120的左右两侧,例如设为栅极信号线105存在800条时,则使用分别配置在两侧的多个移位寄存器电路112的基本电路,例如位于左侧的基本电路将栅极信号输出到第奇数条栅极信号线105,位于右侧的
10基本电路将栅极信号输出到第偶数条栅极信号线105。图4A是第η个像素电路附近的俯视图,该实施方式所涉及的像素电路具有基准电极111(公共电极)配置成比像素电极110更靠上方的公共置顶结构(common top structure)。图4B是表示图4A示出的4B-4B剖面的剖面图。在玻璃基板等透明基板(未图示)上形成污染防止膜(未图示),该污染防止膜防止来自透明基板的杂质的污染,并且,形成有图4A示出的栅极电极膜205。在图3中分别示出TFT 109的栅极(栅电极)以及栅极信号线105,但是,实际上,TFT 109的栅极与栅极信号线105形成在一个栅极电极膜205上。在图4A中,在图中下侧,作为一个栅极电极膜205而示出第η个像素电路的TFT 109η的栅极以及连接有该TFT 109η的第η条栅极信号线105η,另外,在图中上侧,作为一个栅极电极膜205而示出配置在第η个像素电路的上侧的第η-1个像素电路的TFT IOgiri的栅极以及连接有该TFT 109的第n_l条栅极信号线 105^。即,在图4A中总计示出两个栅极电极膜205。形成栅极绝缘膜221 (参照图4B)以覆盖栅极电极膜205,并且在该栅极绝缘膜 221上形成半导体膜220。在此,半导体膜220例如由非晶(amorphous)硅形成,也可以由多晶硅、单晶硅或者其它半导体形成。沿着图4A的纵向方向,在图的两侧分别形成数据信号线膜207,在图中央形成像素电极膜210。与栅极电极膜205同样地,在图3中分别示出TFT 109的输入侧以及数据信号线107,但是,实际上,TFT109的输入侧以及数据信号线107形成在一个数据信号线膜 207上。在图4A中,在左侧示出包括第η个像素电路的TFT 109η的输入侧以及在纵向方向上延伸的一条数据信号线107的数据信号线膜207,并且在右侧示出包括其它一条数据信号线107的数据信号线膜207。另外,同样地,TFT 109η的输出侧和像素电极IlOn形成在一个像素电极膜210上。形成绝缘膜222(参照图4B)以覆盖数据信号线膜207和像素电极膜210,并且在该绝缘膜222上形成基准电极膜211。在图3中在各像素电路中分别示出基准电极111和多条基准电压线108,但是实际上,多个基准电极111和多条基准电压线108形成在一个基准电极膜211上。在基准电极膜211上,在各像素电路的像素电极膜210的上方设置有狭缝(间隙),由于在像素电极膜210与基准电极膜211之间产生的电位差,施加给该狭缝上方的电场在图4B的横向方向上具有电场成分。此外,在基准电极膜211上形成有保护绝缘膜223,液晶分子在保护绝缘膜上方封入液晶分子。图4A示出的基准电极膜211具有在图中纵向方向上延伸的四条狭缝,在该狭缝的下方通过绝缘膜222配置有像素电极膜210。像素电路的公共顶部结构是以下结构基准电极111(基准电极膜211)相对于栅极信号线105 (栅极电极膜20 比像素电极110 (像素电极膜210)位于更远处(上方)形成(层叠)。IPS液晶显示装置的像素电路除了公共顶部结构以外,还存在像素电极配置于基准电极的上方的源极顶部结构(source top structure) 0在源极顶部结构中,TFT的输出侧(源电极)形成在源电极膜上,分别通过绝缘膜从TFT基板的下侧起依次形成源电极膜(源电极)、基准电极膜(基准电极)以及像素电极膜(像素电极)。基准电极膜形成为预定形状,因此在没有形成基准电极膜的区域内形成通孔,通过通孔,源电极膜与像素电极膜被电连接,并且,源电极膜和像素电极膜与基准电极膜被电切断。此外,与源电极电连接的像素电极形成在基准电极的上方,因此被称为源极顶部结构。在源极顶部结构中,基准电
11极膜中成为基准电极的区域呈平面形状,相反,像素电极膜中成为像素电极的区域呈梳齿形状。此外,对成为像素电极膜的梳齿形状的齿间的区域的上方施加的电场具有横向方向成分。在像素电路具有公共顶部结构的情况下,不需要源极顶部结构那样设置通孔,而开口率提高,并且在公共顶部结构中,源电极和像素电极形成在相同的像素电极膜上,因此具有能够使制造工序简化这一优点。另一方面,与源极顶部结构不同,在栅极电极膜205附近通过栅极绝缘膜221形成具有像素电极110这种较大区域的像素电极膜210。如图4B所示,栅极绝缘膜205的一端与像素电极膜210的一端之间的距离较短, 因此在栅极电极膜205与像素电极膜210之间产生寄生电容。即,在公共顶部结构的情况下,与源极顶部结构相比,具有在栅极电极膜205与像素电极膜210之间产生的寄生电容变大这种特征。在此,在第η个像素电路中,TFT 109η被配置于图4Α的下侧,在第η个像素电路中,将在像素电极膜210(像素电极IlOn)与包括TFT109n的栅极(栅电极)的、位于图中下侧的栅极电极膜205(第η条栅极信号线105n)之间所产生的寄生电容设为Cgpltl另夕卜,将在第η个像素电路的像素电极膜210(像素电极IlOn)与位于图中上侧的栅极电极膜 205(第n-1条栅极信号线105n_i)之间产生的寄生电容设为Cgp2t5如图9所示,在像素电极110与基准电极111之间形成像素电容Cst,在数据写入时,使用提供给数据信号线107的显示控制电压对像素电容Cst进行充电。但是,在数据写入结束时,栅极信号线105的电压从接通电压变化为断开电压,由于与存在于栅极信号线105 与像素电极110之间的寄生电容之间的耦合,该像素电路或者相邻的像素电路的像素电极 100的电位发生变化。在该实施方式所涉及的第η个像素电路中,在像素电极IlOn与第η条栅极信号线 10 之间存在寄生电容Cgpl,在像素电极IlOn与第n-1条栅极信号线105n_i之间存在寄生电容(^2。当将栅极信号的接通电压与断开电压的电位差设为电压Vtl时,能够使用V1= (Cgpl/ Cst) · Vtl来表示随着第η条栅极信号线10 从接通电压变化为断开电压而变化的像素电极 IlOn的电压V1,将该式设为(式1)。同样地,能够使用V2= (Cgp2ZiCst) ·ν。来表示随着第n-1 条栅极信号线105^从接通电压变化为断开电压而变化的像素电极110的电压V2,将该式设为(式2)。图5A以及图5B是分别表示进行正方向扫描驱动和反方向扫描驱动时第η个像素电路以及第η+1个像素电路的驱动的图。在图中上侧表示第η个像素电路的驱动,在图中下侧表示第η+1个像素电路的驱动。在图5Α中,从图中上侧起向下侧(正方向31)依次进行扫描,在图5Β中,从图中下侧起向上侧(反方向32)依次进行扫描。在各像素电路的驱动中,分别随着时间变化示出提供给栅极信号线105的电压、 提供给数据信号线107的电压以及提供给像素电极110的电压。在此,栅极信号的接通电压为高电压,断开电压为低电压。如上所述,栅极信号线驱动电路进行栅极信号接通期间大约成为两个水平期间 (2Η)的栅极过驱动。因此,第η条栅极信号线10 的电压在对相邻的第n-1个像素电路写入数据的水平期间(H)以及对第η个像素电路本身写入数据的水平期间(H)的期间成为高电压。首先,说明如图5Α的上侧所示那样在进行正方向扫描驱动时第η个像素电路中的驱动。提供给第n-1个像素电路的显示控制电压的标号为负,提供给第η个像素电路的显示控制电压的标号为正。因此,数据信号线107的电压在第η条栅极信号线105的电压成为高电压的两个水平期间OH)内的、前半水平期间(H)内为负而在后半水平期间(H)内为正。在此,为了简化,在图5Α以及图5Β中示出排列成一列的像素电路的显示数据相同的情况。即,提供给排列成一列的多个像素电路的显示控制电压的正负标号依次不同,但是对于基准电极111的绝对值变得固定。在第η条栅极信号线10 的电压成为高电压的两个水平期间QH)内的、前半水平期间(H)结束的时刻,结束向第n-1个像素电路的数据写入。在该时刻,第n-1条栅极信号线105^的电压从高电压变化为低电压。在第η个像素电路中,由存在于像素电极IlOn与第n-1条栅极信号线IOSlri之间的寄生电容Cgp2引起电压V2降低。并且,在该时刻,提供给数据信号线107的显示控制电压变化为提供给第η个像素电路的显示控制电压。即,数据信号线107的电压的标号从负变化为正。如上所述,在两个水平期间QH)内的、后半水平期间(H)开始的时刻,由寄生电容 Cgp2引起电压V2降低,但是在后半水平期间(H)内,像素电极IlOn的电压接近与第η个像素电路的显示数据相应的显示控制电压,因此几乎不会受到由电压V2降低引起的影响。然后,在后半水平期间(H)结束时刻,结束向第η个像素电路的数据写入。在该时亥IJ,第η条栅极信号线10 的电压从高电压变化为低电压。在第η个像素电路中,由存在于像素电极IlOn与第η条栅极信号线10 之间的寄生电容Cgpl引起电压V1降低,第η个像素电极IlOn的电压保持为从期望的显示控制电压降低了电压V1而得到的电压。接着,说明如图5Α的下侧所示那样在进行正方向扫描驱动时第η+1个像素电路中的驱动。第η个像素电路中的驱动与第η+1个像素电路中的驱动之间的主要差别在于,在栅极信号线105的电压成为高电压的两个水平期间OH)内提供给数据信号线17的显示控制电压的标号。提供给第η个像素电路的显示控制电压的标号为正,提供给第η+1个像素电路的显示控制电压的标号为负,因此,数据信号线107的电压的标号与上述情况相反。在第η+1条栅极信号线105η+1的电压成为高电压的两个水平期间QH)内的、前半水平期间(H)结束的时刻,结束向第η个像素电路的数据写入。在该时刻,第η条栅极信号线105n_i的电压从高电压变化为低电压。在第η+1个像素电路中,与第η个像素电路同样地,由存在于像素电极110η+1与第η条栅极信号线10 之间的寄生电容Cgp2引起电压V2降低。并且,在该时刻,提供给数据信号线107的电压变化为提供给第η+1个像素电路的显示控制电压。S卩,数据信号线107的电压的标号从正变化为负。如上所述,在两个水平期间OH)内的、后半水平期间(H)开始时刻,由寄生电容 Cgp2引起电压V2降低,但是在后半水平期间(H)内,像素电极110η+1的电压接近与第η+1个像素电路的显示数据相应的显示控制电压,因此几乎不会受到由电压V2降低引起的影响。然后,在后半水平期间(H)结束时刻,结束向第η+1个像素电路的数据写入。在该时刻,第η+1条栅极信号线105η+1的电压从高电压变化为低电压。在第η+1个像素电路中, 由存在于像素电极110η+1与第η+1条栅极信号线105η+1之间的寄生电容Cgpl引起电压V1降低,第η+1个像素电极ΙΙΟη+1的电压保持为从期望的显示控制电压降低电压V1而得到的电压。S卩,在数据信号线驱动电路115进行数据信号反转驱动、栅极信号线驱动电路进行正方向扫描驱动的情况下,与能够忽视在与像素电极110相邻的两条栅极信号线105之间的寄生电容的情况相比,提供成为正标号的显示控制电压的像素电路的像素电极110或者提供成为负标号的显示控制电压的像素电极110均保持为从期望的显示控制电压降低了电压V1而得到的电压。与此相对,说明进行反方向扫描驱动时的驱动。首先,说明如图5B的下侧所示那样在进行反方向扫描驱动时第n+1个像素电路中的驱动。第n+1个像素电路中,在第n+1条栅极信号线105n+1的电压成为高电压的两个水平期间OH)内、前半水平期间(H)结束的时亥IJ,结束向第n+2个像素电路的数据写入。在该时刻,第n+2条栅极信号线105n+2的电压从高电压变化为低电压。但是,在第n+1个像素电路中,像素电极110n+1与第n+2条栅极信号线105n+2之间产生的寄生电容小于与第n+1条栅极信号线105n+1之间产生的寄生电容C-、 与第η条栅极信号线10 之间产生的寄生电容Cgp2,因此在该时刻的电压的变动较小。或者,即使在该寄生电容为可忽视大小的情况下,如上所述,在后半水平期间(H)内,像素电极110n+1的电压接近与第n+1个像素电路的显示数据对应的显示控制电压,因此几乎不会受到电压的变动引起的影响。进而,在该时刻,提供给数据信号线107的显示控制电压变化为提供给第n+1个像素电路的显示控制电压。即,数据信号线107的电压的标号从负变化为正。并且,在后半水平期间(H)结束的时刻,结束向第n+1个像素电路的数据写入。在该时刻,第n+1条数据信号线105n+l的电压从高电压变化为低电压。在第n+1个像素电路中,由存在于像素电极 110n+l与第n+1条栅极信号线105n+l之间的寄生电容Cgpl引起电压Vl降低。从该时刻起一个水平期间(H)之后,第η条栅极信号线105η的电压从高电压变化为低电压,因此由存在于像素电极llOn+Ι与第η条栅极信号线105η之间的寄生电容Cgp2引起电压V2进一步降低。因此,第n+1个像素电路的像素电极llOn+Ι保持为从期望的显示控制电压降低了电压Vl与电压V2的合计电压而得到的电压。接着,说明如图5B的上侧所示那样在进行反方向扫描驱动时第η个像素电路中的驱动。第η个像素电路中的驱动与第n+1个像素电路中的驱动之间的主要差别在于,与进行正方向扫描的情况同样地,在输出到栅极信号线105的栅极信号成为高电压的两个水平期间OH)内提供给数据信号线17的显示控制电压的标号。提供给第n+1个像素电路的显示控制电压的标号为正,提供给第η个像素电路的显示控制电压的标号为负,因此,提供给数据信号线107的显示控制电压的标号与所述情况相反。因此,在第η条栅极信号线10 的栅极信号成为高电压的两个水平期间OH)内、 前半水平期间(H)结束的时刻,第n+1条栅极信号线105n+1的栅极信号从高电压变化为低电压,但是,如上所述,像素电极IlOn与第n+1条栅极信号线105n+1之间产生的寄生电容较小,因此在该时刻中的电压的变动较小。进而,在该时刻,提供给数据信号线107的显示控制电压变化为提供给第η个像素电路的显示控制电压,显示控制电压的标号从正变化为负。并且,在后半水平期间(H)结束的时刻,结束向第η个像素电路的数据写入,第η条栅极信号线10 的栅极信号从高电压变化为低电压。在第η个像素电路中,由存在于像素电极1 IOn与第η条栅极信号线10 之间的寄生电容Cgpl引起电压V1降低。在该时刻起一个水平期间(H)之后,第n-1条栅极信号线105n_i的栅极信号从高电压变化为低电压,因此由存在于像素电极IlOn与第n-1条栅极信号线IOSlri之间的寄生电容Cgp2引起电压V2进一步降低。因此,第η个像素电路的像素电极IlOn保持为从期望的显示控制电压降低了电压V1与电压V2的合计电压而得到的电压。S卩,在数据信号线驱动电路115进行数据信号反转驱动、栅极信号线驱动电路进行反方向扫描驱动的情况下,与能够忽视在与像素电极110相邻的两条栅极信号线105之间的寄生电容的情况相比,提供成为正标号的显示控制电压的像素电路的像素电极110或者提供成为负标号的显示控制电压的像素电极110均保持为从期望的显示控制电压降低了电压V1与电压V2的合计电压而得到的电压。以上,归纳起来,在数据信号线驱动电路115进行数据信号反转驱动的情况下,在提供成为正标号的显示控制电压的像素电路的像素电极110中或者提供成为负标号的显示控制电压的像素电路的像素电极110中,由在与像素电极110相邻的两条栅极信号线105 之间的寄生电容引起的电压的降低均从相同的期望的显示控制电压中开始,但是在进行正方向扫描驱动的情况下以及进行反方向扫描驱动的情况下,其电压的降低不同。图6是该实施方式所涉及的基准电压线驱动电路10的框概念图。基准电压线驱动电路10具备逻辑电路11、基准电压生成电路16以及存储部15。存储部15例如也可以是非易失性存储器所存储的存储部。逻辑电路11具备存储器写入电路12、控制寄存器电路 13以及接口电路14。将控制信号从设置于基准电压线驱动电路10外部的外部系统20输入到接口电路14。在以往技术所涉及的驱动器IC所具备的基准电压线驱动电路中,存储决定一个基准电压的电压信息,在控制寄存器电路控制一个基准电压,然而,该实施方式所涉及的基准电压线驱动电路10的特征在于,在存储部15中存储决定正方向扫描驱动用基准电压 V。。mF(正序用基准电压)和反方向扫描驱动用基准电压V。。mB(倒序用基准电压)的电压信息,控制寄存器电路13控制正方向扫描驱动用基准电压火-和反方向扫描驱动用基准电压
VcomB0如上所述,该实施方式所涉及的基准电压线驱动电路10进行基准电压固定驱动。 即,正方向扫描驱动用基准电压V。。mF和反方向扫描驱动用基准电压V。。mB均为直流电压。存储器写入电路12在来自控制寄存器电路13的控制下将正方向扫描驱动用基准电压火-和反方向扫描驱动用基准电压V。。mB#自的值存储到存储部15。即,期望将存储在存储部15中的电压信息设为正方向扫描驱动用基准电压V。。mF和反方向扫描驱动用基准电压ν。。Λ这两个值。另外,在驱动显示装置的过程中,在对驱动器IC 134接通电源之后,控制寄存器电路13读出存储在存储部15中的正方向扫描驱动用基准电压V。。mF*反方向扫描驱动用基准电压V。。mB各自的值,控制寄存器电路13将各个值保存到内部的寄存器中。在扫描驱动的扫描方向变更时,将控制信号从外部系统20输入到接口电路14。控制寄存器电路13根据该控制信号以及存储在存储部15中的电压信息来计算要输出的基准电压,从而控制基准电压生成电路16。由此,基准电压生成电路16在正方向扫描驱动时将正方向扫描驱动用基准电压V。。mF作为基准电压提供给基准电压线108,在反方向扫描驱动时将反方向扫描驱动用基准电压V。。mB作为基准电压提供给基准电压线108。通过基准电压线108将基准电压提供给显示部120的各像素电路的基准电极111。基准电压线驱动电路10根据存储在存储部15中的两个值的电压信息,在正方向扫描驱动时将正方向扫描驱动用基准电压火-提供给各像素电路的基准电极111而在反方向扫描驱动时将反方向扫描驱动用基准电压ν。。Λ提供给各像素电路的基准电极111,由此能够抑制在正方向扫描驱动的情况下以及反方向扫描驱动的情况下产生的显示控制电压的差异,并且能够抑制由寄生电容引起的变动。由此,能够提高显示品质。此外,如上所述,当设为期望的显示控制电压相同时,在正方向扫描驱动的情况下的像素电极110所保持的电压比在反方向扫描驱动的情况下像素电极110所保持的电压高出电压ν2。与此相应地,期望正方向扫描驱动用基准电压V。。mF比反方向扫描驱动用基准电压火^高出由寄生电容Cgp2引起的电压v2。并且,在正方向扫描驱动的情况下像素电极110 所保持的电压比能够忽视在像素电极110与栅极信号线105之间产生的寄生电容的情况低出电压义。与此相应地,期望正方向扫描驱动用基准电压V。。mF比能够忽视寄生电容的情况低出电压Vp另外,在此,将存储在存储部15中的电压信息设为正方向扫描驱动用基准电压 V—和反方向扫描驱动用基准电压火_各自的值,但是如果能够根据存储在存储部15中的信息来生成正方向扫描驱动用基准电压V。。mF和反方向扫描驱动用基准电压V。。mB,则也可以是其它电压信息。例如,也可以是从正方向扫描驱动用基准电压V。。mF和反方向扫描驱动用基准电压V。。mB各自的值减去预定值而得到的值等。图7是表示该实施方式所涉及的液晶显示装置的图像显示驱动的图。示出从正方向扫描驱动变更为反方向扫描驱动的时刻。进行一个画面(帧)的显示数据的写入的期间为一帧期间TF,垂直同步信号Vsyn。是以一帧期间为周期的信号,能够根据垂直同步信号Vsyic 对一个画面的显示数据的写入定时进行测量。水平同步信号Hsyic是以所述一个水平期间 (H)为周期的信号,能够根据水平同步信号Hsync对一个像素电路的显示数据的写入时刻进行测量。在此,信号Ρακ是时钟信号。在一帧期间Tf内,在回扫期间Tb内,数据写入期间Td持续,在数据写入期间Td内, 在多个像素电路中进行显示数据的写入驱动。与此相应地,栅极信号依次成为高电压,但是在图中示出从第一个栅极信号Vei至第800个栅极信号Ve8tltl依次成为高电压的正方向扫描驱动。并且,如上所述,栅极信号线驱动电路进行栅极重叠驱动,相邻栅极信号的成为高电压的栅极信号接通期间重叠。如上所述,对数据信号线107中提供与进行写入驱动的像素电路的显示数据相应的显示控制电压,在图中示出分别提供给数据写入期间Td的、与从第一个像素电路至第800 个像素电路的显示数据相应的显示控制电压。对基准电压线108中提供进行正方向扫描驱动时提供的正方向扫描驱动用基准电压V。。mF。在该一帧期间Tf内进行正方向扫描驱动,但是在下一帧期间Tf内变更为反方向扫描驱动。与此相应地,在接着数据写入期间Td的下一个回扫期间Tb内,提供给基准电压线108的基准电压从正方向扫描驱动用基准电压V。。mF变化为反方向扫描驱动用基准电压 ν。。Λ。但是,优选的是,改变基准电压的定时是紧跟在对于最后进行显示数据的写入驱动的像素电路的、栅极信号从高电压变化为低电压之后的时刻。此外,图示出的偏移期间Vofs是设置成最终的栅极信号充分变化为低电压的偏移期间,在最后的像素电路中进行显示数据的写入驱动时,设置成防止基准电压变动。此外,在此,说明了数据信号线驱动电路115提供给一条数据信号线107的显示控
16制电压的标号在每个水平期间(H)内交替变化的情况,但是并不限于此。也可以是以下驱动在一帧期间内,提供给一条数据信号线107的显示控制电压的标号全部相同,在每个帧期间或者预定数量的帧期间的每个帧期间内该标号交替地变化。可以是提供给与数据信号线驱动电路115相连接的多条数据信号线107的显示控制电压的标号在一帧期间内全部相同的帧反转方式,也可以是在相邻的数据信号线107中显示控制电压的标号不同的列反转方式。(第二实施方式)本发明第二实施方式所涉及的显示装置的基本结构与第一实施方式所涉及的显示装置相同,主要由该实施方式所涉及的基准电压线驱动电路10进行基准电压交流驱动这一点与第一实施方式所涉及的基准电压线驱动电路10进行基准电压固定驱动不同。在此,基准电压交流驱动是指以下驱动。如上所述,数据信号线驱动电路115例如进行线反转或者帧反转等数据信号反转驱动,提供给像素电路的像素电极110的显示控制电压具有正或负的标号。在对像素电路的像素电极110提供正标号的显示控制电压时,对该像素电路的基准电极111中提供负标号的基准电压(低电压),在对像素电路的像素电极110提供负标号的显示控制电压时,对该像素电路的基准电极111中提供正标号的基准电压(高电压)。即,基准电压成为在预定周期内交替地反复低电压和高电压的交流电压。 在此,将正标号的基准电压(高电压)与负标号的基准电压(低电压)的差设为振幅值。对于图像显示,使用对于基准电极111的像素电极110的电压来控制图像显示,通过进行相关的基准电压交流驱动,在进行数据信号反转驱动时,能够减小正标号的显示控制电压与负标号的显示控制电压的差,从而能够抑制功耗。如上所述,数据信号线驱动电路115进行数据信号反转驱动。在驱动为线反转方式的情况下,在一帧期间中,将正标号的基准电压和负标号的基准电压交替地提供给图3 示出的纵向方向排列的多条基准电压线108。即,例如在对从图的上侧起奇数行的基准电压线108中提供正标号的基准电压的情况下,对偶数行的基准电压线108中提供负标号的基准电压。另外,在多个基准电极111形成为一个基准电极膜而基准电压线108为一个的情况下,在与显示控制电压的标号同步的周期内提供正标号和负标号的基准电压。在进行基准电压交流驱动的情况下,在以往技术所涉及的驱动器IC所具备的基准电压线驱动电路中,存储决定一个基准电压的电压信息,在控制寄存器电路控制一个基准电压,然而,该实施方式所涉及的基准电压线驱动电路10的特征在于,在存储部15中存储决定正方向扫描驱动用基准电压V。。mF(正序用基准电压)和反方向扫描驱动用基准电压 ν。。Λ(倒序用基准电压)的电压信息,控制寄存器电路13控制正方向扫描驱动用基准电压 V—和反方向扫描驱动用基准电压ν。。Λ。在此,以往技术中的决定一个基准电压的电压信息是指基准电压的基准值和振幅值这两个值。基准电压的基准值例如是正标号的基准值(高电压)和负标号的基准值(低电压)中的任一个。在进行正方向扫描驱动的情况下以及进行反方向扫描驱动的情况下,基准值的振幅值仍然相同,因此期望将该实施方式所涉及的存储在存储部15中的电压信息设为正方向扫描驱动用基准电压V。。mF的基准值、反方向扫描驱动用基准电压ν。。Λ的基准值以及两个基准电压的振幅值这三个值。基准电压线驱动电路10根据存储在存储部15中的所述三个值的电压信息,在正方向扫描驱动时将正方向扫描驱动用基准电压火-提供给各像素电路的基准电极111而在反方向扫描驱动时将反方向扫描驱动用基准电压ν。。Λ提供给各像素电路的基准电极111, 由此即使在进行基准电压交流驱动的情况下,也能够抑制在正方向扫描驱动的情况下以及反方向扫描驱动的情况下产生的显示控制电压的差异,并且能够抑制由寄生电容引起的变动。由此,能够提高显示品质。此外,在此,将存储在存储部15中的电压信息设为正方向扫描驱动用基准电压 Vcomp的基准值、反方向扫描驱动用基准电压V。。mB的基准值以及两个基准电压的振幅值这三个值,但是如果能够根据存储在存储部15中的电压信息来生成正方向扫描驱动用基准电压火-和反方向扫描驱动用基准电压ν。。Λ,则也可以是其它电压信息。例如,存储在存储部15中的电压信息也可以是正方向扫描驱动用基准电压V。。mF&中心值、反方向扫描驱动用基准电压ν。。Λ的中心值以及振幅值的一半这三个值。在此,中心值是指正标号的基准电压 (高电压)与负标号的基准电压(低电压)的平均值。在这种情况下,对于各基准电压,通过对中心值加减振幅值的一半,能够生成正标号的基准电压(高电压)与负标号的基准电压(低电压)。另外,正方向扫描驱动用基准电压火-和反方向扫描驱动用基准电压V。。mB 的基准值也可以是对高电压或者低电压中的任一个加减预定值而得到的值等。(第三实施方式)本发明的第三实施方式所涉及的显示装置的基本结构与第一和第二实施方式所涉及的显示装置相同,与第一和第二实施方式主要不同之处在于,根据存储在该实施方式所涉及的基准电压线驱动电路10的存储部15中的电压信息来生成基准电压的控制方法,。首先,说明基准电压线驱动电路10与第一实施方式同样地进行基准电压固定驱动的情况。存储在第一实施方式所涉及的存储部15中的电压信息例如是正方向扫描驱动用基准电压V。。mF*反方向扫描驱动用基准电压V。。mB这两个值,然而,存储在该实施方式所涉及的存储部15中的电压信息例如是正方向扫描驱动用基准电压V。。mF和反方向扫描驱动用基准电压V。。mB中的任一值、以及正方向扫描驱动用基准电压V。。mF和反方向扫描驱动用基准电压V。。mB的差值= V。。mF-V。。mB)这两个值。在扫描驱动的扫描方向变更时,控制寄存器电路13将要输出的基准电压从变更前的基准电压移动存储在存储部15中的差值△ V而作为变更后的基准电压,来控制基准电压生成电路16。由此,基准电压生成电路16在正方向扫描驱动时将正方向扫描驱动用基准电压V。。mF作为基准电压提供给基准电压线108,在反方向扫描驱动时将反方向扫描驱动用基准电压V。。mB作为基准电压提供给基准电压线108。第一实施方式所涉及的基准电压线驱动电路10在存储部15中例如存储了正方向扫描驱动用基准电压v。。mF*反方向扫描驱动用基准电压ν。。Λ这两个值的电压信息,然而, 该实施方式所涉及的基准电压线驱动电路10在存储部15中存储了正方向扫描驱动用基准电压V。。mF或者反方向扫描驱动用基准电压V。。mB中的任一值以及其差值Δ V这两个值的电压信息。能够将差值△ V的电压设定范围设为比基准电压本身的电压设定范围窄,因此能够减少存储在存储部15中的电压信息的信息量(比特数)。其结果,能够减小存储部15所需的区域、设置于控制寄存器电路13的寄存区域,从而能够降低驱动器IC 134的制造成本。 例如在将基准电压的电压设定范围设为3V、将差值AV的电压设定范围设为300mV的情况下,分别进行每IOmV的电压设定所需的电压信息的信息量在基准电压中为9比特、在差值Δ V中为5比特。另外,存储在存储部15中的电压信息也可以是正方向扫描驱动用基准电压V。。mF 与反方向扫描驱动用基准电压v。。mB的平均值、以及正方向扫描驱动用基准电压v。。mF与反方向扫描驱动用基准电压ν。。Λ的差值△ V的一半。在这种情况下,通过对该平均值加减差值 Δ V,能够选择生成正方向扫描驱动用基准电压V。。mF或者反方向扫描驱动用基准电压V。。mB 中的任一个。接着,与第二实施方式同样地,说明基准电压线驱动电路10进行基准电压交流驱动的情况。存储在第二实施方式所涉及的存储部15中的电压信息例如是正方向扫描驱动用基准电压V。。mF的基准值、反方向扫描驱动用基准电压ν。。Λ的基准值以及两个基准电压的振幅值这三个值,然而,存储在该实施方式所涉及的存储部15中的电压信息例如是正方向扫描驱动用基准电压V。。mF或者反方向扫描驱动用基准电压ν。。Λ中的任一个的基准值、振幅值以及正方向扫描驱动用基准电压火-和反方向扫描驱动用基准电压ν。。Λ的差值= vCOfflF-vCOfflB)这三个值。在此正方向扫描驱动用基准电压v。。mF*反方向扫描驱动用基准电压火_均在预定周期内反复,其差值Δν为仅直流成分的值。与第二实施方式相比,通过将基准电压的基准值设为差值△¥,能够减少存储在存储部15中的电压信息的信息量。另外,存储在该实施方式所涉及的存储部15中的电压信息也可以是正方向扫描驱动用基准电压v。。mF的中心值与反方向扫描驱动用基准电压ν。。Λ的中心值的平均值、振幅值的一半以及正方向扫描驱动用基准电压火-和反方向扫描驱动用基准电压v。。mB的差值 Δν( = VCOfflF-VCOfflB)的一半这三个值。在这种情况下,通过对该平均值加减差值AV的一半以及加减振幅值的一半,来选择正方向扫描驱动用基准电压V。。mF或者反方向扫描驱动用基准电压ν。。Λ中的任一个,从而能够生成其正标号的基准电压(高电压)和负标号的基准电压(低电压)。存储在该实施方式所涉及的存储部15中的电压信息还可以包括能够决定正方向扫描驱动用基准电压v。。mF或者反方向扫描驱动用基准电压ν。。Λ中的一个的代表值信息以及能够使用该代表值信息来决定其它的差量信息。在此,代表值信息例如是指正方向扫描驱动用基准电压v。。mF或者反方向扫描驱动用基准电压ν。。Λ中的任一个的基准值以及振幅值,差量信息可以是正方向扫描驱动用基准电压v。。mF与反方向扫描驱动用基准电压ν。。Λ的差值ΔV且也可以是其它电压信息。以上,说明了本发明的实施方式所涉及的显示装置,该显示装置为IPS液晶显示装置,其像素电路具有公共顶部结构。如上所述,本发明能够抑制在像素电路具有公共顶部结构的情况下由像素电路的像素电极与相邻的栅极信号线之间的寄生电容引起的像素电极的电压变化的影响,从而提高显示品质。但是,即使在IPS液晶显示装置且像素电路具有其它结构的情况下,在由像素电路的像素电极与相邻的栅极信号线之间的寄生电容引起像素电极产生电压变化时,也能够应用本发明。即使是IPS液晶显示装置以外的驱动的液晶显示装置、例如VA (Vertically Aligned 垂直排列)液晶显示装置、TN(Twisted Nematic 扭曲向列)液晶显示装置等液晶显示装置或其它显示装置,同样地,在由像素电路的像素电极与相邻的栅极信号线之间的寄生电容引起像素电极产生电压变化的情况下,也能够应用本发明。不仅限于由寄生电容引起的情况,在正方向扫描驱动的情况下以及反方向扫描驱动的情况下,在像素电极产生系统的电压变化时,也能够应用本发明。图8是设置在VA液晶显示装置和TN液晶显示
装置中的TFT基板102的等效电路的概念图。在为VA液晶显示装置和TN液晶显示装置的
情况下,基准电极111被设置在与TFT基板102相对的滤光片基板101上。 尽管说明了被视为本发明的特定实施例的这些实施例,但应该理解为能够对这些
实施例进行各种修改,并且将所述权利要求范围内全部修改取入本发明的实际精神和范围
权利要求
1.一种显示装置,其特征在于,具备 数据信号线;多个像素电路,其与所述数据信号线相连接,并且按顺序排列; 多条栅极信号线,其分别在相邻的像素电路之间延伸,并且均与配置在一侧的所述像素电路相连接,按所述顺序排列;栅极信号线驱动电路,其随着时间变化,选择与所述顺序成正序或者倒序的顺序中的任一者,将按选择出的顺序分别成为接通电压的多个栅极信号分别输出到按所述顺序排列的所述多条栅极信号线;数据信号线驱动电路,其选择所述多个像素电路中的一个像素电路,将与其显示数据相应的显示控制电压提供给所述数据信号线;以及基准电压线驱动电路,其将与所述各像素电路相应的基准电压分别提供给该像素电路,其中,输出到所述各栅极信号线的栅极信号在所述数据信号线驱动电路将与连接于该栅极信号线上的像素电路的显示数据相应的显示控制电压提供给所述数据信号线的期间、 以及在此之前的预定期间内成为接通电压, 所述各像素电路具备像素电极;基准电极,其被提供与该像素电路相应的基准电压;以及开关元件,其被设置于所述数据信号线与该像素电极之间,并且根据所述栅极信号来进行控制,所述基准电压线驱动电路根据所述栅极信号线驱动电路按与所述顺序成正序或者倒序的顺序中的任一者来输出所述栅极信号,从而选择正序用基准电压或者倒序用基准电压而提供给各像素电路的所述基准电极。
2.根据权利要求1所述的显示装置,其特征在于,所述基准电压线驱动电路具备存储部,其存储决定所述正序用基准电压和所述倒序用基准电压的电压信息;以及生成电路,其根据所述电压信息来生成与所述各像素电路相应的基准电压。
3.根据权利要求2所述的显示装置,其特征在于,所述正序用基准电压和所述倒序用基准电压均为直流电压, 所述电压信息是所述正序用基准电压和所述倒序用基准电压的值。
4.根据权利要求2所述的显示装置,其特征在于,所述正序用基准电压和所述倒序用基准电压均为直流电压,所述电压信息是所述正序用基准电压和所述倒序用基准电压中的任一个的值、以及所述正序用基准电压与所述倒序用基准电压的差值。
5.根据权利要求2所述的显示装置,其特征在于,所述正序用基准电压和所述倒序用基准电压均为直流电压,所述电压信息是所述正序用基准电压与所述倒序用基准电压的平均值、以及所述正序用基准电压与所述倒序用基准电压的差值的一半。
6.根据权利要求2所述的显示装置,其特征在于,所述正序用基准电压和所述倒序用基准电压均为交流电压,该交流电压在预定周期内交替地反复低电压与比该低电压高出预定振幅值的高电压,所述电压信息是所述正序用基准电压的基准值、所述倒序用基准电压的基准值以及所述预定的振幅值。
7.根据权利要求2所述的显示装置,其特征在于,所述正序用基准电压和所述倒序用基准电压均为交流电压,该交流电压在预定周期内交替地反复低电压与比该低电压高出预定振幅值的高电压,所述电压信息是所述正序用基准电压的基准值和所述倒序用基准电压的基准值中的任一个、所述正序用基准电压的基准值与所述倒序用基准电压的基准值的差值、以及所述预定的振幅值。
8.根据权利要求6或者7所述的显示装置,其特征在于,所述基准值是所述交流电压的低电压和高电压中的任一个。
9.根据权利要求2所述的显示装置,其特征在于,所述正序用基准电压和所述倒序用基准电压均为交流电压,该交流电压在预定周期内交替地反复低电压与比该低电压高出预定振幅值的高电压,所述交流电压的低电压与高电压的平均值为中心值,所述电压信息是所述正序用基准电压的中心值与所述倒序用基准电压的中心值的平均值、所述正序用基准电压的中心值与所述倒序用基准电压的中心值的差值的一半以及所述预定的振幅值的一半。
10.根据权利要求2所述的显示装置,其特征在于,所述电压信息包括决定所述正序用基准电压和所述倒序用基准电压中的一者的代表值信息以及使用该代表值信息来决定另一者的差量信息。
11.根据权利要求1所述的显示装置,其特征在于,还具备与所述基准电压线驱动电路相连接的、一条或多条基准电压线,所述各像素电路的基准电极与所述一条或多条基准电压线中的任一条相连接,所述基准电压线驱动电路向所述一条或者多条基准电压线分别提供与对应的各像素电路相应的基准电压。
12.根据权利要求1所述的显示装置,其特征在于,所述显示装置是IPS液晶显示装置,所述各像素电路具有相对于栅极信号线、所述基准电极比所述像素电极更远地形成的结构。
全文摘要
本发明提供一种显示装置,抑制在正方向扫描驱动时和反方向扫描驱动时产生的像素电极保持电压的差异的影响而提高显示品质。该显示装置具备数据信号线;多个像素电路;多条栅极信号线;栅极信号线驱动电路,对正方向或者反方向扫描驱动中的任一个进行驱动,并进行栅极重叠驱动;数据信号线驱动电路,将与像素电路的显示数据相应的显示控制电压提供给数据信号线;以及基准电压线驱动电路,将与各像素电路相应的基准电压分别提供给该像素电路,其中,各像素电路具备像素电极、基准电极以及开关元件,所述基准电压线驱动电路在正方向或者反方向扫描驱动时,分别选择正方向基准电压或者反方向基准电压而提供给各像素电路的所述基准电极。
文档编号G09G3/20GK102467894SQ20111033949
公开日2012年5月23日 申请日期2011年10月28日 优先权日2010年10月29日
发明者笹沼启太, 青木义典 申请人:松下液晶显示器株式会社, 株式会社日立显示器