专利名称:Amoled驱动补偿电路、方法及其显示装置的制作方法
技术领域:
本发明涉及AMOLED领域,尤其涉及一种AMOLED驱动补偿电路、方法及其显示装置。
背景技术:
有源矩阵有机发光二极体面板(ActiveMatrix Organic Light Emitting Diode,AMOLED)能够发光是由驱动电路中的驱动薄膜晶管产生的驱动电流所驱动的,但是,随着时间的变化,驱动薄膜晶体管的阈值电压可能会变化,因而会造成输入相同的灰阶电压时,产生的驱动电流不一致,从而使所驱动的AMOLED的亮度不同。目前,解决这一问题的主要方 法是加入驱动补偿电路,消除阈值电压的影响,从而达到一致的驱动电流,改善面板的亮度均匀性。在实现本发明的过程中,发明人发现现有技术中至少存在如下问题现有的AMOLED驱动补偿电路往往需要5到6个薄膜晶体管设置在同一个像素区域内,所以会降低开口率。
发明内容
本发明的实施例提供一种AMOLED驱动补偿电路、方法及其显示装置,能够增加开口率。为达到上述目的,本发明的实施例采用如下技术方案一种AMOLED驱动补偿电路,包括设置在像素区域内的数个驱动电路,用于驱动数个AMOLED ;设置在像素区域之外的外部补偿电路,用于消除所述设置在像素区域内的数个驱动电路中驱动薄膜晶体管的阈值电压对通过所述驱动薄膜晶体管的驱动电流的影响。所述设置在像素区域内的每个驱动电路包括第一薄膜晶体管、驱动电容、驱动薄膜晶体管以及AMOLED ;所述第一薄膜晶体管,其源极连接数据线;所述驱动电容,其第一端连接所述第一薄膜晶体管的漏极;所述驱动薄膜晶体管,其栅极连接所述第一薄膜晶体管的漏极;所述AM0LED,其输入端连接工作电压输出端,其输出端连接所述驱动薄膜晶体管的漏极;所述第一薄膜晶体管和驱动薄膜晶体管为n沟道薄膜晶体管;所述设置在像素区域之外的外部补偿电路包括第二薄膜晶体管、第三薄膜晶体管、补偿电容、第四薄膜晶体管、第五薄膜晶体管、第六薄膜晶体管以及第七薄膜晶体管;所述第二薄膜晶体管,其源极接地,其栅极连接第二时钟信号输出端,其漏极连接所述驱动电容的第二端;所述第三薄膜晶体管,其源极连接所述第二薄膜晶体管的漏极,其栅极连接所述第二时钟信号输出端;所述补偿电容,其第一端连接所述第三薄膜晶体管的漏极;所述第四薄膜晶体管,其源极连接所述补偿电容的第二端,其栅极连接所述第二时钟信号输出端,其漏极连接所述驱动薄膜晶体管的源极;所述第五薄膜晶体管,其源极接地,其栅极连接所述第二时钟信号输出端,其漏极连接所述第四薄膜晶体管的源极;所述第六薄膜晶体管,其源极连接参考电压输出端,其栅极连接第一时钟信号输出端,其漏极连接所述第二薄膜晶体管的漏极;第七薄膜晶体管,其源极连接参考电压输出端,其栅极连接第一时钟信号输出端,其漏极连接所述驱动薄膜晶体管的栅极;所述第一薄膜晶体管的栅极连接所述第二时钟信号输出端;所述第二薄膜晶体管、第六薄膜晶体管以及第七薄膜晶体管为n沟道薄膜晶体管;所述第三薄膜晶体管、第四薄膜晶体管以及第五薄膜晶体管为p沟道薄膜晶体管。所述第一时钟信号与所述第二时钟信号均包括第一阶段、第二阶段与第三阶段;第一阶段,所述第一时钟信号输出端为高电平,所述第二时钟信号为低电平;第二阶段,所述第一时钟信号输出端为低电平,所述第二时钟信号为高电平;第三阶段,所述第一时钟信号输出端为低电平,所述第二时钟信号为低电平。 一种AMOLED驱动补偿方法,包括第一阶段,存储设置在像素区域内的数个驱动电路的驱动薄膜晶体管的阈值电压;第二阶段,存储所述设置在像素区域内的数个驱动电路的灰阶电压;第三阶段,所述设置在像素区域内的数个驱动电路的驱动薄膜晶体管的栅极电压跳变为所述阈值电压与所述灰阶电压的和。所述第一阶段,存储设置在像素区域内的数个驱动电路的驱动薄膜晶体管的阈值电压为第一时钟信号输出端为高电平,第二时钟信号输出端为低电平,第三薄膜晶体管、第四薄膜晶体管、第六薄膜晶体管以及第七薄膜晶体管导通,第一薄膜晶体管、第二薄膜晶体管以及第五薄膜晶体管截止,补偿电容上的电压差为所述设置在像素区域内的数个驱动电路的驱动薄膜晶体管的阈值电压;所述第二阶段,存储所述设置在像素区域内的数个驱动电路的灰阶电压为第一时钟信号输出端为低电平,第二时钟信号输出端为高电平,第三薄膜晶体管、第四薄膜晶体管、第六薄膜晶体管以及第七薄膜晶体管截止,第一薄膜晶体管、第二薄膜晶 体管以及第五薄膜晶体管导通,驱动电容上的电压差为数据线输入的所述设置在像素区域内的数个驱动电路的灰阶电压;所述第三阶段,所述设置在像素区域内的数个驱动电路的驱动薄膜晶体管的栅极电压跳变为所述阈值电压与所述灰阶电压的和为第一时钟信号输出端为低电平,第二时钟信号输出端为低电平,第三薄膜晶体管、第四薄膜晶体管以及第五薄膜晶体管导通,第一薄膜晶体管、第二薄膜晶体管、第六薄膜晶体管以及第七薄膜晶体管截止,所述设置在像素区域内的数个驱动电路的驱动薄膜晶体管的栅极电压跳变为所述阈值电压与所述灰阶电压的和。一种显示装置,包括上述的AMOLED驱动补偿电路。本发明实施例提供的AMOLED驱动补偿电路及其方法,由于外部补偿电路设置在像素区域之外,能够同时补偿像素区域内的数个驱动电路的驱动薄膜晶体管的阈值电压,像素区域内只有用于驱动AMOLED的驱动电路,从而能够增加开口率。
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。 图I为本发明实施例提供的一种AMOLED驱动补偿电路的电路图;图2为图I中电路的时钟信号的时序图;图3为图I中电路在第一阶段的等效电路图;图4为图I中电路在第二阶段的等效电路图;图5为图I中电路在第三阶段的等效电路图;图6为本发明实施例提供的另一种AMOLED驱动补偿电路的电路图;图7为本发明实施例提供的一种AMOLED驱动补偿方法的流程图。
具体实施例方式下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。本发明实施例提供一种AMOLED驱动补偿电路,包括设置在像素区域内的数个驱动电路,用于驱动数个AMOLED ;每个驱动电路如传统的2T1C ( 二薄膜晶体管与一电容)电路,包括驱动薄膜晶体管,通过驱动薄膜晶体管的驱动电流驱动AMOLED发光。设置在像素区域之外的外部补偿电路,用于消除设置在像素区域内的数个驱动电路中驱动薄膜晶体管的阈值电压对通过所述驱动薄膜晶体管的驱动电流的影响,使得通过驱动薄膜晶体管的驱动电流与驱动薄膜晶体管的阈值电压无关,从而提高了驱动电流的一致性。现有技术在每一个像素区域内除了驱动电路,还需要设置5到6个薄膜晶体管组成的补偿电路,而本发明实施例提供的AMOLED驱动补偿电路,由于外部补偿电路设置在像素区域之外,能够同时补偿像素区域内的数个驱动电路的驱动薄膜晶体管的阈值电压,像素区域内只有用于驱动AMOLED的驱动电路,从而能够增加开口率。具体地,如图I所示,设置在像素区域内的每个驱动电路包括第一薄膜晶体管Tl、驱动电容Cst、驱动薄膜晶体管T8以及AMOLED ;其中第一薄膜晶体管Tl,其源极连接数据线;驱动电容Cst,其第一端连接第一薄膜晶体管Tl的漏极;驱动薄膜晶体管T8,其栅极连接第一薄膜晶体管Tl的漏极;AM0LED,其阳极连接工作电压输出端,具体为电压源VDD,其阴极连接驱动薄膜晶体管T8的漏极;第一薄膜晶体管和驱动薄膜晶体管为n沟道薄膜晶体管。一行像素区域包括n个像素区域Pixel_l、Pixel_2、. . .、Pixel_n,其中n为大于I的自然数,每个驱动电路分别设置在每一个像素区域内,n个像素区域内的n个第一薄膜晶体管Tl的源极分别连接N条数据线Datal、Data2、. . .、Datan,其中n为大于一的自然数。设置在像素区域之外的外部补偿电路包括第二薄膜晶体管T2、第三薄膜晶体管 T3、补偿电容Cth、第四薄膜晶体管T4、第五薄膜晶体管T5、第六薄膜晶体管T6以及第七薄膜晶体管17 ;其中第二薄膜晶体管T2,其源极接地,其栅极连接第二时钟信号输出端Cl,其漏极连接驱动电容Cst的第二端;第三薄膜晶体管T3,其源极连接第二薄膜晶体管T2的漏极,其栅极连接第二时钟信号输出端Cl ;补偿电容Cth,其第一端连接第三薄膜晶体管T3的漏极;第四薄膜晶体管T4,其源极连接补偿电容Cth的第二端,其栅极连接第二时钟信号输出端Cl,其漏极连接驱动薄膜晶体管T8的源极;第五薄膜晶体管T5,其源极接地,其栅极连接第二时钟信号输出端Cl,其漏极连接第四薄膜晶体管T4的源极;第六薄膜晶体管T6,其源极连接参考电压输出端VREF,其栅极连接第一时钟信号输出端G1,其漏极连接第二薄膜晶体管T2的漏极;第七薄膜晶体管17,其源极连接参考电压输出端VREF,其栅极连接第一时钟信号输出端G1,其漏极连接驱动薄膜晶体管T8的栅极;第一薄膜晶体管Tl的栅极连接第二时钟信号输出端Cl ;第二薄膜晶体管T2、第六薄膜晶体管T6以及第七薄膜晶体管T7为n沟道薄膜晶体管;第三薄膜晶体管T3、第四薄膜晶体管T4以及第五薄膜晶体管T5为P沟道薄膜晶体管。进一步地,如图2所示,第一时钟信号Gl与第二时钟信号Cl均包括第一阶段Hl、第二阶段H2与第三阶段H3 ;第一阶段Hl,第一时钟信号输出端Gl为高电平,第二时钟信号Cl为低电平;第二阶段H2,第一时钟信号输出端Gl为低电平,第二时钟信号Cl为高电平;第三阶段H3,第一时钟信号输出端Gl为低电平,第二时钟信号Cl为低电平。以下通过一行像素的充电过程详细描述本方案,如图I所示,定义补偿电容Cth与第三薄膜晶体管T3连接的第一端为第一节点A :补偿电容Cth与第四薄膜晶体管连接的第二端为第二节点B ;驱动电容Cst与第一薄膜晶体管Tl连接的第一端为第三节点C,驱动电容Cst与第二薄膜晶体管T2连接的第二端为第四节点D。第一阶段Hl为预充电阶段,此时,第一时钟信号输出端Gl为高电平,第二时钟信号输出端Cl为低电平,第三薄膜晶体管T3、第四薄膜晶体管T4、第六薄膜晶体管T6以及第七薄膜晶体管17导通,第一薄膜晶体管Tl、第二薄膜晶体管T2以及第五薄膜晶体管T5截止,此时电路等效为如图3所示的电路,参考电压输出端VREF对补偿电容充电,使得第一节点A的电压为参考电压输出端VREF上的参考电压Vref,第二节点B的电压为参考电压Vref与驱动薄膜晶体管T8的阈值电压Vth的差,为Vref-Vth,也就是补偿电容Cth上的电压差为驱动薄膜晶体管T8的阈值电压Vth,需要说明的是,上述一行像素区域内的驱动薄膜晶体管T8需要采用相同的工艺制作,以保证此行中的每个驱动薄膜晶体管T8的阈值电压相同,都为Vth。
第二 阶段H2为灰阶电压输入阶段,此时,第一时钟信号输出端Gl为低电平,第二时钟信号输出端Cl为高电平,第三薄膜晶体管T3、第四薄膜晶体管T4、第六薄膜晶体管T6以及第七薄膜晶体管17截止,第一薄膜晶体管Tl、第二薄膜晶体管T2以及第五薄膜晶体管T5导通,此时电路等效为如图4所示的电路,以下以一个像素区域Pixel_l内驱动电路的工作原理为例说明本方案,数据线Datal对驱动电容Cst充电,使得第三节点C的电压为数据线Datal输入的灰阶电压Vdatal,第四节点D的电压为零,也就是驱动电容Cst上的电压差为数据线Datal输入的灰阶电压Vdatal。第三阶段H3为发光阶段,此时,第一时钟信号输出端Gl为低电平,第二时钟信号输出端Cl为低电平,第三薄膜晶体管T3、第四薄膜晶体管T4以及第五薄膜晶体管T5导通,第一薄膜晶体管Tl、第二薄膜晶体管T2、第六薄膜晶体管T6以及第七薄膜晶体管T7截止,此时电路等效为如图5所示的电路,第二节点B接地,电压为零,由于在第一阶段H1,补偿电容Cth上存储的电压差为驱动薄膜晶体管T8的阈值电压Vth,因此在第三阶段H3,第一节点A,也就是第四节点D的电压为驱动薄膜晶体管T8的阈值电压Vth,由于在第二阶段H2,驱动电容Cst上的电压差为数据线Datal输入的灰阶电压Vdatal,因此在第三阶段H3,第三节点C的电压跳变为驱动薄膜晶体管T8的阈值电压Vth与数据线Datal输入的灰阶电压Vdatal的和,为Vth+Vdatal,即驱动薄膜晶体管T8的栅极电压Vgs = Vth+Vdatal,通过驱动薄膜晶体管T8的驱动电流为I = k (Vgs-Vth)2 = k (datal+Vth-Vth)2 = k (Vdatal)2,其中k = ii eff X CoxX (W/L)/2,U eff表示驱动薄膜晶体管T8的载流子有效迁移率,Cox表示驱动薄膜晶体管T8的栅绝缘层介电常数,W/L表示驱动薄膜晶体管T8的沟道宽长比。通过上述表达式,通过驱动薄膜晶体管T8的驱动电流I与其阈值电压Vth无关,消除了驱动薄膜晶体管T8的阈值电压Vth对通过所述驱动薄膜晶体管T8的驱动电流I的影响。上述参考电压输出端也可以为电源端VDD。上述第一阶段Hl与第二阶段H2时间较短,而第三阶段H3较长用于使面板发光显示。现有技术中驱动电流的表达式中通常包含Vdd,由于电压降(IR Drop)的问题,电源电压Vdd的变化会进一步影响面板的现实效果,而本发明实施例中驱动电流的表达式中不含电源端VDD的电源电压Vdd,从而进一步改善IR Drop的问题。一行中每个像素区域内驱动电路的工作原理都与上述一个像素区域Pixel_l内驱动电路的工作原理相同,在此不再赘述。以上仅以一行像素的充电过程详细描述了本方案,如图6所示,还可以在多行像素区域之外分别设置与之对应的外部补偿电路构成AMOLED驱动补偿电路,其中包括m个第一时钟信号G1、G2、. . .、Gm邱个第一时钟信号Cl、
C2.....Cm,其中m为大于一得自然数,AMOLED驱动补偿电路的连接关系与工作原理与上述
实施例相同,在此不再赘述。本发明实施例提供的AMOLED驱动补偿电路,使得设置在像素区域之外的外部补偿电路同时补偿一行像素区域内数个驱动电路的驱动薄膜晶体管的阈值电压,像素区域内只有用于驱动AMOLED的驱动电路,从而能够增加开口率。本发明实施例还提供一种AMOLED驱动补偿方法,该方法应用于上述实施例提供的AMOLED驱动补偿电路,如图7所示,包括步骤101、第一阶段,存储设置在像素区域内的数个驱动电路的驱动薄膜晶体管的阈值电压;步骤102、第二阶段,存储所述设置在像素区域内的数个驱动电路的灰阶电压;步骤103、第三阶段,设置在像素区域内的数个驱动电路的驱动薄膜晶体管的栅极电压跳变为阈值电压与灰阶电压的和。而本发明实施例提供的AMOLED驱动补偿方法,由于通过设置在像素区域之外的外部补偿电路同时补偿像素区域内的数个驱动电路的驱动薄膜晶体管的阈值电压,像素区域内只有用于驱动AMOLED的驱动电路,从而能够增加开口率。第一阶段,存储设置在像素区域内的数个驱动电路的驱动薄膜晶体管的阈值电压 具体为第一时钟信号输出端为高电平,第二时钟信号输出端为低电平,第三薄膜晶体管、第四薄膜晶体管、第六薄膜晶体管以及第七薄膜晶体管导通,第一薄膜晶体管、第二薄膜晶体管以及第五薄膜晶体管截止,补偿电容上的电压差为设置在像素区域内的数个驱动电路的驱动薄膜晶体管的阈值电压;第二阶段,存储所述设置在像素区域内的数个驱动电路的灰阶电压具体为第一时钟信号输出端为低电平,第二时钟信号输出端为高电平,第三薄膜晶体管、第四薄膜晶体管、第六薄膜晶体管以及第七薄膜晶体管截止,第一薄膜晶体管、第二薄膜晶体管以及第五薄膜晶体管导通,驱动电容上的电压差为数据线输入的设置在像素区域内的数个驱动电路的灰阶电压;第三阶段,设置在像素区域内的数个驱动电路的驱动薄膜晶体管的栅极电压跳变为阈值电压与灰阶电压的和具体为第一时钟信号输出端为低电平,第二时钟信号输出端为低电平,第三薄膜晶体管、第四薄膜晶体管以及第五薄膜晶体管导通,第一薄膜晶体管、第二薄膜晶体管、第六薄膜晶体管以及第七薄膜晶体管截止,所述设置在像素区域内的数个驱动电路的驱动薄膜晶体管的栅极电压跳变为所述阈值电压与所述灰阶电压的和。本发明实施例提供的AMOLED驱动补偿方法具体的工作原理与上述实施例相同,在此不再赘述。设置在像素区域之外的外部补偿电路同时补偿像素区域内的数个驱动电路的驱动薄膜晶体管的阈值电压,像素区域内只有用于驱动AMOLED的驱动电路,从而能够增加开口率。本发明实施例还提供一种显示装置,包括上述的AMOLED驱动补偿电路。驱动补偿方法以及工作原理与上述实施例相同,在此不再赘述。设置在像素区域之外的外部补偿电路同时补偿像素区域内的数个驱动电路的驱动薄膜晶体管的阈值电压,像素区域内只有用于驱动AMOLED的驱动电路,从而能够增加开口率。以上所述,仅为本发明的
具体实施方式
,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以所述权利要求的保护范围为准。
权利要求
1.一种AMOLED驱动补偿电路,其特征在于,包括 设置在像素区域内的数个驱动电路,用于驱动数个AMOLED ; 设置在像素区域之外的外部补偿电路,用于消除所述设置在像素区域内的数个驱动电路中驱动薄膜晶体管的阈值电压对通过所述驱动薄膜晶体管的驱动电流的影响。
2.根据权利要求I所述的AMOLED驱动补偿电路,其特征在于, 所述设置在像素区域内的每个驱动电路包括第一薄膜晶体管、驱动电容、驱动薄膜晶体管以及AMOLED ; 所述第一薄膜晶体管,其源极连接数据线; 所述驱动电容,其第一端连接所述第一薄膜晶体管的漏极; 所述驱动薄膜晶体管,其栅极连接所述第一薄膜晶体管的漏极; 所述AM0LED,其输入端连接工作电压输出端,其输出端连接所述驱动薄膜晶体管的漏极; 所述第一薄膜晶体管和驱动薄膜晶体管为n沟道薄膜晶体管。
3.根据权利要求I或2所述的AMOLED驱动补偿电路,其特征在于, 所述设置在像素区域之外的外部补偿电路包括 第二薄膜晶体管、第三薄膜晶体管、补偿电容、第四薄膜晶体管、第五薄膜晶体管、第六薄膜晶体管以及第七薄膜晶体管; 所述第二薄膜晶体管,其源极接地,其栅极连接第二时钟信号输出端,其漏极连接所述驱动电容的第二端; 所述第三薄膜晶体管,其源极连接所述第二薄膜晶体管的漏极,其栅极连接所述第二时钟信号输出端; 所述补偿电容,其第一端连接所述第三薄膜晶体管的漏极; 所述第四薄膜晶体管,其源极连接所述补偿电容的第二端,其栅极连接所述第二时钟信号输出端,其漏极连接所述驱动薄膜晶体管的源极; 所述第五薄膜晶体管,其源极接地,其栅极连接所述第二时钟信号输出端,其漏极连接所述第四薄膜晶体管的源极; 所述第六薄膜晶体管,其源极连接参考电压输出端,其栅极连接第一时钟信号输出端,其漏极连接所述第二薄膜晶体管的漏极; 第七薄膜晶体管,其源极连接参考电压输出端,其栅极连接第一时钟信号输出端,其漏极连接所述驱动薄膜晶体管的栅极; 所述第一薄膜晶体管的栅极连接所述第二时钟信号输出端; 所述第二薄膜晶体管、第六薄膜晶体管以及第七薄膜晶体管为n沟道薄膜晶体管; 所述第三薄膜晶体管、第四薄膜晶体管以及第五薄膜晶体管为P沟道薄膜晶体管。
4.根据权利要求3所述的AMOLED驱动补偿电路,其特征在于, 所述第一时钟信号与所述第二时钟信号均包括第一阶段、第二阶段与第三阶段; 第一阶段,所述第一时钟信号输出端为高电平,所述第二时钟信号为低电平; 第二阶段,所述第一时钟信号输出端为低电平,所述第二时钟信号为高电平; 第三阶段,所述第一时钟信号输出端为低电平,所述第二时钟信号为低电平。
5.—种AMOLED驱动补偿方法,其特征在于,包括第一阶段,存储设置在像素区域内的数个驱动电路的驱动薄膜晶体管的阈值电压; 第二阶段,存储所述设置在像素区域内的数个驱动电路的灰阶电压; 第三阶段,所述设置在像素区域内的数个驱动电路的驱动薄膜晶体管的栅极电压跳变为所述阈值电压与所述灰阶电压的和。
6.根据权利要求5所述的AMOLED驱动补偿方法,其特征在于, 所述第一阶段,存储设置在像素区域内的数个驱动电路的驱动薄膜晶体管的阈值电压为 第一时钟信号输出端为高电平,第二时钟信号输出端为低电平,第三薄膜晶体管、第四 薄膜晶体管、第六薄膜晶体管以及第七薄膜晶体管导通,第一薄膜晶体管、第二薄膜晶体管以及第五薄膜晶体管截止,补偿电容上的电压差为所述设置在像素区域内的数个驱动电路的驱动薄膜晶体管的阈值电压; 所述第二阶段,存储所述设置在像素区域内的数个驱动电路的灰阶电压为 第一时钟信号输出端为低电平,第二时钟信号输出端为高电平,第三薄膜晶体管、第四薄膜晶体管、第六薄膜晶体管以及第七薄膜晶体管截止,第一薄膜晶体管、第二薄膜晶体管以及第五薄膜晶体管导通,驱动电容上的电压差为数据线输入的所述设置在像素区域内的数个驱动电路的灰阶电压; 所述第三阶段,所述设置在像素区域内的数个驱动电路的驱动薄膜晶体管的栅极电压跳变为所述阈值电压与所述灰阶电压的和为 第一时钟信号输出端为低电平,第二时钟信号输出端为低电平,第三薄膜晶体管、第四薄膜晶体管以及第五薄膜晶体管导通,第一薄膜晶体管、第二薄膜晶体管、第六薄膜晶体管以及第七薄膜晶体管截止,所述设置在像素区域内的数个驱动电路的驱动薄膜晶体管的栅极电压跳变为所述阈值电压与所述灰阶电压的和。
7.一种显示装置,其特征在于,包括如权利要求I至4中任一项所述的AMOLED驱动补偿电路。
全文摘要
本发明公开了一种AMOLED驱动补偿电路、方法及其显示装置,涉及AMOLED领域,能够增加开口率。该驱动补偿电路包括设置在像素区域内的数个驱动电路,用于驱动数个AMOLED;设置在像素区域之外的外部补偿电路,用于消除设置在像素区域内的数个驱动电路中驱动薄膜晶体管的阈值电压对通过驱动薄膜晶体管的驱动电流的影响。该驱动补偿方法包括第一阶段,存储设置在像素区域内的数个驱动电路的驱动薄膜晶体管的阈值电压;第二阶段,存储设置在像素区域内的数个驱动电路的灰阶电压;第三阶段,设置在像素区域内的数个驱动电路的驱动薄膜晶体管的栅极电压跳变为阈值电压与灰阶电压的和。该显示装置包括上述AMOLED驱动补偿电路。
文档编号G09G3/32GK102654975SQ20111034056
公开日2012年9月5日 申请日期2011年11月1日 优先权日2011年11月1日
发明者李天马, 祁小敬 申请人:京东方科技集团股份有限公司, 成都京东方光电科技有限公司