专利名称:电源电路、驱动电路、装置、设备、对置电极驱动方法
技术领域:
本发明涉及电源电路、驱动电路、光电装置、电子设备以及对 置电才及驱动方法等。
背景技术:
近年来,作为搭载在便携式电话机等电子设备上的液晶显示(Liquid Crystal Display: LCD )面^反(广义上的显示面4反。更广义 上的光电装置),/>知的有筒单矩阵方式的LCD面板以及4吏用了薄 膜晶体管(Thin Film Transistor:以下简称为TFT)等开关元件的有 源头巨阵方式的LCD面4反。简单矩阵方式与有源矩阵方式相比易于实现低功库毛化,^f旦是却 难于实现多色彩化和活动图4象显示。另一方面,有源矩阵方式适于 多色彩化和活动图^象显示,却难于实现低功井毛化。在驱动这种有源矩阵方式的LCD面板时,进行驱动以使外加 于构成^象素的液晶(广义上的光电物质)上的外加电压为交流。这 时,根据反转驱动定时(timing,时序),改变提供给与构成像素的 像素电极对置的对置电极(公共电极)的对置电极电压(公共电压), 可以降低外加于像素电极的电压电平,并实现低功耗化。
不过,在驱动有源矩阵方式的LCD面板时,在用于选择像素 的棚4及线上需要高电压的电源电压,在用于向像素上提供灰阶电压 的源才及线上需要^氐电压的电源电压。因此,通过可以<氐功一€实现的 充电泵动作而升压系统电源电压,从而生成这些各种电源电压。例 如、用于负荷较小用途的电压,通过加长充电泵动作的周期,能够 更进一步降低功库毛。外加在棚4及线上的高电压的电源电压,例如是 通过将两线(2个水平扫描期间)作为一个周期的充电泵动作生而 生成的。但是,与用于进4亍充电泵动作的充电泵信号的周期同步,通过 该充电泵动作而获^f寻的升压电压的电压发生变动。因此,例如在专 利文献l中,设置子字段(subfield)的周期为充电泵信号周期的整 数倍。这样,可以在空间上分散各子字段中出现的横紋状的显示光 学性不均(显示MURA),消除一帧中的显示光学性不均。专利文献1:日本特开2004 - 252022号爿>才艮不过,作为地面波模拟彩色电视机播放信号有NTSC (National Television Standards Committee:国家电賴L才示准委员会)祸J贞孑言号(广 义上的电视信号),在CRT ( Cathode Ray Tube:阴极射线管)装置 中为了输出影像及声音需要基于NTSC视频信号的输出动作。近年 来,装载LCD面4反的1"更携式电子i殳备(例如DSC (Digital Stiill Camera:数码照相机)),也需要依照NTSC视频信号的LCD面板 的显示。不过,NTSC 4见频信号一垂直扫描期间内的水平扫描期间的#1 量(扫描线数)是一帧偶数一帧奇数地重复。另一方面,在现有技 术中,以驱动LCD面板的驱动电路是各帧的扫描线数相同的情况 为前"f是,进4于显示驱动。因此,例如以两线作为一个周期、生成棚-才及线的高电压的电源电压时,用于生成对置电才及电压的升压电压每 两线发生改变,发生对置电极的电压改变,发生闪烁现象并使显示 品级劣化。另外,即使是专利文献l公开的技术,象电视信号一样、各帧 的扫描线!改不同,则在各帧中进4亍充电泵动作的定时凄t (充电泵声 吶信号的沿凄t)也不同。因此,基于帧的不同而导致的对置电才及的 电压改变部分不同,其结果是液晶的外加电压基于帧而改变。由此, 发生闪烁现象而4吏显示品级劣化。发明内容笨发明所要解决的技术问题在于可以提供即使在各帧的扫描线数不同的情况下,能够抑制闪烁减少,稳定显示品级的电源电路、 驱动电路、光电装置、电子设备以及对置电极驱动方法。为了解决上述技术问题,本发明涉及一种电源电路,该电源电 路用于向对置电极输出对置电极电压,所述对置电极与光电装置所具有的多个^f象素电才及隔着光电物质而i殳置,该电源电^各包4舌升压 电路,用于生成升压电压,所述升压电压是通过与充电时钟同步的 充电泵动作而升压的电压;以及只于置电才及电压生成电^各,爿夸基于所 述升压电压所生成的高电位侧电压或〗氐电位侧电压作为所述对置 电极电压向所述对置电极输出;其中,在所述多个像素电极和所述所述充电时4中的上升沿和所述充电时4中的下降沿。本发明涉及的电源电路还包括扫描电压生成电路,用于生成 外加在所述光电装置的栅极线上的扫描电压,其中,所述扫描电压描电压。
此外在本发明涉及的电源电路中,每个垂直扫描期间都交替设 置有偶数个水平扫描期间和奇数个水平扫描期间,所述对置电极电 压生成电^各能够通过一线反转驱动向所述对置电才及输出所述对置 电才及电压。此外在本发明涉及的电源电路中,所述充电时钟的一个周期相 当于两个水平扫描期间的长度。根据上述任一项的发明,即使在相互转换扫描线数是奇数的帧 和扫描线数是偶数的帧的情况下,也能够抵消波及到对置电极电压 的高电位侧电压及低电位侧电压的充电时钟的变化的影响。因此, 在各个帧中能够固定对置电极电压的高电位侧电压及低电位侧电 压的电压电平,当在各帧中相同的灰阶电压外加在像素电极上时, 可以避免光电元件的外加电压发生变动的情况,从而防止画质劣 化。也就是说,即使在各帧的扫描线数不同时,也能够提供抑制闪 烁减少、稳定显示品级的电源电路。而且,才艮据本发明可以不用考 虑配置充电时钟的信号线、对置电极电压的信号线、高电位侧电压 的信号线、〗氐电位侧电压的信号线及通过充电泵动作生成的升压电 压的信号线,也能够防止画质劣化。此外在本发明涉及的电源电路中,所述充电时钟的变化定时和 所述对置电极电压的变化定时相同。才艮据本发明,因对置电极电压的高电位侧电压和低电位侧电压 在各帧中发生同样的改变,所以不会周期性地发生对置电极电压的 电压电平的改变,其结果是,即使在各帧中在像素电极上外加相同 的灰阶电压,也能够避免光电元件的外加电压发生改变的情况。此外本发明涉及一种驱动电路,用于驱动光电装置,所述光电装置包括多条斥册才及线;多条源才及线;多个4象素电才及;以及多个开 各像素电极;所述驱动电路包括源极线驱动电路,用于驱动所述 多条源极线;以及根据上述的任一项所述的电源电路。在本发明所涉及的驱动电路中,还包括4册极线驱动电路,用 于扫描所述多条4册才及线。根据上述的任一项发明,能够提供抑制对置电极电压的改变, 防止画质劣化的驱动电^各。本发明还涉及一种光电装置,所述光电装置包括多条棚-才及线; 多条源才及线;多个^f象素电才及;多个开关元件,通过各栅极线选择的 各开关元件用于电连接各源极线和各像素电极;对置电极,与所述 多个像素电极隔着光电物质而设置;以及根据上述任一项所述的电 源电^各。此外在本发明涉及的光电装置中,还包括源极线驱动电路, 用于驱动所述多条源极线。根据上述的任一项发明,能够提供抑制对置电极电压的改变, 防止画质劣化的驱动电i 各。本发明还涉及一种电子设备,所述电子设备包含根据上述的任 一项P斤述的电源电3各。本发明还涉及一种电子设备,所述电子设备包含根据以上所述 的光电装置。根据上述的任一项发明,能够提供抑制对置电极电压的改变, 防止画质劣化的驱动电if各。
本发明还涉及一种对置电才及驱动方法,用于驱动对置电才及,该 对置电极与光电装置所具有的多个像素电极隔着光电物质而设置,所述对置电纟及驱动方法的特征在于以下步骤生成升压电压,所述于所述升压电压而生成的高电位侧电压或低电位侧电压作为对置 电极电压向所述对置电极输出;在所述多个^f象素电极和所述对置电 极之间的电压的极性为正极性和负极性的各极性期间,具有所述充 电时4中的上升沿和所述充电时4f的下降沿。此外,在本发明涉及的驱动方法中,每个垂直扫描期间都交替 设置有偶数个水平扫描期间和奇数个水平扫描期间,通过一线反转 驱动可以向所述对置电^l输出所述对置电才及电压。此外,在本发明涉及的只于置电才及驱动方法中,所述充电时4中的 一个周期可以相当于两个水平扫描期间的长度。此外,在本发明涉及的对置电才及驱动方法中,所述充电时4中的 变化定时可以与所述对置电4及电压的变化定时相同。
图1是本实施例的液晶装置的结构例框图。 图2是图1的液晶装置的框图例子。 图3是本实施例的液晶装置的其他结构例框图。 图4是图2或图3的栅极驱动器的结构例框图。 图5是图2或图3的源极驱动器的结构例框图。 图6是图5的基准电压发生电路、DAC以及源极线驱动电路 的结构例it明图。图7是图2或图3的电源电^各的结构例i兌明图。图8是图7的正方向两倍升压电路的结构例电路图。图9示出了充电时钟和各晶体管的控制状态的时序的一个例子。图10是图7的对置电极电压生成电路的结构例框图。 关系^ " 、、;'、 ,、;'、图12是图2或图3的显示面4反的驱动波形的一个例子。图13是本实施例的极性反转驱动的说明图。图14是本实施例的电祸M言号I/F的动作的相无要i兌明图。图15是电视信号I/F电路的结构例框图。图16是对置电才及电压发生改变的情况的测定例波形图。图17是对置电极电压的电压电平发生改变的原因说明图。图18示出了本实施例的充电时钟和对置电极电压之间的关系。图19是本实施例的第 一 变形例的电源电路的结构例4匡图。图20是图19的充电时钟生成电路的结构例框图。
图21示出本实施例的第二变形例的充电时钟和对置电极电压 的关系。图22是电子设备的结构概要框图,该电子设备适用了本实施 例、第一或第二变形例的显示驱动器。
具体实施方式
参照下面的附图,》t本发明的实施例进4亍详细i兌明。此外,以 下说明的实施例并没有对权利要求书中记载的本发明内容进行不 当的限定。以下说明的所有结构并不一定都是本发明的必要构成要件。1、液晶装置图1示出适用本实施例的显示驱动器的液晶装置的结构概要。图1的液晶装置10 (液晶显示装置。广义上的显示装置)包括 显示面一反12 (3夹义上的液晶面才反、LCD (Liquid Crystal Display) 面4反)、以及驱动显示面才反12的显示驱动器60。此外,液晶装置 10可以包4舌由中央运算处理装置(Central Processing Unit: CPU ) 构成的主才几40。主才几40能够读出i更置在液晶装置10的内部或外部 的存储器中存储的程序,对应该程序处理步骤进4亍处理。该主冲几40 才艮才居NTSC方式或PAL ( Phase Alternating Line )方式,生成垂直同 步信号VDO、水平同步信号HDO、以及图像数据(灰阶数据)GDO, 并供纟合给显示驱动器60。显示驱动器60包括电一见信号冲妄口 (Interface:以下简称I/F) 电^各62。向电祸L信号I/F电^各62專#入来自主4几40的垂直同步4言号 VDO及水平同步信号HDO。电视信号I/F电路62将来自主机40 的垂直同步信号VDO及水平同步信号HDO,转换成内部用垂直同
步信号VDI及水平同步信号HDI。而且,显示驱动器60与垂直同 步信号VDI及水平同步信号HDI同步,基于来自主机40的图 <象数 据,驱动显示面4反12。2、具体的构成图2是图1的液晶装置的框图示例。液晶装置10包括显示面板12、源极驱动器20 (广义上的数 据线驱动电路)、栅极驱动器30 (广义上的扫描线驱动电路)、主机 40及电源电^各50。此外,在液晶装置IO上不需要包含所有这些电 路模块,也可以省略其中的部分电路模块。在这里,显示面板12 (广义上的光电装置)包括多条栅才及线 (广义上的扫描线),多条源4及线(广义上的凄t据线)、以及由棚-才及线和源极线指定的像素电极。在这种情况下,通过薄膜晶体管TFT (Thin Film Transistor:广义上的开关元件)与源才及线连4妄,^象素电极与该TFT连接,从而可以构成有源矩阵型的液晶装置。更具体地说,显示面^反12是在有源矩阵基纟反(例如玻璃基^反) 上,形成有非晶硅薄膜的非晶硅液晶面板。在有源矩阵基板上配置 有多条沿图2的Y方向排列并分别向X方向延伸的4册^ L线G广Gm (M是大于等于2的自然数),以及多条沿X方向排列并分别向Y 方向延伸的源极线S广SN (N是大于等于2的自然数)。此外,在与 才册才及线GK (1<K<M, K是自然凄t)和源才及线SL (1<L《N, L 是自然数)的交叉点对应的位置上设置有薄膜晶体管TFTkl (广义 上的开关元件)。TFTKL的4册电才及连接于栅极线Gk, TFTkl的源电纟及连接于源极 线SL, TFTkl的漏电极连接于像素电极PEkl。在该像素电极PEkl 和对置电极CE (共同电极、公共电极)之间形成液晶电容CLKL (液
晶元件)和辅助电容CSKL,其中,该对置电极CE与像素电极PEKL隔着液晶(广义上的光电物质)对置。而且,在形成有TFTkx、 <象 素电极PEkl等的有源矩阵基板和形成有对置电极CE的对置基板之 间形成封入液晶,像素的穿透率根据像素电极PEKL和对置电极CE 之间的外加电压而发生变化。
此外,给定对置电极CE的对置电极电压VCOM的电压电平(高 电^f立4则电压VCOMH、 ^氐电4立侧电压VCOML)是由电源电路50 所包含的对置电极电压生成电路生成的。例如、对置电极CE在对 置基纟反上形成为一面。
源极驱动器20基于图像数据驱动显示面板12的源极线Si ~ SN。另 一方面,栅4及驱动器30扫描(依次驱动)显示面板12的栅 极线Gi ~ GM。源极驱动器20及栅极驱动器30能够与内部用垂直 同步信号VDI及水平同步信号HDI同步,基于通过主机40生成的 图像数据驱动显示面板12,其中,该内部用垂直同步信号VDI及 水平同步信号HDI是转换了主机40生成的垂直同步信号VDO及 水平同步信号HDO的信号。
主机40根据从未图示的存储器中读出的程序的处理步骤控制 源极驱动器20、 4册极驱动器30以及电源电^各50。更具体地i兌,主 机40对于源极驱动器20及栅极驱动器30进行例如设定工作才莫式 或提供在内部生成的垂直同步信号或水平同步信号,对于电源电路 50,进行用于升压动作的充电泵动作的周期及外加于对置电极CE 上的对置电极电压VCOM的电压电平的极性反转定时(极性反转 周期)的控制。电源电路50基于从外部提供的基准电压,生成驱动显示面板 12所必须的各种电压电平(灰阶电压)或对置电极CE的对置电极 电压VCOM的电压电平。
这种结构的液晶装置IO,在主机40的控制下,基于从外部提 供的图像数据,协调源极驱动器20、栅极驱动器30、以及电源电 ^各50,并马区动显示面才反12。在图2中,液晶装置10是包含主机40的结构,但也可以4巴主 才几4(H殳置在液晶装置10的外部。或者,也可以是源极驱动器20、 才册才及驱动器30、主才几40以及电源电路50的一部分或全部形成在显 示面纟反12上。此外在图2中,也可以是将源极驱动器20、栅极驱动器30以 及电源电路50集成化,/人而构成作为半导体装置(集成电路、IC) 的显示驱动器60。图3是本实施例中的液晶装置的其他结构例的冲匡图。在图3中,在显示面板12上(面板基板上)形成包含源极驱 动器20、栅极驱动器30及电源电路50的显示驱动器60。这样, 显示面々反12构成为包括多条4册才及线、多条源极线、连接于多条 栅极线的各栅极线及多条源极线的各源极线的多个像素(像素电 极)、驱动多条源极线的源极驱动器、以及扫描多条栅极线的栅极 驱动器。在显示面板12的像素形成区域44上,形成多个像素。各 像素可以包含源极上连接源极线、栅极上连接栅极线的TFT和连接 于该TFT的漏才及的〗象素电才及。此外,在图3中,也可以是在显示面板12上省略了栅极驱动 器30及电源电3各50中至少一个的结构。此外,在图2或图3中,显示驱动器60可以内置有主才几40。 或者在图2或图3中,显示驱动器60可以是将源极驱动器20及栅 极驱动器30中的任意一个与电源电路50集成化的半导体装置。2.1棚4及驱动器图4示出了图2或图3的4册才及驱动器30的结构例。栅极驱动器30包括移位寄存器32、电平移位器34及输出》爰沖 器36。移位寄存器32对应各栅极线设置,包括依次连接的多个触发 器。该移位寄存器32与时钟信号CLK同步将使能输入输出信号EIO 保持在触发器中时,依次与时钟信号CLK同步,将使能输入输出 信号EIO移位至邻接的触发器。这里输入的使能输入输出信号EIO 是转换了来自主机40的垂直同步信号VDO的内部用垂直同步信号 VDI。另外,时钟信号CLK是转换了来自主机40的水平同步信号 HDO的内部用水平同步信号HDI。电平移位器34将来自移位寄存器32的电压电平移位成与显示 面板12中的液晶元件和TFT的晶体管能力相适应的电压电平。因 为作为该电压电平需要高电压电平,所以需要采用与其他逻辑电路 部不同的高耐压工艺。输出緩冲器36緩冲由电平移位器34移位了的扫描电压,并输 出到片册才及线,乂人而驱动才册才及线。2.2源极驱动器图5示出了图2或图3的源才及驱动器20的构成例的才莫块图。源才及驱动器20包括移位寄存器22、线锁存器24、 26、电#见 信号I/F电^各62、基准电压发生电3各27、 DAC 28 ( Digital-to-Analog Converter)(广义上的数据电压生成电路)及源极线驱动电i 各29。 移位寄存器22对应各源极线设置,包括依次连接的多个触发 器。该移位寄存器22与时钟信号CLK同步将使能输入输出信号EIO 保持在触发器内时,依次与时钟信号CLK同步,将使能输入输出 的信号EIO移位至邻4妻的触发器。从主机40向线锁存器24输入图像数据(DIO )。该图像数据例 如每一点用六位来表示。线锁存器24与使能输入输出信号EIO同 步锁存该图像数(DIO),其中,该使能输入输出信号EIO被移位 寄存器22的各触发器依次移位。此外,图像数据可以是与来自主 机40的点时钟同步传送到线锁存器24,还可以根据NTSC方式或 PAL方式传送到线锁存器24。电^L信号I/F电路62基于来自主机40的垂直同步信号VDO及 水平同步^f言号HDO,生成显示驱动器60的内部用垂直同步4言号 VDI及水平同步信号HDI。线锁存器26在电一见信号I/F电^各62所生成的水平同步信号HDI 的边缘(上升沿或下降沿),对由线锁存器24锁存的一个水平扫描 单位的图像数据进行锁存。基准电压发生电路27生成64 ( =26 )种的基准电压。将基准 电压发生电路27生成的64种基准电压提供给DAC 28。DAC (数据电压生成电路)28生成应该提供给各源极线的才莫似 数据电压。具体地说,DAC28基于来自线锁存器26的数字图像数 据,选择来自基准电压发生电路27的基准电压的任意一个,输出 数字图傳-数据对应的才莫拟数据电压。源极线驱动电路29緩沖来自DAC 28的数据电压、并输出给源 才及线,/人而驱动源4及线。具体地i兌,源极线驱动电路29包4舌乂于应
的阻抗转换电路),这些运算方文大器OPC阻抗4争换来自DAC 28的 数据电压,并输出给各源极线。此外,在图5中,采用了对数字图像数据进行数字/模拟转才奐, 并通过源极线驱动电路29输出给源极线的结构,^f旦也可以采用对 模拟影像信号进行取样/保持,并通过源极线驱动电路29输出给源 才及线的结构。图6示出了图5的基准电压发生电路27、 DAC 28及源才及线驱 动电路29的结构例。在图6中,图傳_数据是六位的数据D0至D5, XD0至XD5表示各位的数据的反转数据。此外,在图6中,与图5 所示相同的部分用相同的附图标记表示,在此适当省略对其的"i兌明。基准电压发生电路27 4巴两端的电压VDDH、 VSSH进4亍电阻 分割,生成64种基准电压。各基准电压与六4立的图像数据所表示 的各灰阶值相对应。将各基准电压共同提供给源极线Si ~ SN的各源 极线。DAC 28包括对应各源极线设置的解码器,各解码器将图〗象数 据所对应的基准电压输出给运算放大器OPC。2.3电源电3各图7示出了图2或图3的电源电^各50的结构例。电源电^各50包4舌正方向两倍升压电路52、扫描电压生成电路54、对置电才及电压生成电路56及充电时钟生成电路58。在该电 源电路50中提供有系统接地电源电压VSS及系统电源电压VDD。
在正方向两倍升压电^各52上^是供系统^妄i也电源电压VSS及系 统电源电压VDD。而且,正方向两倍升压电路52以系统4妄:l也电源 电压VSS为基准,生成将系统电源电压VDD在正方向上升压到两 倍的电源电压VOUT。也就是说,正方向两倍升压电路52将系统 4妄:地电源电压VSS和系统电源电压VDD之间的电压差升压两倍。 这种正方向两J咅升压电^各52可以由7>知的充电泵电3各构成。电源 电压VOUT被提供给源极驱动器20、扫描电压生成电路54和对置 电才及电压生成电3各56。此夕卜,优选以下方式,即正方向两倍升压电 路52在以大于等于两倍的升压倍率升压后,通过稳压器调整电压 电平,并输出将系统电源电压VDD在正方向上升压到两倍的电源 电压VOUT。充电时钟生成电路58基于未图示的基准时钟,生成规定周期 的充电时4中CHPMP。正方向两倍升压电i 各52与充电时钟CHPMP 同步,进行充电泵动作。在扫描电压生成电3各54上^是供系统4妄i也电源电压VSS及电源 电压VOUT。而且,扫描电压生成电路54生成扫描电压。扫描电 压是外加于栅极驱动器30驱动的栅极线上的电压。该扫描电压的 高电位侧电压是VDDHG,低电位侧电压是VEE。对置电才及电压生成电i 各56生成对置电才及电压VCOM。对置电 极电压生成电路56根据极性反转信号POL将高电位侧电压 VCOMH或低电位侧电压VCOML ,作为对置电极电压VCOM l俞出。 极性反转信号POL是按照极性反转定时,由主机40生成的。图8示出了图7的正方向两倍升压电路52的结构例。在图8 中,与图7所示的相同部分用相同的附图标记表示,在此适当省略 对其的说明。此外在图8中,将充电泵电路作为进行两倍升压的电 路进行说明,但本实施例不被升压倍率所限定。 正方向两倍升压电路52包括作为开关元件的晶体管,各晶体 管由充电时4中生成电3各58生成的充电时4中CHPMP进4亍开关4空制。 充电时4f CHPMP包含充电时4中CK1至CK3。正方向两倍升压电if各52包括向源极上提供系统电源电压VDD 的P型(第一导电型)金属氧化膜半导体(Metal Oxide Semiconductor: MOS )晶体管(以下,简称"晶体管,,)PTrl、以 及其漏才及连4妄于晶体管PTrl的漏才及上的N型(第二导电型)晶体 管NTrl。在晶体管NTrl的源极上提供系统接地电源电压VSS。在 晶体管PTrl、 NTrl的栅极上提供充电时钟CK1。此外,正方向两倍升压电路52还包括P型晶体管PTr2、 PTr3。 在晶体管PTr2的漏极上提供系统电源电压VDD,晶体管PTr2的源 极与P型晶体管PTr3的漏极连接。晶体管PTr3的源才及通过llr出信 号线SLX连接于电源电路50 (或显示驱动器60 )的连接端子TC3。 在晶体管PTr2的栅极上提供充电时钟CK2。在晶体管PTr3的斥册极 上才是供充电时4中CK3。电源电路50 (或显示驱动器60)包括连接端子TCI ~TC3。连 接端子TC1和晶体管PTrl、 NTrl的连接节点(漏极节点)通过信 号线SL1电连接。连接端子TC2和晶体管PTr2、 PTr3的连4妻节点 通过信号线SL2电连接。在连接端子TC1、 TC2之间,在电源电路50 (或显示驱动器 60 )的外部连4妄快速电容器FC1。在连接端子TC3和4是供有系统4妄 地电源电压VSS的电源线之间连接有稳定用电容器SC。端子TC3,该升压电压2V是将系统电源电压VDD和系统4妄;也电 源电压VSS之间的电压升压到两4咅的电压。
图9表示充电时钟CK1 CK3和各晶体管的控制状态的时序的 一个例子。在图9中,各充电时钟的上升沿与下降沿的定时表示为 相同的定时, <旦实际上优选4普开充电时钟的上升沿与下降沿的定 时,以使串联连接的两个晶体管不同时导通(以使具有所谓的 OFF OFF期间)。首先,因为在期间PHI中晶体管NTrl导通、晶体管PTrl截 止,所以向连接于连接端子TC1的快速电容器FC1的一端上才是供 系统接地电源电压VSS。这时,晶体管PTr2导通、晶体管PTr3截 止,所以连4妄于连4妄端子TC2的快速电容器FC1的另一端,通过 信号线SL2连接提供有系统电源电压VDD的电源线。因此,在期 间PH1中快速电容器FC1积蓄系统电源电压VDD和系统接i也电源 电压VSS之间的电压V所对应的电荷。其次,在期间PH2中,晶体管NTrl截止、晶体管PTrl导通, 所以,连接于连接端子TC1的快速电容器FC1的一端与提供有系 统电源电压VDD的电源线连"l妄。晶体管PTr2截止、晶体管PTr3 导通,所以,电压2V通过输出信号线SLX提供给稳定用电容器 SC的一端,之后,在稳定用电容器SC中保持电压。图IO示出了图7的对置电极电压生成电路56的结构例。对置电极电压生成电路56生成外加于对置电极CE上的对置电 极电压VCOM,其中,对置电极CE与显示面板(光电装置)12的 像素电极隔着液晶元件(光电物质)对置。该对置电极电压生成电 路56包括以电压输出器方式连接的运算放大器、即第一及第二运 算放大器OPl、 OP2和选择转换电路SEL。作为第一对置电极电压 发生电路的第一运算放大器OP1输出对置电才及电压VCOM的高电 位侧电压VCOMH。作为第二对置电极电压发生电i 各的第二运算放 大器OP2输出对置电极电压VCOM的低电位侧电压VCOML。转 换电路SEL根据反转外加于液晶元件(光电物质)的电压的极性的 极性反转定时,将高电位侧电压VCOMH及低电位侧电压VCOML 的一个,作为对置电极电压VCOM输出。此外,可以使第一运算 放大器OP1及第二运算放大器OP2作为稳压器进行动作。而且,在对置电极电压生成电3各56上输入用于规定极性反转 定时的极性反转信号POL、或极性反转信号POL的反转信号。在 图10中,输入有极性反转信号POL。转换电路SEL可以包括P型晶体管PTr及N型(第二导电型) 晶体管NTr。晶体管PTr的源极连接于第一运算放大器0P1的输出。 晶体管PTr的漏极与对置电极CE电连接。在晶体管PTr的棚4及上 提供极性反转信号POL。晶体管NTr的源极与第二运算放大器OP2 的输出连接。晶体管NTr的漏极与对置电极CE电连接。在晶体管 NTr的栅极上提供极性反转信号POL。这种对置电才及电压生成电路56可以包括VCOMH生成电路(对 置电才及高电4立侧电压生成电3各)72及VCOML生成电路(对置电招_ 4氐电位侧电压生成电i 各)74。 VCt)MH生成电3各72可以例如基于 系统4妻地电源电压VSS和电源电压VOUT,通过^^知的充电泵动作 而生成电压VCOMH0。电压VCOMH0提供给第一运算放大器OP1 的输入。VCOML生成电路74可以例如基于系统接地电源电压VSS 和电源电压VOUT,通过7>知的充电泵动作而生成电压VCOML0。 电压VCOML0提供给第二运算放大器OP2的输入。转换电路SEL 根据极性反转信号POL将高电位侧电压VCOMH或低电位侧电压 VCOML中的任意一个作为对置电才及电压VCOM输出。图11才莫式地示出才艮据本实施例中的电源电路50生成的电源电 压的关系。此外在图11中,省略电压VDDHG、 VEE的图示,示 出了电压VOUT、 VDDHS、 VCOMH、 VCOM、 VCOML及VOUTM的电位关系。电压VOUT是将系统电源电压VDD和系统接地电源电压VSS 之间的电压,以系统接地电源电压VSS为基准在正方向上升压到两 倍的电压。电源电i 各50的正方向两4咅升压电3各52可以包括作为稳、 压器发挥功能的运算放大器REG1。运算放大器REG1的高电位侧 电源电压是电压VOUT,低电位侧电源电压是系统4妄地电源电压 VSS。运算i文大器REG1输出电压VDDHS。此外,电源电路50的对置电极电压生成电路56包括作为稳压 器发挥功能的第一运算放大器OP1和第二运算放大器OP2。第一运 算放大器OP1的高电位侧电源电压是电压VOUT,低电位侧电源电 压是系统4妄地电源电压VSS。第一运算力文大器OP1输出电压 VCOMH 。电压VOUTM是将系统电源电压VDD和系统接地电源 电压VSS之间的电压,以系统4妄;也电源电压VSS为基准在负方向 上升压一倍(-1倍)的电压。第二运算放大器OP2的高电位侧电源 电压是电压VDD, ^f氐电位侧电源电压是电压VOUTM。第二运算方丈 大器OP2输出电压VCOML。如图IO所示,对置电极电压生成电 路56根据极性反转信号POL将由第 一运算》文大器OP2和第二运算 放大器OP3生成的高电位侧电压VCOMH、或〗氐电位侧电压 VCOML中的任意一个作为对置电才及电压VCOM输出。图12示出图2或图3的显示面4反12的驱动波形的一个例子。在源极线上外加满足图像数据的灰阶值的灰阶电压DLV。在图 12中,以系统接地电源电压VSS ( -OV)为基准,外加5V的振幅 的灰阶电压DLV。
在栅极线上,在非选4爭时外加低电位侧电压VEE ( --IOV)、 在选才奪时外加高电位侧电压VDDHG ( -15V)的扫描电压GLV。在对置电极CE上外加高电位侧电压VCOMH ( =3V)、低电 位电压VCOML ( =-2V)的对置电才及电压VCOM。而且,以给定 的电压为基准的对置电纟及电压VCOM的电压电平的4及性,对应极 性反转定时进行反转。在图12中,示出所谓的扫描线反转驱动时 的对置电纟及电压VCOM的波形。对应该^U生反转定时,源纟及线的 灰阶电压DLV也可以是以给定的电压为基准、其极性进行反转。可是,液晶元件具有长时间外加直流电压就会劣化的性质。因 此,需要每间隔规定时间反转外加在液晶元件上的电压的极性的驱 动方式。作为这样的驱动方式,包括帧反转驱动、扫描(栅极)线 反转驱动、数据(源极)线反转驱动、点反转驱动等。其中,帧反转驱动虽然功耗低,但存在画质不那么理想的缺点。 另夕卜,数据线反转驱动和点反转驱动虽然画质好,但存在驱动显示 面々反需要高电压的缺点。在本实施例中,采用扫描线反转驱动(一线反转驱动)。在该 扫描线反转驱动中,^吏外加于液晶元件的电压^f应各扫描期间(只于 应各4册才及线)进行才及性反转。例如、如图13所示,在第一扫描期 间(棚4及线),将正4及性的电压外加在液晶元件上,在第二扫描期 间,将负极性的电压外加在液晶元件上,在第三扫描期间,将正极 性的电压外加在液晶元件上。另一方面,在下一帧,这次是在第一 扫描期间将负极性的电压外加在液晶元件上,在第二扫描期间将正 极性的电压外加在液晶元件上,在第三扫描期间将负才及性的电压外 加在液晶元件上。 而且,在该扫描线反转驱动中,对置电才及CE的对置电才及电压 VCOM的电压电平对应各扫描期间进行极性反转。在这里,正极期间Tl是提供有源极线的灰阶电压的像素电极 的电压电平比对置电极CE的电压电平高的期间。在该期间Tl中, 液晶元件上外加有正极性的电压。另一方面,负极期间T2是提供 有源极线的灰阶电压的像素电极的电压电平比对置电极CE的电压 电平低的期间。在该期间T2中,液晶元件上外加有负才及性的电压。这样,通过极性反转对置电极电压VCOM,能够降j氐驱动显示 面板所需的电压。据此,能够降低驱动电路的耐压,/人而能够简化 驱动电路的制造工序,实现低成本。3 本实施例的i兌明在本实施例中,显示驱动器60接收来自主才几40的NTSC #见频 信号或PAL视频信号,生成作为内部用的显示面板驱动用的同步信 号。而且,显示驱动器6(H吏用来自主才几40的图傳-数据,与该同步 信号同步、驱动显示面板12。由此,主机40可以进4亍针对未图示 的CRT装置的显示控制,显示驱动器60能够直接使用主才几40对 CRT装置的显示控制信号(图4象凄t据或同步信号)进行显示面板12 的显示驱动。不过,NTSC方式和PAL方式的每一种方式都是每一帧(一垂 直扫描期间)的扫描线数为奇数,进行基于隔行扫描的显示。因此, 主才几40可以交替输出扫描线凄t为偶数的帧的图傳H据、扫描线凄t 为奇数的帧的图像数据。也就是说,在每个垂直扫描期间,交替设 置有偶凄t个的水平扫描期间和奇凄t个的水平扫描期间。所以,显示 驱动器60包括电视信号I/F电路62,可以将来自主机40的垂直同 步信号VDO和水平同步信号HDO转换为显示面4反驱动用的垂直同
步信号VDI和水平同步信号HDI,与垂直同步信号VDI和水平同 步信号HDI同步,使用来自主机40的图像数据进行显示面板12的 驱动。图14是本实施例的电视信号I/F电路62的主要动作概要说明图。在图14中,为了简化说明,对一帧的扫描线数为25的情况进 行说明。主机40生成垂直同步信号VDO和水平同步信号HDO的 同时,每隔一帧交替生成扫描线数为奇数的帧的图像数据GDO和 扫描线数为偶数的帧的图像数据GDO。在图14中,交替出现扫描 线凄t为13的帧和扫描线tt为12的帧。电视信号I/F电路62基于垂直同步信号VDO和水平同步信号 HDO生成垂直同步4言号VDI和7jc平同步^言号HDI。这时,生成垂 直同步信号VDI,从而以垂直同步信号VDI的边缘(上升沿或下降 沿)为基准,以相同的扫描线数(水平扫描期间数)摄取图像数据 GDO。在图14中,生成垂直同步^[言号VDI,以4吏以垂直同步4言号 VDI的下降沿为基准、扫描线数为5。图15示出电视信号I/F电路62的结构例框图。电视信号I/.F电路62包括下降沿4企测电路120、计数器122、 开始摄取定时设置寄存器124、比较电路126、电平判定电路128 及VDI生成电^各130。下降沿4企测电路120 4企测来自主机40的垂直同步信号VDO的 下降沿,在检测出该上升沿时将检测信号输出给计数器122。计数 器122与乡会定的基准时钟或点时钟DCLK同步升值计数计凄t值,其 中,点时钟DCLK与来自主机40的图像数据的发送定时同步。当 来自下降沿4企测电路120的检测信号为有源时,该计数器122开始 升值计数计数值。在开始摄取定时设置寄存器124中,用于以垂直 同步信号VDI的边缘为基准规定图像数据的摄取开始定时的时钟 数、例如由主机40进行设置。比较电路126比较来自计数器122 的计数值和开始摄取定时-没置寄存器124的i殳置值,当两者一致时 举俞出一致月永冲。在电平判定电路128上输入来自主机40的水平同步信号HDO, 在来自比较电路126的一致脉冲为有源时,判定水平同步信号HDO 的逻辑电平。电平判定电路128的判定结果提供给VDI生成电路 130及计数器122。在电平判定电路128判定来自比较电路126的 一致3永沖为有源时的水平同步信号HDO为H电平时,初始化计凄t 器122的计数值。在电平判定电路128判定来自比较电路126的一 致月永沖为有源时的水平同步4言号HDO为L电平时,通过VDI生成 电^各130生成垂直同步4言号VDI的月永冲。7K平同步4言号HDI按照 原样输出水平同步信号HDO。通过上述结构,在图14示出的定时中,能够生成垂直同步信 号VDI及水平同步信号HDI。不过,根据本发明人的分析,判明存在以下情况当对应每隔 一帧扫描线数交替转换为偶数、奇数(也就是说,在一帧中扫描线 数为奇数,在下一帧中,扫描线数为偶数)时,依存于充电泵动作 的周期和对置电极的极性反转周期之间的关系,使对置电极电压发 生改变,由于施加于液晶的电压变化导致发生闪烁现象。图16示出对置电才及电压发生改变的情况的测试例波形。原来,以给定的电压VCOMC为中心,高电4立侧电压VCOMH 和低电位侧电压VCOML为固定的电压电平,与4及性反转定时同步, 将固定电平的高电位侧电压VCOMH或低电位侧电压VCOML作为
对置电极电压VCOM进行输出。但是,在图16中,将垂直同步信 号VDI ^见定的两个垂直扫描期间作为一个周期,对置电才及电压 VCOM的高电位侧电压VCOMH和^氐电位侧电压VCOML的电压 电平发生改变。其结果是,高电位侧电压VCOMH和低电位侧电压VCOML 之间的电位差每2帧发生变化,液晶的外加电压也每2帧发生变化。 例如在高电4立侧电压VCOMH及低电位侧电压VCOML之间的电位 差A VC1的期间、以及高电位侧电压VCOMH及^f氐电位侧电压 VCOML之间的电位差A VC2的期间中,即使源极线的灰阶电压(或 像素电极的电压)相同,液晶的外加电压也会发生变化。基于此, 就会发生闪烁现象,并使显示图像的画质劣化。的信号线和对置电极电压VCOM的信号线邻接配置,从而导致形 成布线间电容的电容耦合,在充电时钟的变化定时,对置电极电压 VCOM (高电位侧电压VCOMH或低电位侧电压VCOML )的电压 电平发生改变。或者可以认为这是因为提供有由于充电泵动作而生 成的栅极线的扫描电压的信号线与对置电极电压VCOM的信号线 邻接配置,从而导致耦合布线间电容的电容耦合,与充电时钟的变 化定时同步的高电压的扫描电压的变化使对置电极电压VCOM(高 电位侧电压VCOMH或低电位侧电压VCOML )的电压电平发生变 化。图17示出只于置电才及电压VCOM的电压电平的改变原因"i兌明在图17中,为了筒化^t明,i兌明了一帧的扫描线凄t为11的情 况,其中,扫描线数为5的帧和扫描线^t为6的帧交替出现。另夕卜, 作为充电时4中CHPMP,例力口示出了图8或图9的充电时4中CK1。
充电时钟CHPMP (CK1)将两个水平扫描期间作为一个周期。使 被线反转驱动的对置电才及电压VCOM —个7jc平扫描期间为高电位 侧电压VCOMH、 一个水平扫描期间为4氐电4立侧电压CCOML。不过,在扫描线数为奇数的帧、即第一帧与扫描线数为偶数的 帧、即第二帧中,如图17所示,对置电极电压VCOM为高电位侧 电压VCOMH的期间的开始定时一定与充电时4中CHPMP (CK1 ) 的上升沿重叠。另外,如图17所示,对置电极电压VCOM为低电 ^立侧电压VCOML的期间的开始定时一定与充电时^中CHPMP (CK1 )的下降沿重叠。因此,通过电容井禺合,高电位侧电压VCOMH的电压电平,以 原来应该输出的高电位侧电压VCOMH0为基准在高电位侧发生改 变(A VH1 ),且低电位侧电压VCOML的电压电平以原来应该專lr 出的低电位侧电压VCOML0为基准在低电位侧发生改变(△ VL1 )。 因此,在第一帧与第二帧中,相比原来的只于置电才及电压VCOM的 :振幅为举支大的纟展幅(△ VCOMl)。不过,在第三帧和第四帧中,如图17所示,乂寸置电才及电压 VCOM为高电〗立侧电压VCOMH的期间的开始定时一定与充电时 钟CHPMP (CK1)的下降沿重叠。此夕卜,如图17所示,对置电极 电压VCOM为{氐电4立侧电压VCOML的期间的开始定时一定与充 电时4中CHPMP (CK1)的上升沿重叠。因此,通过电容耦合,高电位侧电压VCOMH的电压电平,以 原来应该输出的高电位侧电压VCOMH0为基准在低电位侧发生改 变(△ VH2),且低电位侧电压VCOML的电压电平以原来应该输 出的电位侧电压VCOML0为基准在高电位侧发生改变(△ VL2)。 因此,在第三帧与第四帧中,相比原来的对置电极电压VCOM振 幅为4交小的4展幅(△ VCOM2<A VCOM1 )。
将2帧作为一个周期进4于上述电压电平的变动。其结果可以i人 为是测定出了图16所示的波形。这样,因为对置电极电压VCOM 的高电位侧电压VCOMH及4氐电位侧电压VCOML通过帧而改变电 压电平,所以即4吏在各个帧上将相同的灰阶电压外加到 <象素电 上,液晶的外加电压也会发生改变。为此,在本实施例中,在液晶的外加电压H象素电才及和对置电 极之间的电压)的极性为正极性及负极性的各极性期间,以具有一 个或多个的上升沿及下降沿的方式,生成充电时4中CHPMP(CK1 )。 这样,固定对置电极电压VCOM的高电位侧电压VCOMH及低电 位侧电压VCOML的电压电平,乂人而避免在各个帧中〗象素电4及上外 加有相同灰阶电压时,液晶的外加电压发生改变的情况,防止画质 劣化。图18示出本实施例中充电时钟和对置电极电压之间的关系。在图18中,为了简化说明,说明了一帧的扫描线数为11的情 况,其中,交替出现扫描线数为5的帧和扫描线数为6的帧。另夕卜, 作为充电时4中CHPMP,示出了例如图8或图9的充电时4f CK1。 充电时钟CHPMP (CK1)将两个水平扫描期间作为一个周期。此 外,在图18中^f又示出高电位侧电压VCOMH,省略了低电位侧电 压VCOML的图示。另夕卜,被线反转驱动的对置电极电压VCOM 一个水平扫描期间为高电位侧电压VCOMH, 一个水平扫描期间为 {氐电4立侧电压VCOML 。本实施例中,即<吏在扫描线#:为奇#:的帧、即第一帧和扫描线 数为偶凄t的帧、即第2帧中,在对置电才及电压VCOM为高电位侧 电压VCOMH的期间,也存在充电时钟CHPMP ( CK1 )的上升沿 和下降沿。另夕卜,在对置电极电压VCOM为低电位侧电压VCOML 的期间,存在充电时4中CHPMP (CK1)的上升沿和下降沿。因此,
能够抵消波及到高电位侧电压VCOMH的充电时钟CHPMP的变化 的影响,同时,能够抵消波及到低电位侧电压VCOML的充电时钟 CHPMP的变4b的影响。因此,在各个帧中,能够固定对置电才及电 压VCOM的高电位侧电压VCOMH及低电位侧电压VCOML的电 压电平,/人而避免在各个帧中在4象素电才及上外加有相同灰阶电压 时,液晶的外加电压发生改变的情况,并防止画质劣化。也就是说, 即使在各个帧的扫描线数不同的情况下,也能够提供抑制闪烁减等。此外,根据本实施例,不用考虑配置充电时钟CHPMP的信号 线、对置电极电压VCOM的信号线、高电位侧电压VCOMH的信 号线、低电位侧电压VCOML的信号线以及通过充电泵动作生成的 升压电压的信号线,也能够防止画质劣化。3.1变形例在本实施例中,对电源电-各50的充电时钟生成电路58以固定 的周期、生成充电时钟CHPMP的情况进行说明,^f旦并不仅限定于图19示出本实施例的第一变形例中的电源电路50的结构例才匡图。在图19中与图7相同的部分用相同的附图标i己,在此省略对 其的i兌明。第一变形例中的电源电路与图7的电源电路50的不同 点是增加了充电时钟周期设置寄存器200。此外,代替充电时钟生 成电3各58 i殳置的充电时钟生成电^各202,生成与充电时钟周期i殳置 寄存器200所设置的控制值对应的周期的充电时钟CHPMP。充电时钟周期设置寄存器200构成为可以由主机40进行存取, 通过主机40设置用于指定充电时钟CHPMP的周期长度(频率)的
控制值。充电时钟周期设置寄存器200将控制值所对应的控制信号 CKMODE ^是供给充电时钟生成电^各202。图20示出了图19的充电时钟生成电路202的结构例框图。充电时钟生成电^各202包括多个分频器210i ~210P (P是大于 等于2的整数)及选择器220。在分频器210i上提供例如作为基准 时钟的点时钟DCLK,输出分频了点时钟DCLK的分频时钟DKO1 。 在分频器2102上提供分频器21(^的输出、即分频时钟DKOl,输出 分频了分频时钟DKOl的分频时钟DK02。同样,在分频器210p 上提供分频器210p-i的输出、即分频时钟DKO (P-1 ),输出分频 分频时钟DKO ( P - 1 )的分频时钟DKOP。在选择器220上,输入分频时钟DK01 DKOP和控制信号 CKMODE,根据控制信号CKMODE将分频时钟DKOl ~ DKOP中 的任意一个,作为充电时钟CK1、 CK30^T出。此外,反转充电时 4中CK1, $俞出充电时4中CK20。充电时钟CK30、 CK20在转换电压电平之后作为充电时钟 CK3、 CK2输出。才艮才居以上结构,充电时4中生成电路202能够生成例如图9所示 的充电时钟CK1 ~CK3。此外,在本实施例中,对在液晶的外加电压(像素电极和对置 电极之间的电压)的极性为正极性及负极性的各极性期间,以具有 一个或多个的上升沿及下降沿的方式,生成充电时^中CHPMP (CK1)的情况进行了说明,但并不仅限定于此。图21示出本实施例的笫二变形例中的充电时钟和对置电极电 压之间的关系。
在图21中,与图18—才羊,为了简4匕i兌明,-说明了一帧的扫描 线数为11的情况,其中,交替出现扫描线数为5的帧和扫描线数 为6的帧。此外,作为充电时4中CHPMP,示出了例3o图8或图9 的充电时钟CK1。充电时钟CHPMP (CK1 )爿寻两个7jc平扫描期间 作为一个周期。此外,在图21中仅示出了高电位侧电压VCOMH, 而省略了低电位侧电压VCOML的图示。如图21所示,在第二变形例中,充电时钟CHPMP (CK1)的 变^ft定时与只十置电4及电压VCOM的变^f匕定时^目同。这样,在扫描线lt为奇^:的帧、即第一帧和扫描线^t为偶凄史的 帧、即第二帧中,对置电极电压VCOM为高电位侧电压VCOMH 的期间的开始定时一定与充电时钟CHPMP(CK1)的上升沿重叠。此 夕卜,如图21所示,只十置电才及电压VCOM为^f氐电^f立侧电压VCOML的 期间的开始定时(timing,时刻) 一定与充电时4中CHPMP ( CK1 ) 的下降沿重叠。因此,与图17 —样,通过电容耦合,高电位侧电压VCOMH 的电压电平,以原本应该输出的高电位侧电压为基准在高电位侧发 生改变,且低电位侧电压VCOML的电压电平以原本应该输出的低 电位侧电压为基准在j氐电位侧发生改变。因此,在第一帧和第二帧 中,与原本的^j"置电才及电压VCOM的4展幅相比为寿交大的才展幅。针对于此,在下一个连4妄的2帧中,如图21所示,对置电极 电压VCOM为高电位侧电压VCOMH的期间的开始定时一定与充 电时钟CHPMP (CK1 )的上升沿重叠。此外,如图21所示,对置 电才及电压VCOM为^f氐电^f立侧电压VCOML的期间的开始定时一定 与充电时钟CHPMP (CK1)的下降沿重叠。在这一点上与图17所 示不同。因此,对置电极电压VCOM发生改变,以使该连续的2 帧与上述的第一帧和第二帧相同。不过,因各帧发生同样的改变,
所以不是周期性地发生对置电极电压VCOM的电压电平的改变, 其结果是,即使在各帧中在像素电极上外加有相同的灰阶电压,也 可以避免'液晶的外加电压发生改变的情况。4.电子设备图22示出适用了本实施例第一或第二变形例的显示驱动器的 电子设备的结构概要框图。这里,作为电子设备,示出了数字照相 才几的结构积无要。在图22中,与图1相同的部分用相同的附图标i己 表示,并适当省略对其的说明。凄t字照相才几600包4舌4i/f象部610、显示面^反12、主才几40、以 及显示驱动器60。摄像部610包括CCD照相才几,并将CCD照相机 拍摄的图像的数据提供给主机40。主机40生成依照NTSC方式或PAL方式的垂直同步信号 VDO、水平同步信号HDO、以及图傳4t据GDO,并4是供给显示驱 动器60。显示驱动器60 4巴垂直同步信号VDO和水平同步信号HDO 转:换为显示面^1驱动用的垂直同步信号VDI和水平同步信号HDI, 并马区动显示面々反12。此外,数字照相机600包括连接端子TL1、 TL2,通过连接端 子TL1、 TL2,与CRT装置700连接。将主4几40生成的垂直同步 信号VDO和水平同步信号HDO通过连接端子TL1 、提供给CRT 装置700。将主机40生成的CRT装置显示用的图像数据通过连接 端子TL2、提供给CRT装置700。 CRT装置700基于来自主机40 的垂直同步信号VDO、水平同步信号HDO、以及图像数据,显示 图像。
这样,数字照相机600可以在将主机40生成的显示同步信号 提供给CRT装置700,并在CRT装置700上显示图像,同时,通 过显示驱动器60在显示面^反12上进4于显示。而且,本发明并不限于上述实施例,在本发明的发明宗旨范围 内可以有各种变型。例如,本发明并不仅仅适用于上述液晶显示面 板的驱动,也可以适用于场致发光、等离子显示装置的驱动。此外,在本发明中的从属权利要求所涉及的技术方案中,可以 是省略所引用的权利要求的结构要件一部分的结构。此外,本发明 的独立一又利要求1所涉及的^支术方案的要部也可以/人属于其^f也的独 立权利要求。10 液晶装置20 源极驱动电路24、 26 线锁存器28 DAC30 栅4及马区动器36 输出緩沖器50 电源电^各62 一见频信号I/F电^各G广Gm 栅极线HDI、 HDO 7K平同步4言号VCOM 高电位侧电压VDI、 VDO 垂直同步4言号12 显示面才反22、 32 移位寄存器27 基准电压发生电^各29 源极线驱动电路34 电平移位器40 主机60 显示驱动器CE ^f置电^LGDI、 GDO 图像数据S「SN 源极线VCOML {氐电4立侧电压
权利要求
1.一种电源电路,用于向对置电极输出对置电极电压,所述对置电极与光电装置所具有的多个像素电极隔着光电物质而设置,所述电源电路的特征在于,包括升压电路,用于生成升压电压,所述升压电压是通过与充电时钟同步的充电泵动作而升压的电压;以及对置电极电压生成电路,将基于所述升压电路而生成的高电位侧电压或低电位侧电压作为所述对置电极电压向所述对置电极输出;其中,在所述多个像素电极和所述对置电极之间的电压的极性为正极性和负极性的各极性期间,具有所述充电时钟的上升沿和所述充电时钟的下降沿。
4. 根据权利要求1至3中任一项所述的电源电路,其特征在于 所述充电时钟的一个周期相当于两个水平扫描期间的长度。
5. 才艮据权利要求1至3中任一项所述的电源电^各,其特;f正在于 所述充电时钟的变化定时和所述对置电极电压的变化定时相 同。
6. —种驱动电^^,用于驱动光电装置,所述光电装置包括多条 栅极线;多条源极线;多个像素电极;以及多个开关元件,通 过各栅极线选择的各个开关元件电连接各源极线和各<象素电 极,所述驱动电路的特征在于,包括源极线驱动电路,用于驱动所述多条源才及线;以及根据权利要求1至5中任一项所述的电源电路。
7. 根据权利要求6所述的驱动电路,其特征在于,还包括片册才及线马区动电路,用于扫描所述多条才册才及线。
8. —种光电装置,其特征在于,包括多条4册才及线; 多条源极线; 多个^f象素电才及;多个开关元件,通过各栅极线选才奪的各开关元件电连接 各源极线和各像素电极;对置电4及,与所述多个^象素电才及隔着光电物质而i丈置;以及根据权利要求1至5中任一项所述的电源电路。
9. 根据权利要求8所述的光电装置,其特征在于,还包括源极线驱动电路,用于驱动所述多条源极线。
10. —种电子设备,其特征在于包括根据权利要求1至5中任一 项戶斤述的电源电路。
11. 一种电子设备,其特征在于包括根椐权利要求8或9所述的 电源电^各。
12. —种对置电极驱动方法,用于驱动与光电装置所具有的多个像 素电极隔着光电物质而设置的对置电极,所述对置电极驱动方 法的特4正在于包纟舌以下步骤生成升压电压,所述升压电压是通过与充电时4中同步的 充电泵动作而升压的电压;将基于所述升压电压而生成的高电位侧电压或低电位侧电压作为对置电极电压向所述对置电招jlr出;在所述多个〗象素电才及和所述对置电才及之间的电压的才及性 为正才及性和负才及性的各才及性期间,具有所述充电时钟的上升沿 和所述充电时4中的下降沿。
13. 根据权利要求12所述的对置电极驱动方法,其特征在于每个垂直扫描期间都交^^没置有偶^:个水平扫描期间和 奇数个水平扫描期间,通过一 线反转驱动向所述对置电极输出所述对置电极电压。
14. 根据权利要求12或13所述的对置电极驱动方法,其特征在于所述充电时钟的一个周期相当于两个水平扫描期间的长度。
15. 根据权利要求12或13所述的对置电极驱动方法,其特征在于所述充电时4f的变〗匕定时与所述7于置电4及电压的变ib定 时相同。
全文摘要
本发明公开了即使在各帧的扫描线数不同的情况下,也能够稳定显示品级的电源电路、驱动电路、光电装置、电子设备以及对置电极驱动方法。该电源电路用于向对置电极输出对置电极电压,所述对置电极与光电装置所具有的多个像素电极隔着光电物质而设置,该电源电路包括升压电路,用于生成升压电压,所述升压电压是通过与充电时钟同步的充电泵动作而升压的电压;以及对置电极电压生成电路,将基于所述升压电路而生成的高电位侧电压或低电位侧电压作为所述对置电极电压向所述对置电极输出。在所述多个像素电极和所述对置电极之间的电压的极性为正极性和负极性的各极性期间,具有所述充电时钟的上升沿和所述充电时钟的下降沿。
文档编号G09G3/36GK101162570SQ20071016313
公开日2008年4月16日 申请日期2007年10月10日 优先权日2006年10月10日
发明者上原纯 申请人:精工爱普生株式会社