专利名称:数据处理方法、数据驱动电路和显示装置的制作方法
技术领域:
本发明的示例性实施例涉及一种数据处理方法、一种用于执行该数据处理方法的数据驱动电路和一种具有该数据驱动电路的显示装置。更具体地说,本发明的示例性实施例涉及一种具有减小的功耗的数据处理方法、一种用于执行该数据处理方法的数据驱动电路和一种具有该数据驱动电路的显示装置。
背景技术:
近来,已经开发出在低功耗下驱动的液晶显示(“IXD”)装置。在驱动集成电路 (“1C”)中,小尺寸或中等尺寸的面板中的源驱动IC的电流消耗通常大于大尺寸面板中的源驱动IC的电流消耗。因此,需要用于减小驱动IC的电流消耗的方法,并且已经开发出减小电流消耗的驱动IC的逻辑电路和类似物。另外,已经开发出采用低功率像素阵列(“LPPA”)结构的技术。在LPPA结构中, 应用列反转方法来减小功耗。然而,LPPA结构中的栅极线的数量大于传统的像素阵列结构中的栅极线的数量的两倍,从而像素的充电时间是传统的像素阵列结构的充电时间的大约一半。因此,充电裕量不足,并且充电速率降低。因此,开发具有提高的转换速率的驱动1C,以提高充电速率。然而,当转换速率提高时,驱动IC的放大器的偏置电流增大至最大值,由此驱动IC的电流消耗增加。
发明内容
本发明的示例性实施例提供了一种能够在不减小转换速率的情况下减小电流消耗的数据处理方法。本发明的示例性实施例还提供了一种用于执行该数据处理方法的数据驱动电路。本发明的示例性实施例还提供了一种具有该数据驱动电路的显示装置。根据本发明的示例性实施例,一种用于显示装置的数据处理方法包括将输出到所述显示装置中的数据驱动电路的多条数据线中的第一数据线和第二数据线的数据信号进行比较,以生成输出缓冲器控制信号;将来自所述数据驱动电路中的输出缓冲器的多个放大器中的至少一个放大器的输出信号输出到所述第一数据线和所述第二数据线,其中, 基于所述输出缓冲器控制信号选择所述至少一个放大器。在示例性实施例中,将来自至少一个放大器的输出信号输出到所述第一数据线和所述第二数据线的步骤可以包括当输出到所述第一数据线和所述第二数据线的数据信号彼此基本相同时,将所述第一数据线和所述第二数据线连接到所述多个放大器中的同一放大器;当输出到所述第一数据线和所述第二数据线的数据信号彼此不同时,将所述第一数据线和所述第二数据线分别连接到所述多个放大器中的不同放大器。在示例性实施例中,将来自至少一个放大器的输出信号输出到所述第一数据线和所述第二数据线的步骤可以包括控制所述输出缓冲器的第一开关元件和第二开关元件的导通和断开,其中,所述缓冲器的所述多个放大器包括与所述第一数据线对应的第一放大器和与所述第二数据线对应的第二放大器,其中,所述第一开关元件将所述第一数据线的输入端子与所述第一放大器的输出端子连接,并将所述第二数据线的输入端子与所述第二放大器的输出端子连接,其中,所述第二开关元件将所述第一数据线的所述输入端子和所述第二数据线的所述输入端子彼此连接。在示例性实施例中,将来自至少一个放大器的输出信号输出到所述第一数据线和所述第二数据线的步骤可以包括当输出到所述第一数据线和所述第二数据线的数据信号彼此基本相同时,将连接在所述第一放大器和所述第一数据线之间的第一开关元件导通, 将连接在所述第二放大器和所述第二数据线之间的第一开关元件断开,并将连接在所述第一数据线和所述第二数据线之间的所述第二开关元件导通;当输出到所述第一数据线和所述第二数据线的数据信号彼此不同时,将连接在所述第一放大器和所述第一数据线之间的所述第一开关元件导通,将连接在所述第二放大器和所述第二数据线之间的所述第一开关元件导通,并断开所述第二开关元件。在示例性实施例中,将输出到第一数据线和第二数据线的数据信号进行比较的步骤可以包括使用第(N-I)帧的预设的数据信号和从外部装置接收的第N帧的数据信号来生成第N帧的补偿的数据信号。根据本发明的另一示例性实施例,一种数据驱动电路包括数据信号接收机、数模转换器和输出缓冲器,所述数模转换器将从所述数据信号接收机接收的信号转换为模拟数据信号,所述输出缓冲器包括多个放大器,连接到多条数据线,其中,所述多个放大器包括与所述多条数据线中的第一数据线对应的第一放大器和与所述多条数据线中的第二数据线对应的第二放大器;第一开关元件,将所述第一数据线的输入端子与所述第一放大器的输出端子连接,并将所述第二数据线的输入端子与所述第二放大器的输出端子连接;第二开关元件,将所述第一数据线的所述输入端子和所述第二数据线的所述输入端子彼此连接。根据本发明的又一示例性实施例,一种显示装置包括显示面板、时序控制器、输出缓冲器控制器和数据驱动电路,所述显示面板包括多条数据线,所述时序控制器输出数据信号,所述输出缓冲器控制器将输出到所述多条数据线中的第一数据线的数据信号与输出到所述多条数据线中的第二数据线的数据信号进行比较,以生成输出缓冲器控制信号,所述数据驱动电路包括输出缓冲器,其中,所述输出缓冲器包括多个放大器,连接到所述显示面板的所述多条数据线,其中,所述多个放大器包括与所述第一数据线对应的第一放大器和与所述第二数据线对应的第二放大器;第一开关元件,将所述第一数据线的输入端子与所述第一放大器的输出端子连接,并将所述第二数据线的输入端子与所述第二放大器的输出端子连接;第二开关元件,将所述第一数据线的所述输入端子和所述第二数据线的所述输入端子彼此连接。在示例性实施例中,所述时序控制器可以将包括所述输出缓冲器控制信号的数据信号输出到所述数据驱动电路。在示例性实施例中,所述输出缓冲器控制器可以连接到所述时序控制器,并可以将所述输出缓冲器控制信号输出到所述时序控制器,并且所述时序控制器可以生成包括所述输出缓冲器控制信号的数据信号。
在示例性实施例中,所述显示装置可以包括连接到所述输出缓冲器控制器和所述时序控制器的数据补偿器,其中,所述数据补偿器使用第(N-I)帧的预设的数据信号和从外部装置接收的第N帧的数据信号生成第N帧的补偿的数据信号。根据示例性实施例,当相邻的数据线输出彼此基本相同的数据信号时,驱动输出该数据信号的一个放大器,并且未驱动除了所述一个放大器之外的放大器。在示例性实施例中,通过将第N帧的数据信号与第(N-I)帧的数据信号进行比较来保持放大器的电压,从而驱动减少的数量的放大器。因此,基本上减小了数据驱动电路和显示装置的功耗。
通过参照附图详细地描述本发明的示例性实施例,本发明的以上和其它特征及优点将变得更加明显,在附图中图I是示出根据本发明的显示装置的示例性实施例的框图;图2是示出图I中的输出缓冲器控制器的示例性实施例的框图;图3是输入到图I中的数据驱动电路的示例性实施例的数据信号的信号时序图;图4是示出图I中的数据驱动电路的示例性实施例的框图;图5是示出图4的输出缓冲器的示例性实施例的示意性电路图;图6A是示出当数据线输出彼此基本相同的数据信号时图5的输出缓冲器的示例性实施例的连接的示意性电路图;图6B是示出当数据线输出彼此不同的数据信号时图5的输出缓冲器的连接的示意性电路图;图7是示出用于驱动图I的显示装置的示例性实施例的流程图;图8是示出根据本发明的输出缓冲器的可选示例性实施例的示意性电路图;图9是示出根据本发明的显示装置的可选示例性实施例的框图;图10是示出图9中的数据驱动电路的示例性实施例的框图;图11是示出用于驱动图9的显示装置的方法的示例性实施例的流程图。
具体实施例方式在下文中参照附图更充分地描述本发明,在附图中示出了本发明的示例性实施例。然而,本发明可以以许多不同的形式来实施,而不应该被解释为局限于在此阐述的示例性实施例。而是提供这些实施例以使本公开将是彻底的且完整的,并将把本发明的范围充分地传达给本领域的技术人员。在附图中,为了清楚起见,会夸大层和区域的尺寸和相对尺寸。应该理解的是,当元件或层被称作“在”另一元件或层“上”或“连接到”另一元件或层时,该元件或层可以直接在另一元件或层上或直接连接到另一元件或层,或者可以存在中间元件或中间层。相反,当元件被称作“直接在”另一元件或层“上”或“直接连接到” 另一元件或层时,不存在中间元件或中间层。如这里使用的,“连接”包括物理地和/或电气地连接。相同的标号始终表示相同的元件。如在这里使用的,术语“和/或”包括一个或多个相关所列的项目的任意组合和所有组合。
6
应该理解的是,尽管在这里可使用术语第一、第二、第三等来描述不同的元件、组件、区域、层和/或部分,但是这些元件、组件、区域、层和/或部分不应受这些术语的限制。 这些术语仅是用来将一个元件、组件、区域、层或部分与另一个区域、层或部分区分开来。因此,在不脱离本发明的教导的情况下,下面讨论的第一元件、组件、区域、层或部分可被命名为第二元件、组件、区域、层或部分。为了便于描述,在这里可使用空间相对术语,如“下”、“在...下方”、“在...上方”、“上”等来描述如图中所示的一个元件或特征与其它元件或特征的关系。应该理解的是,空间相对术语意在包含除了在附图中描述的方位之外的装置在使用或操作中的不同方位。例如,如果在附图中装置被翻转,则描述为在其它元件或特征“下”或“下方”的元件随后将被定位为“在”其它元件或特征“上”或“上方”。因此,示例性术语“在...下方”可包括“在...上方”和“在...下方”两种方位。所述装置可被另外定位(旋转90度或者在其它方位),并相应地解释这里使用的空间相对描述符。这里使用的术语仅是为了描述具体实施例的目的,而不意图限制本发明。如这里所使用的,除非上下文另外明确指出,否则单数形式的“一个(种)”和“所述(该)”也意图包括复数形式。还将理解的是,当在本说明书中使用术语“包含”和/或“包括”时,说明存在所述特征、整体、步骤、操作、元件和/或组件,但不排除存在或附加一个或多个其它特征、整体、步骤、操作、元件、组件和/或它们的组。在此参照作为本发明的理想实施例(以及中间结构)的示意图的截面图来描述本发明的实施例。这样,预计这些图的形状出现由例如制造技术和/或公差而引起的变化。因此,本发明的实施例不应该被解释为局限于在此示出的区域的具体形状,而应该包括例如由制造导致的形状误差。除非另有定义,否则这里使用的所有术语(包括技术术语和科学术语)具有与本发明所属领域的普通技术人员所通常理解的意思相同的意思。将进一步理解,除非这里明确定义,否则术语(例如在通用的字典中定义的术语)应该被解释为具有与相关领域的上下文中它们的意思一致的意思,而不是理想地或者过于正式地解释它们的意思。除了这里另外指出或另外地与上下文明显矛盾,否则这里描述的所有方法可以以适当的次序执行。除非另外声明,否则任何和所有示例或者示例性语言(例如,“诸如(例如)”)的使用仅意在更好地对本发明进行举例说明,并不对本发明的范围造成限制。说明书中的语言不应当被解释为指示任何未声明的元件对如这里使用的本发明的实施来说是必要的。在下文中,将参照附图详细地解释本发明的示例性实施例。图I是示出根据本发明的显示装置的示例性实施例的框图。参照图I,显示装置1000的示例性实施例包括显示面板100、数据驱动电路200、栅极驱动电路300、时序控制器400、数据补偿器500、输出缓冲器控制器600和灰度电压发生器 700。显示面板100包括显示区域,其中,多个像素P设置在显示区域中。沿第一方向Dl 延伸的多条栅极线110和沿与第一方向Dl交叉的第二方向D2延伸的多条数据线120设置在显示面板的显示区域中。在示例性实施例中,像素P可以由其中栅极线110和数据线120 彼此交叉且设置有像素电极的区域限定。每个像素P包括连接到栅极线110和数据线120的开关元件130、连接到开关元件130的液晶电容器CLC和连接到液晶电容器CLC的存储电容器CST。时序控制器400向数据驱动电路200和栅极驱动电路300提供数据信号(例如,红色数据信号R、绿色数据信号G和蓝色数据信号B)和时序信号,时序控制器400控制显示面板100的显示。在一个示例性实施例中,例如,时序控制器400接收数据信号R、G和B (其包括从外部装置接收的红色、绿色和蓝色信号)、垂直同步信号Vsync、水平同步信号Hsync、 主时钟信号MCLK和数据使能信号DE。时序控制器400向栅极驱动电路300提供栅极控制信号GCS。栅极控制信号GCS包括控制栅极导通/截止信号的输出的栅极选择信号CPV、选择栅极线110的垂直同步开始信号STV和输出使能信号0E。在示例性实施例中,时序控制器400向数据驱动电路200提供数据控制信号DCS。数据控制信号DCS包括数据信号R、G 和B、时钟信号CLKA、负荷信号CLKB、数据锁存信号CLKl和开始脉冲DI0,如在图4中所示, 稍后将更详细地对此加以描述。在示例性实施例中,如在图I中示出的显示装置1000的时序控制器400可以使用迷你低电压差分信号(mLVDS)接口方法将数据信号R、G和B传递到数据驱动电路200。时序控制器400可以生成包括从输出缓冲器控制器600输出的输出缓冲器控制信号ACS的数据信号R、G和B。在下文中,将详细描述输出缓冲器控制信号ACS。时序控制器400将从外部装置接收的数据信号输出到数据补偿器500。在一个示例性实施例中,例如,数据补偿器500包括存储器,该存储器存储第(N-I)帧的补偿的数据信号F(n-l)'。数据补偿器500可以包括查询表(未示出),该查询表将与从时序控制器 400输出的第N帧的数据信号Fn对应的补偿器图像信号或操作参数与第(N-I)帧的补偿的数据信号F(n-l)'映射。数据补偿器500使用查询表生成第N帧的补偿的数据信号Fn', 并将第N帧的补偿的数据信号Fn'输出到输出缓冲器控制器600和时序控制器400。灰度电压发生器700生成具有正极性和负极性且与显示面板100的亮度对应的灰度电压GMA。灰度电压GMA被输出到数据驱动电路200。栅极线110的端部连接到栅极驱动电路300。栅极驱动电路300可以包括多个栅极驱动集成电路(“1C”)(未示出)。栅极驱动电路300从时序控制器400接收栅极控制信号GCS,从而将多个栅极导通/截止信号顺序地施加到布置在显示面板100上的栅极线 110。图2是示出图I的输出缓冲器控制器的示例性实施例的框图。参照图2,输出缓冲器控制器600包括线比较器610和输出缓冲器信号发生器 620。线比较器610使用从数据补偿器500输出的第N帧的补偿的数据信号Fn'来比较施加到每条数据线120的数据信号R、G和B。在一个示例性实施例中,例如,线比较器610 比较施加到相邻的数据线120的数据信号R、G和B,并确定施加到相邻的数据线120的数据信号R、G和B是否彼此基本相同。然后,线比较器610将比较结果输出到输出缓冲器信号发生器620。输出缓冲器信号发生器620基于从线比较器610输出的比较结果生成控制数据驱动电路200的输出缓冲器260的输出缓冲器控制信号ACS。当施加到相邻的数据线120的数据信号彼此基本相同时,输出缓冲器控制信号ACS将相邻的数据线120与一个放大器连接。当施加到相邻的数据线120的数据信号彼此不同时,输出缓冲器控制信号ACS将相邻的数据线120与输出相应数据信号R、G和B的相应放大器连接。如在图2中示出的输出缓冲器信号发生器620将输出缓冲器控制信号ACS输出到时序控制器400。时序控制器400 可以接收输出缓冲器控制信号ACS,并可以将输出缓冲器控制信号ACS嵌入在将输出到数据驱动电路200的数据信号R、G和B中。在下文中,将详细描述输出缓冲器控制信号ACS。图3是输入到图I的数据驱动电路的示例性实施例的数据信号的信号时序图。参照图3,通过mLVDS接口方法驱动数据驱动电路200。在LVDS接口方法中,信号的电压摆幅会减小。在mLVDS接口方法中使用的信号的电压摆幅的减小大于低电压差分信号(“LVDS”)接口方法中使用的信号的电压摆幅的减小,从而更多地减小了驱动IC的总电流消耗。在mLVDS接口方法中,将数据信号R、G和B作为LVO至LV5信号进行传递。在mLVDS接口方法中,LVO信号包括间隔A,在间隔A中,当负荷信号CLKB具有高电平时,LVO信号在至少三个时钟周期期间保持在高电平。LVO信号的在至少三个时钟周期期间在LVO信号的高电平之后触发的第一低信号被视为重设信号。然后,数据信号R、G和 B在时钟信号CLKA的上升沿时通过LVO至LV5信号被输入到数据驱动电路。LVl至LV5信号分别具有与LVO信号的间隔A对应的间隔B、C、D、E和F。LVl至 LV5信号分别在间隔B、C、D、E和F中在至少三个时钟周期期间保持在高电平。因此,输出缓冲器控制信号ACS使用间隔B、C、D、E和F被输出到数据驱动电路200。在一个示例性实施例中,例如,输出缓冲器控制器600将输出缓冲器控制信号ACS 输出到时序控制器400。时序控制器400可以在间隔B、C、D、E和F中嵌入输出缓冲器控制信号ACS。然后,时序控制器400将数据控制信号DCS和LVO至LV5信号输出到数据驱动电路200。数据控制信号DCS包括时钟信号CLKA、负荷信号CLKB、数据锁存信号CLKl和开始脉冲信号DIO。LVO至LV5信号包括输出缓冲器控制信号ACS。可以在LVl至LV5信号的与LVO的间隔A对应的间隔B、C、D、E和F中嵌入6比特信号,从而可以以各种模式驱动输出缓冲器260,并可以根据各种模式来控制输出缓冲器 260。图4是示出图I的数据驱动电路的示例性实施例的框图。参照图4,数据驱动电路200包括LVDS接收机210、移位电阻器220、锁存器230、 数模转换器240、信号发生器250和输出缓冲器260。显示面板100的数据线120的端部连接到数据驱动电路200。数据驱动电路200 可以包括多个数据驱动IC(未示出)。数据驱动电路200从时序控制器400接收数据控制信号DCS以及包括数据信号R、G和B及输出缓冲器控制信号ACS的LVO至LV5信号,并将数据控制信号DCS和LVO至LV5信号施加到数据线120。LVDS接收机210接收包括数据信号R、G和B及输出缓冲器控制信号ACS的LVO 至LV5信号、时钟信号CLKA以及负荷信号CLKB。LVDS接收机210根据LVO至LV5信号生成数据信号R、G和B,并将数据信号R、G和B传递到锁存器230。在示例性实施例中,LVDS 接收机210生成数据时钟信号DCLK,并将数据时钟信号DCLK传递到移位电阻器220。移位电阻器220接收数据时钟信号DCLK和使操作开始的开始脉冲DI0。移位电阻器220将脉冲顺序地移动特定数量的时钟周期。锁存器230存储基于数据锁存信号CLKl输入的数据信号R、G和B以及移位电阻器220的移位次序。在存储了一个水平行的输入的数据信号R、G和B之后,锁存器230将一个水平行的输入的数据信号R、G和B传递到数模转换器240。数模转换器240接收从灰度电压发生器700生成的灰度电压GMA。在示例性实施例中,数模转换器240可以基于灰度电压GMA将从锁存器230接收的输入的数据信号R、G 和B转换为灰度数据信号,并将灰度数据信号输出到输出缓冲器260。信号发生器250接收包括数据信号R、G和B及输出缓冲器控制信号ACS的LVO至 LV5信号、时钟信号CLKA以及负荷信号CLKB。信号发生器250从LVO至LV5信号中恢复输出缓冲器控制信号ACS,并将输出缓冲器控制信号ACS输出到输出缓冲器260。在示例性实施例中,数据驱动电路200使用如在图2中示出的mLVDS接口方法来解释,但不限于此。在可选的示例性实施例中,可以使用其它方法传递数据信号和输出缓冲器控制信号。图5是图4的输出缓冲器的示例性实施例的示意性电路图。参照图5,输出缓冲器260包括分别连接到数据线120的多个放大器261、分别设置在放大器261的输出端子和数据线120的输入端子之间的多个第一开关元件SWl以及设置在相邻的数据线120(n-l)、120n和120 (n_l)的输入端子之间的多个第二开关元件SW2。输出缓冲器260放大从数模转换器240接收的模拟数据信号,并将放大器模拟数据信号同时施加到显示面板100的数据线120。第一开关元件SWl和第二开关元件SW2由输出缓冲器控制信号ACS控制。在一个示例性实施例中,例如,当相邻的数据线120 (η-i)、数据线120η、数据线120 (η+1)和数据线 120 (η+2)接收不同的数据信号时,相邻的数据线120的第一开关元件SWl保持在导通状态, 相邻的数据线120的第二开关元件SW2保持在断开状态。因此,相邻的数据线120 (η-1)、 数据线120η、数据线120 (η+1)和数据线120 (η+2)中的每条数据线连接到多个放大器261 中的施加与数据线120对应的数据信号的相应的放大器261 (η-i)、放大器261η、放大器 261 (η+1)和放大器 261 (η+2)。在示例性实施例中,当相邻的数据线120(η-1)、数据线120η、数据线120 (η+1) 和数据线120 (η+2)接收基本相同的数据信号时,连接到相邻的数据线120 (η-i)、数据线 120η、数据线120 (η+1)和数据线120 (η+2)的第一开关元件SWl中的一个第一开关元件保持在导通状态,连接到相邻的数据线120 (η-i)、数据线120η、数据线120 (η+1)和数据线 120 (η+2)的第一开关元件SWl中的其它第一开关元件保持在断开状态。同时,连接到相邻的数据线120 (η-i)、数据线120η、数据线120 (η+1)和数据线120 (η+2)的第二开关元件 SW2保持在导通状态。因此,数据线120连接到-个放大器261 (例如,连接到相邻的数据线120 (η-i)、数据线120η、数据线120 (η+1)和数据线120 (η+2)的放大器中的连接到导通的第一开关元件SWl的放大器)。因此,基本上减少了被驱动的放大器261的数量,由此基本上减小了数据驱动电路200的总功耗。图6Α是示出当数据线输出彼此基本相同的数据信号时图5的输出缓冲器的连接的示意性电路图。参照图6Α,仅一个放大器(例如,包括在输出缓冲器260中的多个放大器261中的第(η-i)放大器261 (η-i))连接到数据线120。如图6Α所示,当显示面板100完全地显示白色图像时,包括在输出缓冲器260中的放大器261输出彼此基本相同的电压,并且相邻的数据线120 (η-i)、数据线120η、数据线 120 (η+1)和数据线120 (η+2)中的每条数据线接收彼此基本相同的数据信号。当相邻的数据线120 (η-i)、数据线120η、数据线120 (η+1)和数据线120 (η+2)中的每条数据线接收彼此基本相同的数据信号时,可以仅驱动包括在输出缓冲器260中的多个放大器261中的一个放大器,并且可以不驱动其它放大器,从而基本上减小了放大器的功耗。因此,设置在第(η-i)放大器261 (η-1)和第(η_1)数据线120(η_1)的输入端子之间的第一开关元件SWl保持在导通状态,分别设置在第η放大器261η与第η数据线120η、 第(η+1)放大器261 (η+1)与第(η+1)数据线120 (η+1)以及第(η+2)放大器261 (η+2)与第(η+2)数据线120 (η+2)之间的第一开关元件SWl保持在断开状态。同时,设置在相邻的数据线120 (η-i)、数据线120η、数据线120 (η+1)和数据线120 (η+2)的输入端子之间的第二开关元件SW2保持在导通状态。第η放大器261η、第(η+1)放大器261 (η+1)和第(η+2)放大器261 (η+2)未连接到数据线120,从而将功耗基本上减小了由第η放大器261η、第(η+1)放大器261 (η+1)和第(η+2)放大器261 (η+2)消耗的功率的量。图6Β是示出当数据线输出彼此不同的数据信号时图5的输出缓冲器的连接的示意性电路图。参照图6Β,第η数据线120η、第(η+1)数据线120 (η+1)和第(η+2)数据线 120 (η+2)接收彼此基本相同的数据信号,并且第(η-i)数据线120 (η_1)接收与第η数据线 120η、第(η+1)数据线120 (η+1)和第(η+2)数据线120 (η+2)不同的数据信号。在一个示例性实施例中,例如,设置在第(η-i)放大器261 (η-1)和第(η_1)数据线120(η-1)的输入端子之间的第一开关元件SWl保持在导通状态,并且设置在第(η-1) 数据线120 (η-i)和第η数据线120η之间的第二开关元件SW2保持在断开状态。因此,第 (η-i)数据线120 (η-i)接收相应的数据信号。同时,设置在第η放大器261η和第η数据线120(η)的输入端子之间的第一开关元件SWl保持在导通状态。另外,设置在第(η+1)放大器261(η+1)与第(η+1)数据线120 (η+1) 之间以及第(η+2)放大器261(η+2)与第(η+2)数据线120 (η+2)之间的第一开关元件SWl 保持在断开状态。同时,设置在第η数据线120η的输入端子、第(η+1)数据线120 (η+1)的输入端子和第(η+2)数据线120 (η+2)的输入端子之间的第二开关元件SW2保持在导通状态。输出彼此基本相同的数据信号的第η数据线120η、第(η+1)数据线120(η+1)和第 (η+2)数据线120 (η+2)从第η放大器261η接收数据信号。第(η+1)放大器261 (η+1)和第 (η+2)放大器261 (η+2)未连接到数据线120,从而将功耗基本上减小了将由第(η+1)放大器261 (η+1)和第(η+2)放大器261 (η+2)消耗的功率的量。图7是示出用于驱动图I的显示装置的方法的示例性实施例的流程图。参照图I和图7,显示装置1000的时序控制器400从外部装置(未示出)接收第 N帧的红色数据信号R、绿色数据信号G和蓝色数据信号B中的每个,并将数据信号R、G和 B传递到数据补偿器500 (步骤S810)。数据补偿器500将第(N-I)帧的补偿的数据信号F (η-1)'与从时序控制器400传递的第N帧的数据信号Fn进行比较,并生成第N帧的补偿的数据信号Fn'。数据补偿器 500将第N帧的补偿的数据信号Fni传递到输出缓冲器控制器600 (步骤S820)。输出缓冲器控制器600将第N帧的补偿的数据信号Fn,的输出到第一数据线和第二数据线的数据信号进行比较,并生成输出缓冲器控制信号ACS (步骤S830)。第一数据线和第二数据线可以是彼此相邻的数据线120。输出缓冲器控制器600将输出缓冲器控制信号ACS输出到时序控制器400。时序控制器400在数据信号中嵌入输出缓冲器控制信号ACS,以生成数据信号(步骤S840)。在示例性实施例中,可以通过mLVDS接口方法传递数据信号,但是不限于此。在可选的示例性实施例中,可以使用其它方法。信号发生器250从自时序控制器400传递的数据信号中恢复输出缓冲器控制信号 ACS,并将输出缓冲器控制信号ACS传递到输出缓冲器260 (步骤S850)。输出缓冲器260由输出缓冲器控制信号ACS来控制,并将数据信号输出到数据线 120 (步骤 S860)。根据用于驱动显示装置的方法的示例性实施例,当相邻的数据线输出彼此基本相同的数据信号时,相邻的数据线与一个放大器连接,以输出数据信号。因此,未连接到相邻的数据线的放大器未被驱动,由此基本上减小了数据驱动电路的功耗。图8是根据本发明的输出缓冲器的可选的示例性实施例的示意性电路图。除了电路连接之外,图8中的输出缓冲器与在图5中示出的输出缓冲器260基本相同。使用在上面描述在图5中示出的输出缓冲器的示例性实施例所使用的相同标号来标识在图8中示出的相同或类似的元件,并且在下文中将省略或简化其重复性详细描述。参照图8,输出缓冲器260a包括分别连接到数据线120的多个放大器261、分别设置在放大器261的输出端子和数据线120的输入端子之间的多个第一开关元件SWl以及设置在数据线120的输入端子之间的多个第二开关元件SW2。图8中的第二开关元件SW2将偶数的数据线120(n-2)、数据线120η、数据线 120 (η+2)和数据线120 (η+4)的输入端子彼此连接。另外,第二开关元件SW2将奇数的数据线120 (η-i)、数据线120 (η+1)、数据线120 (η+3)和数据线120 (η+5)的输入端子彼此连接。输出缓冲器260的第一开关元件SWl和第二开关元件SW2由输出缓冲器控制信号 ACS控制。在一个示例性实施例中,例如,当彼此相邻的偶数的数据线120(η-2)和数据线 120η接收彼此不同的数据信号时,连接到偶数的放大器261 (η_2)和放大器261η的第一开关元件SWl保持在导通状态,并且设置在偶数的数据线120 (η-2)和数据线120η的输入端子之间的第二开关元件SW2保持在断开状态。因此,偶数的数据线120 (η-2)和数据线120η 分别连接到施加与偶数的数据线120 (η-2)和数据线120η对应的数据信号的偶数的放大器 261 (η-2)和放大器 261η。然而,当彼此相邻的偶数的数据线120(η-2)和数据线120η接收彼此基本相同的数据信号时,与偶数的数据线120 (η-2)和数据线120η对应的两个第一开关元件SWl中的一个第一开关元件SWl保持在导通状态,并且与偶数的数据线120 (η-2)和数据线120η对应的两个第一开关元件SWl中的另一个第一开关元件SWl保持在断开状态。同时,与偶数的数据线120 (η-2)和数据线120η对应的第二开关元件SW2保持在导通状态。因此,彼此相邻的偶数的数据线120 (η-2)和数据线120η连接到一个放大器(例如,第(η_2)放大器261 (η-2)),因此,基本上减少了将被驱动的放大器261的数量,由此基本上减小了数据驱动电路200的总功耗。用于将数据信号输出到彼此相邻的奇数的数据线120 (η-i)和数据线120 (η+1)的方法与将数据信号输出到彼此相邻的偶数的数据线120 (η-2)和数据线120η的方法基本相同。用于驱动包括图8中的输出缓冲器的示例性实施例在内的显示装置的方法与用于驱动图I中的显示装置的方法基本相同。当彼此相邻的偶数的或奇数的数据线输出彼此基本相同的数据信号时,用于驱动包括图8的输出缓冲器的数据驱动电路的方法将彼此相邻的偶数的或奇数的数据线与一个放大器连接,以输出数据信号。因此,不驱动未连接到数据线的放大器,由此基本上减小了数据驱动电路的功耗。图9是示出根据本发明的显示装置的可选的示例性实施例的框图。除了时序控制器、数据驱动电路和输出缓冲器之外,图9中的显示装置与在图I中示出的显示装置基本相同。使用在上面描述在图I中示出的显示装置的示例性实施例所使用的相同标号来标识在图9中示出的相同或类似的元件,并且在下文中将省略或简化其重复性详细描述。参照图9,显示装置的可选的示例性实施例包括显示面板100、数据驱动电路 200a、栅极驱动电路300、时序控制器400a和数据补偿器500、输出缓冲器控制器600a以及灰度电压发生器700。时序控制器400a向数据驱动电路200a和栅极驱动电路300提供数据信号R、G和 B以及控制显示面板100的显示的时序信号。可以使用mLVDS接口方法将数据信号R、G和 B传递到数据驱动电路200a。图9的数据信号R、G和B不包括输出缓冲器控制信号ACS。因此,时序控制器400a 没有将输出缓冲器控制信号ACS嵌入在数据信号R、G和B中。输出缓冲器控制器600a可以包括线比较器610和输出缓冲器信号发生器620。线比较器610使用从数据补偿器500输出的第N帧的补偿的数据信号Fn,来比较施加到每条数据线120的数据信号R、G和B。线比较器610将比较结果输出到输出缓冲器信号发生器620。输出缓冲器信号发生器620基于从线比较器610接收的比较结果生成对数据驱动电路200a的输出缓冲器260进行控制的输出缓冲器控制信号ACS。根据图9中的示例性实施例,输出缓冲器信号发生器620将输出缓冲器控制信号ACS直接输出到数据驱动电路 200a的输出缓冲器260。图10是示出图9的数据驱动电路的示例性实施例的框图。参照图9和图10,数据驱动电路200a包括LVDS接收机210、移位电阻器220、锁存器230、数模转换器240和输出缓冲器260。图10的数据驱动电路200a包括直接接收输出缓冲器控制信号ACS的输出缓冲器 260。图10中的输出缓冲器260可以与在图5和图7中示出的输出缓冲器基本相同。用于驱动图9中的显示装置的示例性实施例的方法包括当彼此相邻的偶数的数据线或者彼此相邻的奇数的数据线或者彼此相邻的数据线输出彼此基本相同的数据信号时,将彼此相邻的偶数的数据线或者彼此相邻的奇数的数据线或者彼此相邻的数据线与一个放大器连接,以输出数据信号。因此,没有驱动未连接到数据线的放大器,由此基本上减小了数据驱动电路的功耗。另外,将输出缓冲器控制信号施加到数据驱动电路,从而数据驱动电路可以不包括另外的信号发生器。图11是示出用于驱动图9的显示装置的示例性实施例的流程图。参照图9和图11,显示装置IOOOa的时序控制器400a从外部装置(未示出)接收第N帧的红色数据信号R、绿色数据信号G和蓝色数据信号B中的每个,并将数据信号R、G 和B传递到数据补偿器500 (步骤S910)。数据补偿器500将第(N-I)帧的预设的补偿的数据信号F(n-l)'与从时序控制器 400a传递的第N帧的数据信号Fn进行比较,并生成第N帧的补偿的数据信号Fn'。数据补偿器500将第N帧的补偿的数据信号Fn'传递到输出缓冲器控制器600a(步骤S920)。输出缓冲器控制器600a将第N帧的补偿的数据信号Fn'的输出到第一数据线 120和第二数据线120的数据信号进行比较,并生成输出缓冲器控制信号ACS (步骤S930)。 在示例性实施例中,第一数据线120和第二数据线120可以是彼此相邻的数据线,例如,第 η数据线120η和第(η+1)数据线120 (η+1)。在可选的示例性实施例中,第一数据线120和第二数据线120可以是彼此相邻的偶数的数据线(例如,第(η-2)数据线120 (η-2)和第η 数据线120η)或彼此相邻的奇数的数据线(例如,第(η-i)数据线120 (η_1)和第(η+1)数据线120 (η+1)),如图8所示。输出缓冲器控制器600a将输出缓冲器控制信号ACS输出到数据驱动电路200a的输出缓冲器260 (步骤S940)。输出缓冲器260由输出缓冲器控制信号ACS控制,并将数据信号输出到数据线 120 (步骤 S950)。图11中的用于驱动显示装置的方法包括当彼此相邻的偶数的数据线或者彼此相邻的奇数的数据线或者彼此相邻的数据线输出彼此基本相同的数据信号时,将彼此相邻的偶数的数据线或者彼此相邻的奇数的数据线或者彼此相邻的数据线与一个放大器连接, 以输出数据信号。因此,不驱动未连接到数据线的放大器,由此基本上减小了数据驱动电路的功耗。另外,将输出缓冲器控制信号施加到数据驱动电路,从而数据驱动电路可以不包括另外的信号发生器。根据如这里描述的示例性实施例,当彼此相邻的偶数的数据线或者彼此相邻的奇数的数据线或者彼此相邻的数据线输出彼此基本相同的数据信号时,显示装置和用于驱动显示装置的方法将彼此相邻的偶数的和奇数的数据线或者彼此相邻的数据线与一个放大器连接,以输出数据信号。当多条数据项中的任何两条数据线或更多条数据线输出彼此基本相同的数据信号时,显示装置和用于驱动显示装置的方法将这两条数据线或更多条数据线与一个放大器连接,以输出数据信号。因此,不驱动未连接到数据线的放大器,由此基本上减小了数据驱动电路的功耗。前述是本发明的举例说明,并不解释为对本发明进行限制。虽然已经描述了本发
1明的一些示例性实施例,但是本领域的技术人员会容易地理解,在本质上不脱离本发明的新颖教导和优点的情况下,可在示例性实施例中做出许多修改。因此,意图将所有这样的修改包括在本发明的如权利要求中限定的范围之内。在权利要求中,手段加功能条项意在覆盖这里被描述为执行所述功能的结构,并且不仅覆盖结构的等同物而且覆盖等同的结构。 因此,应该理解的是,前述是本发明的举例说明,并不应被解释为局限于公开的具体示例性实施例,并且对公开的示例性实施例的修改以及其它示例性实施例意图被包括在权利要求的范围内。本发明由权利要求限定,权利要求的等同物将包括在本发明内。
权利要求
1.一种用于显示装置的数据处理方法,所述方法包括将输出到所述显示装置中的数据驱动电路的多条数据线中的第一数据线和第二数据线的数据信号进行比较,以生成输出缓冲器控制信号;以及将来自所述数据驱动电路中的输出缓冲器的多个放大器中的至少一个放大器的输出信号输出到所述第一数据线和所述第二数据线,其中,基于所述输出缓冲器控制信号选择所述至少一个放大器。
2.根据权利要求I所述的方法,其中,将来自至少一个放大器的输出信号输出到所述第一数据线和所述第二数据线的步骤包括当输出到所述第一数据线和所述第二数据线的数据信号彼此相同时,将所述第一数据线和所述第二数据线连接到所述多个放大器中的同一放大器;以及当输出到所述第一数据线和所述第二数据线的数据信号彼此不同时,将所述第一数据线和所述第二数据线分别连接到所述多个放大器中的不同放大器。
3.根据权利要求I所述的方法,其中,将来自至少一个放大器的输出信号输出到所述第一数据线和所述第二数据线的步骤包括控制所述输出缓冲器的第一开关元件和第二开关元件的导通和断开,其中,所述缓冲器的所述多个放大器包括与所述第一数据线对应的第一放大器和与所述第二数据线对应的第二放大器,其中,所述第一开关元件用于将所述第一数据线的输入端子与所述第一放大器的输出端子连接,并用于将所述第二数据线的输入端子与所述第二放大器的输出端子连接,以及其中,所述第二开关元件用于将所述第一数据线的所述输入端子和所述第二数据线的所述输入端子彼此连接。
4.根据权利要求3所述的方法,其中,将来自至少一个放大器的输出信号输出到所述第一数据线和所述第二数据线的步骤包括当输出到所述第一数据线和所述第二数据线的数据信号彼此相同时,将连接在所述第一放大器和所述第一数据线之间的第一开关元件导通,将连接在所述第二放大器和所述第二数据线之间的第一开关元件断开,并将连接在所述第一数据线和所述第二数据线之间的所述第二开关元件导通;以及当输出到所述第一数据线和所述第二数据线的数据信号彼此不同时,将连接在所述第一放大器和所述第一数据线之间的第一开关元件导通,将连接在所述第二放大器和所述第二数据线之间的第一开关元件导通,并断开所述第二开关元件。
5.根据权利要求I所述的方法,其中,将输出到第一数据线和第二数据线的数据信号进行比较的步骤包括使用第(N-I)帧的预设的数据信号和从外部装置接收的第N帧的数据信号来生成第N 帧的补偿的数据信号。
6.一种数据驱动电路,所述数据驱动电路包括数据信号接收机、数模转换器和输出缓冲器,所述数模转换器将从所述数据信号接收机接收的信号转换为模拟数据信号,所述输出缓冲器包括多个放大器,连接到多条数据线,其中,所述多个放大器包括与所述多条数据线中的第一数据线对应的第一放大器和与所述多条数据线中的第二数据线对应的第二放大器;第一开关元件,用于将所述第一数据线的输入端子与所述第一放大器的输出端子连接,并用于将所述第二数据线的输入端子与所述第二放大器的输出端子连接;以及第二开关元件,用于将所述第一数据线的所述输入端子和所述第二数据线的所述输入端子彼此连接。
7.—种显示装置,所述显示装置包括显示面板、时序控制器、输出缓冲器控制器和数据驱动电路,所述显示面板包括多条数据线,所述时序控制器输出数据信号,所述输出缓冲器控制器将输出到所述多条数据线中的第一数据线的数据信号与输出到所述多条数据线中的第二数据线的数据信号进行比较,以生成输出缓冲器控制信号,所述数据驱动电路包括输出缓冲器,其中,所述输出缓冲器包括多个放大器,连接到所述显示面板的所述多条数据线,其中,所述多个放大器包括与所述第一数据线对应的第一放大器和与所述第二数据线对应的第二放大器;第一开关元件,用于将所述第一数据线的输入端子与所述第一放大器的输出端子连接,并用于将所述第二数据线的输入端子与所述第二放大器的输出端子连接;以及第二开关元件,用于将所述第一数据线的所述输入端子和所述第二数据线的所述输入端子彼此连接。
8.根据权利要求7所述的显示装置,其中,所述时序控制器将包括所述输出缓冲器控制信号的数据信号输出到所述数据驱动电路。
9.根据权利要求8所述的显示装置,其中,所述输出缓冲器控制器连接到所述时序控制器,并将所述输出缓冲器控制信号输出到所述时序控制器,以及所述时序控制器生成包括所述输出缓冲器控制信号的数据信号。
10.根据权利要求7所述的显示装置,所述显示装置还包括连接到所述输出缓冲器控制器和所述时序控制器的数据补偿器,其中,所述数据补偿器使用第(N-I)帧的预设的数据信号和从外部装置接收的第N帧的数据信号生成第N帧的补偿的数据信号。
全文摘要
本发明涉及数据处理方法、数据驱动电路和显示装置。一种用于显示装置的数据处理方法包括将输出到所述显示装置中的数据驱动电路的多条数据线中的第一数据线和第二数据线的数据信号进行比较,以生成输出缓冲器控制信号;将来自所述数据驱动电路中的输出缓冲器的多个放大器中的至少一个放大器的输出信号输出到所述第一数据线和所述第二数据线,其中,基于所述输出缓冲器控制信号选择所述至少一个放大器。
文档编号G09G3/36GK102610201SQ20111040564
公开日2012年7月25日 申请日期2011年12月5日 优先权日2011年1月21日
发明者李尚坤, 李龙淳, 金沃珍, 金涨信 申请人:三星电子株式会社