专利名称:图像显示装置及电子设备的制作方法
技术领域:
本发明涉及图像显示装置,尤其是涉及可以实现省电化的图像显示装置及具备该图像显示装置的电子设备。
背景技术:
近年来,在便携电话机等小型电子设备中使用的图像显示装置的显示画面的像素数及可显示的色数正在增加,担心与此相伴的耗电增大。其结果强力要求省电化。
可是,例如在便携型电话机的情况下,在通常使用时,用全像素显示全色数,但在待机时(等候时),能实现必要的最低限显示就足够了。因此,通过在该待机时设置非显示区域可以减低耗电正在成为众知的方案。例如在特开平11-184434号公报中公开了一种显示装置,其结构是,用户可以设定显示区域和非显示区域。在该显示装置的情况下,如图1(a)及(b)所示,其结构是,用仅由用户设定的区域显示图像,在其它区域不显示图像。这样一来,通过设置非显示区域,实现省电化。再有,在图1(a)及(b)中,SP1及SP2表示显示开始位置,EP1及EP2表示显示终止位置。
在15时以上大型图像显示装置的情况下,LSI耗电相对于其装置驱动所需要的耗电所占的比例较小。相反,在小型电子设备内所使用那样的小型图像显示装置的情况下,其比例较大。而且,在近年,在图像显示装置所具备的LSI的耗电中,其LSI所具备的图像存储器的耗电所占的比例变大。因此,根据用户的用途等,通过高效率驱动图像存储器,尽可能降低图像存储器的耗电已成为重要的课题。
可是,就目前来说,即使如上述那样设置非显示区域的情况下,不仅是与显示区域有关的图像数据,而且也需要从图像存储器中读出与非显示区域有关的图像数据。即,例如在汇集1行的图像数据,从图像存储器中读出那样的方式的情况下,即使作为在某行中具备了非显示区域,也应当全部汇集该行的图像数据,并读出。由于这种情况下应当读出在显示中未利用的图像数据,所以消耗不必要的电力。
在便携型电话机等的情况下,虽然需要充分确保待机时的设备的启动时间,但是即使在待机时也仍然常常需要显示图像。因此,虽然未设置非显示区域,但在显示图像方面,仍然必须谋求省电化。
本发明是基于这样的情形而开发的,其目的在于提供可以实现省电化的图像显示装置及具备该图像显示装置的电子设备。
发明内容
为了达到该目的,本发明的图像显示装置,其中具备具有用于显示图像的多个像素的显示部;和存储与上述像素显示的色有关的像素数据的不要更新动作的图像存储器,上述图像存储器具有存储像素数据的规定比特的第一存储器和存储上述规定比特以外的比特的第二存储器,其结构是,可以将从上述第一存储器读出上述规定比特并按照上述读出的规定比特在上述显示部显示图像的第一模式、和从上述第一存储器及上述第二存储器分别读出上述规定比特及上述规定比特以外的比特并按照上述读出的规定比特及上述规定比特以外的比特在上述显示部显示图像的第二模式进行转换。
在上述发明的图像显示装置中,优选为,上述像素数据由表示三原色的各色色调的数据分别构成,上述像素数据的规定比特是表示上述各色色调的数据各自的规定比特的组。
在上述发明的图像显示装置中,优选为,上述像素数据的规定比特是表示上述各色色调的数据各自的MSB的组。
在上述发明的图像显示装置中,优选其结构是,在上述第一模式,从上述第一存储器读出上述规定比特,按照上述读出的规定比特,进行桢频率控制,据此,在上述显示部显示图像。
而且,在上述发明的图像显示装置中,优选其结构是,在上述第一模式,从上述第一存储器读出上述规定比特,按照上述读出的规定比特,进行脉冲宽度调制的占空(duty)控制,据此,在上述显示部显示图像。
本发明的图像显示装置,其中具备具有用于显示图像的多个像素的显示部;和存储与上述像素显示的色有关的像素数据的不要更新动作的图像存储器,上述图像存储器具有存储像素数据的规定比特的第一存储器和存储上述规定比特以外的比特的第二存储器,其结构是,可以将从上述第一存储器读出与规定像素有关的上述像素数据的规定比特并按照上述读出的规定比特在上述显示部显示图像的第一模式、和从上述第一存储器及上述第二存储器分别读出与上述各像素有关的像素数据的规定比特及上述规定比特以外的比特并按照上述读出的规定比特及上述规定比特以外的比特在上述显示部显示图像的第二模式进行转换。
在上述发明的图像显示装置中,优选为,上述像素数据由表示三原色的各色色调的数据分别构成,上述像素数据的规定比特是表示上述各色色调的数据各自的规定比特的组。
在上述发明的图像显示装置中,优选为,上述像素数据的规定比特是表示上述各色色调的数据各自的MSB的组。
而且,在上述发明的图像显示装置中,优选其结构是,在上述第一模式,可以变更上述规定的像素。
本发明的图像显示装置,其中具备具有用于显示图像的多个像素的显示部;和存储与上述像素显示的色有关的像素数据的不要更新动作的图像存储器,上述图像存储器具有存储与各像素有关的上述像素数据的规定比特的第一存储器和存储上述规定比特以外的比特的第二存储器,其结构是,可以将在根据电力供给用电池的残留量从上述多个像素中选择特定像素的同时、从上述第一存储器读出与上述选择的特定的像素有关的像素数据的规定比特或者从上述第一存储器及上述第二存储器分别读出与上述选择的像素有关的像素数据的规定比特及上述规定比特以外的比特并按照上述读出的规定比特或上述读出的规定比特及上述规定比特以外的比特在上述显示部显示图像的第一模式、和从上述第一存储器及上述第二存储器分别读出与上述各像素有关的像素数据的规定比特及上述规定比特以外的比特并按照上述读出的规定比特及上述规定比特以外的比特在上述显示部显示图像的第二模式进行转换。
在上述发明的图像显示装置中,优选为,上述像素数据由表示三原色的各色色调的数据分别构成,上述像素数据的规定比特是表示上述各色色调的数据各自的规定比特的组。
而且,在上述发明的图像显示装置中,优选为,上述像素数据的规定比特是表示上述各色色调的数据各自的MSB的组。
本发明的图像显示装置,其中具备具有用于显示图像的多个像素的显示部;存储与上述像素显示的色有关的像素数据的不要更新动作的第一存储器及第二存储器;和将把与各像素有关的像素数据写入上述第一存储器的第一模式和把与各像素有关的像素数据的规定比特写入上述第二存储器的第二模式进行转换的控制部,其结构是,在上述第一模式,从上述第一存储器读出与各像素有关的像素数据,并按照上述读出的像素数据在上述显示部显示图像,在上述第二模式,从上述第二存储器读出与各像素有关的像素数据的规定比特,并按照上述读出的像素数据的规定比特在上述显示部显示图像。
在上述发明的图像显示装置中,优选为,上述像素数据由表示三原色的各色色调的数据分别构成,上述像素数据的规定比特是表示上述各色色调的数据各自的规定比特的组。
在上述发明的图像显示装置中,优选为,上述像素数据的规定比特是表示上述各色色调的数据各自的MSB的组。
本发明的图像显示装置,其中具备具有用于显示图像的多个像素的显示部;存储与上述像素显示的色有关的像素数据的规定比特的不要更新动作的第一存储器;
存储上述像素数据的规定比特以外的比特的不要更新动作的第二存储器;和存储与上述像素数据的规定比特以外的比特相同的比特宽度的固定数据的不要更新动作的第三存储器,其结构是,可以将从上述第一存储器及上述第二存储器分别读出上述规定比特及上述规定比特以外的比特并按照上述读出的规定比特及上述规定比特以外的比特在上述显示部显示图像的第一模式、和从上述第一存储器及上述第三存储器分别读出上述规定比特及上述固定数据并按照上述读出的规定比特及上述固定数据在上述显示部显示图像的第二模式进行转换。
在上述发明的图像显示装置中,优选为,上述像素数据由表示三原色的各色色调的数据分别构成,上述像素数据的规定比特是表示上述各色色调的数据各自的规定比特的组。
在上述发明的图像显示装置中,优选为,上述像素数据的规定比特是表示上述各色色调的数据各自的MSB的组。
而且,在上述发明的图像显示装置中,优选其结构是,可以变更上述固定数据。
本发明的电子设备的结构是具备权利要求1所述的图像显示装置,并向上述图像显示装置输出像素数据。
本发明的上述目的、其它目的、特征及优点,可参照附图并从下述的优选实施方式的详细说明中一目了然。
图1是表示现有的显示装置的显示状态的图。
图2是表示实施方式1的本发明的图像显示装置结构的方框图。
图3是表示具备实施方式1的本发明的图像显示装置作为显示部的便携型电话机外观的图。
图4是表示实施方式1的本发明的图像显示装置所具备的图像存储器结构的概念图,(a)是与显示部所具有的像素有关连并且表示上述图像存储器结构的图,(b)是表示在三维坐标上表示时的上述图像存储器结构的图。
图5是表示实施方式1的本发明的图像显示装置所具备的图像存储器具体结构一例的示意图。
图6是表示图5所示的图像存储器结构的详细一例的图。
图7是表示如分为像素数据的高位M比特和低位(N-M)比特来读写这样构成的图像存储器结构的图。
图8是表示实施方式1的本发明的图像显示装置所具备的图像存储器的具体结构其它例的示意图。
图9是表示实施方式1的本发明的图像显示装置所具备的图像存储器的具体结构其它例的示意图。
图10是在三维坐标上表示实施方式2的本发明的图像显示装置所具备的图像存储器结构的概念图。
图11是表示本发明实施方式2的图像显示装置的显示区域及非显示区域的概念图,从(a)到(c)是表示省电模式的上述显示区域及上述非显示区域的图。
图12是表示本发明实施方式3的图像显示装置结构的方框图。
图13是说明本发明实施方式3的图像显示装置的显示处理的图,(a)是表示电池残留量电平和开关组操作的对应例的图,(b)是表示电池残留量电平和显示图案的对应例的图。
图14是表示本发明实施方式4的图像显示装置结构的方框图。
图15是表示本发明实施方式5的图像显示装置结构的方框图,(a)是表示其结构的方框图,(b)是说明与在该图像显示装置中执行的图像数据有关的运算的图。
图16是表示本发明实施方式6的图像显示装置结构的图,(a)是表示其结构的方框图,(b)是说明与在该图像显示装置中执行的图像数据有关的运算的图。
具体实施例方式
以下,参照附图,详细说明本发明的实施方式。
(实施方式1)图2是表示实施方式1的本发明的图像显示装置结构的方框图。正如图2所示,图像显示装置1具备存储图像数据的图像存储器3;具有该图像存储器3并控制图像存储器3的读出/写入的显示控制器2;具有用于显示图像的多个像素的显示部5;根据显示控制器2的命令并根据在图像存储器3内存储的图像数据、驱动上述显示部5的驱动部4。在这里,图像存储器3由可保持存储内容而不进行更新动作的SRAM(Static Random Access Memory,静态随机存取存储器)构成。显示部5是由液晶或有机-无机电致发光元件(EL)等构成的显示屏。
该图像显示装置1在便携电话机及PDA(Personal DigitalAssistant,个人数字辅助机)等这样的较小型电子设备6上设置。电子设备6具有向图像显示装置1的显示控制器2输出有关彩色图像的图像数据的微计算机(MCU)7。图3表示作为显示部具备本发明的实施方式1的图像显示装置1的便携型电话机6的外观。
上述的图像存储器3的结构是,可以存储显示部5所具有的1扫描场的图像数据。在以下,把与各像素有关的图像数据称为像素数据。在这里,像素数据由表示红、绿、兰各自的色调的数据构成。例如,如果对红、绿、兰各自以8色调表现时,则像素数据的比特宽为24(8比特×3)。这时显示1677万7216(=28×28×28)色成为可能。
图4是表示实施方式1的本发明的图像显示装置所具备的图像存储器结构的概念图,(a)是与显示部所具有的像素有关连并且表示上述图像存储器结构的图,(b)是表示在三维坐标上表示时的上述图像存储器结构的图。
如图4(a)及(b)所示,图像存储器3的结构是,在X方向及Y方向排列像素数,而且可以全像素地存储在Z方向具有n比特信息量的像素数据11。这样构成的图像存储器3,如图4(b)所示,在Z方向上分为2个区域,由2只存储器构成,即MSB分区存储器13和低位比特分区存储器14,MSB分区存储器13的结构是,可以只存储各像素数据11的MSB(Most Significant Bit最高位比特)数据12,低位比特分区存储器14的结构是,可以存储MSB数据以外的低位比特数据。如上述所示,像素数据由表示红、绿、兰各自的色调的数据构成。因此,在MSB分区存储器13上存储的MSB数据是表示红、绿、兰各自的色调数据的MSB组。因而,该MSB数据的比特宽为3。此外,所谓低位比特数据指的是表示红、绿、兰各自的色调数据的MSB以外的比特组。
如后述所示,显示控制器2这样发挥功能,在电子设备6的通常使用时,驱动图像存储器3全体来显示图像,然而,在待机时这样发挥功能,成为省电模式,只驱动图像存储器3中的MSB分区存储器13来显示图像。因此,显示用控制器2在省电模式,不驱动低位比特分区存储器14。据此,可以降低耗电。
图5是表示实施方式1的本发明的图像显示装置所具备的图像存储器具体结构一例的示意图。以下,为了区别显示部5所具有的各像素,把上述各像素表示成第一像素、第二像素、第三像素…。
在图5中,存储单元101A、101B是存储与第一像素有关的像素数据的存储区域,存储单元102A、102B是存储与第二像素有关的像素数据的存储区域。这些存储单元101A、101B、102A、102B作为库B1来管理。因为存储单元103A、103B、104A、104B以下的结构是与存储单元101A、101B、102A、102B同样的,所以省略其说明。
存储单元101A、102A经字线缓冲器18与字线16连接。在这里,字线16是用于在图像存储器3同时选择与行方向(横方向)邻接的存储单元的控制线。存储单元101B、102B,经后述的用于发生色调显示选择信号的色调显示选择信号发生部19,与字线16及信号线17连接。
在这样构成的图像存储器3,输出与规定电压相对应的信号至字线16的情况下,其信号在暂时容纳到字线缓冲器18后,输入到存储单元101A、102A…。其结果,使存储单元101A、102A…所具有的栅极电路(未图示)成为导通,经比特线(未图示),像素数据中的MSB数据在存储单元101A、102A进行读写。
同样在输出与规定电压相对应的信号至字线16的情况下,即使对信号线17也输出与规定电压相对应的信号时,把这些信号输入到色调显示选择信号发生部19。其结果,由色调显示选择信号发生部19生成了表示在图像显示中利用低位比特数据的色调显示选择信号,其色调显示选择信号输入到存储单元101B、102B…。其结果,存储单元101B、102B…所具有的栅极电路(未图示)成为导通,经比特线(未图示),像素数据中的下位比特数据在存储单元101B、102B…进行读写。
如上述所示,在存储单元101A进行读写的MSB数据是表示红、绿、兰各自的色调数据的MSB的组。在存储单元101B进行读写的低位比特数据是表示红、绿、兰各自的色调的数据的MSB以外的比特组。因此,如果表示存储单元101A及101B细节,则应当成为如图6所示。
这样一来,存储单元101A、102A…是用于读写像素数据中的MSB数据的存储区域,存储单元101B、102B…是用于读写像素数据中的低位比特数据的存储区域。因而,存储单元101A、102A…与图4的MSB分区存储器13相当,存储单元101B、102B是与图4的低位比特分区存储器14相当。
其次,参照图2及图5,对实施方式1的本发明的图像显示装置动作加以说明。在电子设备6的通常使用时,MCU7在向图像显示装置1的显示控制器2输出图像数据(全像素的像素数据)的同时,对显示控制器2进行命令,以便用通常模式显示图像。接受该命令的显示控制器2通过向字线16及信号线17输出与规定电压相对应的信号,驱动各存储单元101A、102A…及101B、102B…。而且,显示控制器2经比特线,把像素数据中的MSB数据写入到存储单元101A、102A…,把同一像素数据中的低位比特数据写入各存储单元101B、102B…。据此,在各存储单元101A、102A…中存储MSB数据,而在各存储单元101B、102B…中存储低位比特数据。
其次,显示控制器2把分别存储在各存储单元101A、102A…及各存储单元101B、102B…中的MSB数据及低位比特数据,在规定的定时读出,并输入到驱动部4。而且,按照驱动部4输入的MSB数据及低位比特数据,在显示部5上显示图像。其结果,在显示部5上显示与从MCU7输出的图像数据相对应的图像。例如,如上述所示,各像素数据是24比特即可以表现1677万7216色的情况下,使在通常模式下用显示部5显示1677万7216色成为可能。
另一方面,在电子设备6待机时,MCU7向图像显示装置1的显示控制器2输出图像数据的同时,对显示控制器2下命令,以便用省电模式显示图像。接受该命令的显示控制器2只对字线16输出与规定电压相对应的信号。因此,只驱动各存储单元101A、102A…,而不驱动各存储单元101B、102B。而且,在图像数据需要重写时,显示控制器2经比特线,把图像数据中的MSB数据写入到各存储单元101A、102A…。据此,在各存储单元101A、102A…中存储MSB数据。
其次,显示控制器2,在规定的定时,读出在各存储单元101A、102A…中存储的MSB数据,输入到驱动部4。而且,按照输入驱动部4的MSB数据,在显示部5上显示图像。其结果,在显示部5上显示与MBS数据相对应的图像。这时,因为MSB数据为3比特,所以可以表现8(23)色。因而,在省电模式下,只能显示8色。
这样,在省电模式下,因为各存储单元101B、102B…是保持不驱动的停止状态,所以可以大幅度降低耗电。再者,在省电模式下只能显示8色,然而因为在电子设备6待机时,几乎都是不需要全彩色显示的情况,所以不会特别地产生问题。
此外,在省电模式,显示控制器2用各像素数据的MSB数据,通过进行帧频率控制或脉冲宽度调制(PWM)的占空控制,可以进行动作,以便可以显示必要的最低限的色数。
可是,如果存储单元101A、102A…的结构是可以读写各像素数据的高位数比特的数据而不是MSB数据的情况下,则即使在省电模式也应当可以显示8色以上的色。
例如,令像素数据的比特宽为N(N为正整数)时,则其结构是存储单元101A、102A…可以读写各像素数据的高位M(M为正整数,N>M)比特,存储单元101B、102B…可以读写低位(N-M)比特。如果表示这时的存储单元101A及101B的细节,则如图7所示。正如图7所示,存储高位M比特中的MSB的存储单元101A经字线缓冲器18与字线16相连接。另一方面,存储高位M比特中的MSB以外的比特的存储单元101A经色调显示选择信号发生部19a、19b…与字线16及信号线17a、17b…相连接。
在这样构成的图像存储器3,输出与规定电压相对应的信号至字线16的情况下,其信号在暂时容纳到字线缓冲器18后,输入到存储MSB的存储单元101A,驱动该存储单元101A。
在输出与规定电压相对应的信号至同一字线16的情况下,也向信号线17a、17b…输出与规定电压相对应的信号时,这些信号分别输入到色调显示选择信号发生部19a、19b…。其结果,通过色调显示选择信号发生部19生成色调显示选择信号,该信号表示在图像显示中利用高位M比特之中的MSB以外的比特。而且,该色调显示选择信号输入到存储高位M比特之中的MSB以外的比特的存储单元101A,驱动该存储单元101A。
在这里,假定表示例如红、绿、兰各自的色调数据的比特宽为8,M为4,设想在存储单元101A读写高位4比特中的MSB及与MSB接连的1比特共计2比特的情况。该情况只对字线16及信号线17a分别输出上述信号。据此,在色调显示选择信号发生部19a、19b…中只在色调显示选择信号发生部19a应当生成色调显示选择信号。其结果,应当只驱动MSB及与MSB接连的1比特共计2比特的存储单元101A。
在该例的情况下,像素数据的比特宽N为24(8比特×3),在存储单元101A读写的高位比特数据(表示红、绿、兰各自色调的数据的高位2比特的组)的比特宽成为6(2比特×3)。因此,在省电模式,使显示64(22×22×22)色成为可能。
与上述的情况同样,在只驱动4比特的存储单元101A的情况下,在存储单元101A读写的高位比特数据(表示红、绿、兰各自的色调的数据高位4比特的组)的比特宽成为12(4比特×3)。因此,在省电模式,使显示4096(=24×24×24)色成为可能。
在上述的例子,设在存储单元101A、102A…读写的高位比特数据的比特宽M为4,然而不用说也可以取4以外的值。而且,通过在存储单元101A、102A…读写在其M中的多少比特,可以在省电模式中调节可能显示的色数。因而,把省电模式分为几个电平,根据这些电平,通过把在高位比特数据的比特宽M中在存储单元101A、102A…读写的比特宽设定为所希望的值,可以阶梯地设定可能显示的色数。
从通常模式移行到省电模式,也可以根据从电子设备6的通常使用时自动地移行到待机时,也可以按照用户的指示行事。
然后,在图5中,在整个2级上设置字线缓冲器18及色调显示选择信号发生部19。可是,并不限于这样的配置。如图8及图9那样地配置也是可以的。
正如图8所示,在各库B1、B2,在配置为存储MBS数据的存储单元101A、102A邻接、且存储低位比特数据的存储单元101B、102B邻接的情况下,应当可以用1级设置字线缓冲器18及色调显示选择信号发生部19。其结果,如图5所示,与配置各存储单元的情况相比较,可以更加紧凑地构成图像存储器3。
如图9所示,在各库B1、B2…,可以配置为,存储MSB数据的存储单元101A、102A…邻接、且存储低位比特数据的存储单元101B、102B…邻接,而且在邻接的库,存储MSB数据的存储单元组彼此间(例如存储单元101A及102A的存储单元组和存储单元103A及104A的存储单元组)及存储低位比特数据的存储单元组彼此间(例如存储单元103B及104B的存储单元组和存储单元105B及106B的存储单元组)分别紧邻那样配置的情况下,可以在2个库共用1个字线缓冲器18及色调显示选择信号发生部19。其结果,如图5及图8所示,与配置各存储单元的情况相比较,可以实现图像存储器3的低成本化。
(实施方式2)实施方式1的图像显示装置所具备的图像存储器的结构,如图4所示,在Z方向上分成2个区域。与此相反,实施方式2的图像显示装置所具备的图像存储器的结构是,不仅只在Z方向上,而且也在X方向和/或Y方向上分成几个区域。实施方式2的图像显示装置的结构,除了图像存储器之外,其余是与实施方式1的情况相同的。因而,在以下只说明实施方式2的图像显示装置所具备的图像存储器的结构。
图10是在三维坐标上表示本发明实施方式2的图像显示装置所具备的图像存储器的结构的概念图。正如图10所示,本实施方式的图像显示装置所具备的图像存储器3的结构是,在X方向及Y方向上排列像素数,而且在Z方向上可以存储具有n比特的信息量的像素数据。这样构成的图像存储器3在Z方向上分为2个区域,即,MSB分区存储器23和低位比特分区存储器24,MSB分区存储器23的结构是,可以只存储各像素数据11的MSB数据12,低位比特分区存储器24的结构是,可以存储MSB数据以外的低位比特数据。MSB分区存储器23由在X方向上分割的MSB分区存储器23A、23B、23C构成。此外,低位比特分区存储器24由在X方向上分割的低位比特分区存储器24A、24B、24C构成。在这里,MSB分区存储器23及低位比特分区存储器24在X方向上的相同位置上被分割。
具备这样构成的图像存储器3的本实施方式的图像显示装置,在通常模式的情况下,与实施方式1的情况同样,驱动图像存储器3全体来读写图像数据。其结果,在显示部显示与图像数据相对应的图像。另一方面,在省电模式的情况下,除了与实施方式1的情况同样地只驱动MSB分区存储器23之外,例如只驱动MBS分区存储器23A、23C,而不驱动MSB分区存储器23B。其结果,在MBS分区存储器23B不进行图像数据的读写,应当设置其相应量的非显示区域。在上述的特开平11-184434中,在显示装置的驱动电路上设定非显示区域,然而在本实施方式中,通过在容纳图像数据的存储器设置不使用区域,形成非显示区域。据此,比实施方式1的情况还能更进一步降低耗电。
图11是表示本发明的实施方式2的图像显示装置的显示区域及非显示区域的概念图,从(a)到(c)是表示省电模式的上述显示区域及非显示区域的图。如图11(a)所示,显示画面20由区域20A、20B、20C构成。在这里,区域20A、20B、20C分别与图10的MSB分区存储器23A及低位比特存储器24A、MSB分区存储器23B及低位比特分区存储器24B、MSB分区存储器23C及低位比特分区存储器24C相对应。
图11(a)表示,在省电模式,只驱动MSB分区存储器23中的MSB分区存储器23A、23C,停止MSB分区存储器23B时的显示画面20的显示区域及非显示区域。在省电模式的情况下,不驱动低位比特分区存储器24A、24B、24C。
如图11(a)所示,在停止MSB分区存储器23B的情况下,只有区域20A及20C成为显示区域,区域20B成为非显示区域。而且,在该情况下,通过变更从MSB分区存储器23A、23C读出MSB数据的顺序,可以移动在显示画面20上的显示区域20A及20C的位置(参照图11(b)及(c))。因此,使例如以规定的时间间隔移动显示区域20A及20C成为可能。据此,可以防止所谓的屏幕图像残留。
在本实施方式中,在X方向上将MSB分区存储器23及低位比特分区存储器24分成3个区域,然而,不用说也可分为2个区域,也可以分为4个以上区域。在Y方向上,MSB分区存储器23及低位比特分区存储器24也可以分为几个区域。
根据需要,通过进行桢频率控制或PWM的占空控制,也可以模拟地增加可能显示的色数。此外,正如实施方式1所说明的,也可以构成MSB分区存储器23A、23B、23C,以便可以读写各像素数据的高位比特数据而不是MSB数据。据此可以调节可能显示的色数。
(实施方式3)实施方式3的图像显示装置的结构是,根据对该图像显示装置供给电力的电池残留量来转换通常模式和省电模式。
图12是表示本发明实施方式3的图像显示装置z结构的方框图。如图12所示,本实施方式的图像显示装置1所具备的显示控制器2具有开关组33;按照来自MCU7的命令操作上述开关组33的存储区解码器30;图像存储器3;存储器寻址电路34;显示图案选择电路35。在这里,图像存储器3与实施方式2的图像显示装置所具备的图像存储器同样,由MSB分区存储器23A、23B、23C及低位比特分区存储器24A、24B、24C构成(参照图10)。因为实施方式3的图像显示装置1的其它结构与实施方式1的情况同样,所以附加同一符号,省略说明。
电子设备6所具备的电池监控器32监视电子设备6的电池(未图示)的残留量。而且,在MCU7接收来自电池监控器32来的表示电池残留量信息的情况下,为了根据该信息操作开关组33,向存储区解码器30输出表示开关组33的通/断组合的组合信息。MCU7向存储器寻址电路34输出用于表示存储地址及从图像存储器3的各存储区读出图像数据的顺序的存储区顺序信息。
存储区解码器30按照从MCU7接受的组合信息,操作开关组33所含的开关SW1-1,SW2-1,SW3-1,SW1-2,SW2-2,SW3-2。根据该开关组33的操作,分别驱动MSB分区存储器23A、23B、23C及低位比特分区存储器24A、24B、24C。其结果,把图像数据写入几个分区存储器。
存储器寻址电路34向显示图案选择电路35输出存储区顺序信息。而且,显示图案选择电路35按照存储区顺序信息,从MSB分区存储器23A、23B、23C及低位比特存储器24A、24B、24C中写入图像数据的分区存储器中读出其图像数据,向驱动部4输出已读出的图像数据。其结果,按照从显示图案选择电路35接受的图像数据,驱动部4驱动显示部5,在显示部5上显示与该图像数据相对应的图像。
图13是说明本发明实施方式3的图像显示装置的显示处理的图,(a)是表示电池残留量的电平和开关组操作的对应例的图,(b)是表示电池残留量电平和显示图案的对应例的图。
如图13(a)所示,将电子设备6所具有的电池残留量分为3个范围,按照电池残留量多的顺序把其范围分为1、2、3。而且预先规定这些各电平与开关组33的通/断操作的对应。在图13(a)中表示如这样的例子,即在电池的残留量为电平1时,开关组33的所有开关导通,在残留量为电平2时,只有开关SW2-2断开,在残留量为电平3时,开关SW2-1,SW1-2,SW3-2断开。
如图13(a)所示,在电池残留量电平和开关组的操作相对应的情况下,根据电池残留量的各电平,显示图案如图13(b)所示那样变化。首先,在电平1,由于开关组33的所有开关导通,所以如显示图案36A所示那样,MSB分区存储器23A、23B、23C及低位比特分区存储器24A、24B、24C全部被驱动,读写图像数据。在电平2,由于开关SW2-2断开,所以除了低位比特分区存储器24B以外,MSB分区存储器23A、23B、23C及低位比特分区存储器24A、24C被驱动,读写图像数据。接着,在电平3,由于开关SW2-1,SW1-2,SW3-2断开,所以只驱动MSB分区存储器23A及23C,读写图像数据。据此,在电平2及电平3,由于被驱动的分区存储器数变少,所以与电平1的情况相比,可以降低耗电。因此,使电池残留量的降低减慢成为可能。
如以上所示,执行显示处理的结果,在电平1,用全彩色显示图像,而在电平2及电平3,显示的色数变少。因而,根据需要,通过进行帧频率控制或PWM的占空控制,也可以模拟地增加色数。如实施方式1说明的那样,也可以构成MSB分区存储器23A、23B、23C,以便可以读写各像素数据的高位比特数据而不是MSB数据。据此,在各电平应当可以调节可能显示的色数。
当然,电池的残留量的电平和开关组33的操作的对应不限于图13(a)所示的对应。其结构也可以是,用户可以自由地设定电池残留量的电平和开关组33的操作的对应关系。
(实施方式4)图14是表示本发明的实施方式4的图像显示装置结构的方框图。如图14所示,本实施方式的图像显示装置1具有开关组40;存储图像数据的主存储器42;具有该主存储器42并控制主存储器42的读出/写入的显示控制器2;显示部5;驱动该显示部5所具有的信号线的信号线驱动器45。在这里,主存储器3用可保持存储内容而不进行更新动作的的SRAM构成。
上述的信号线驱动器45具备移位寄存器46;缓冲器47;MSB比特存储器44。在这里,MSB比特存储器44存储从电子设备6所具备的MCU7输入的MSB数据(表示红、绿、兰各自的色调的像素数据的MSB组)。
显示控制器2所具有的主存储器42,从成本及安装面积的观点来看,多用单通道RAM。因此,主存储器42的读出/写入应当完全以时间分割进行,在读出数据时应当串行传送。
MCU7使开关组40中的开关SW1导通,使开关SW2断开,以便在电子设备6的通常使用时可以向显示控制器2输出全像素的图像数据(图14中的Full数据)。显示控制器2把从MCU7输入的Full数据写入主存储器42。而且,显示控制器2在规定的定时从主存储器42读出Full数据,把该读出的Full数据向信号线驱动器45串行传送。
这样一来,串行传送的Full数据通过移位寄存器46进行串行/并行变换后,向缓冲器47并行转送。而且,缓冲器47闩锁1水平期间的Full数据之后,按照LD信号,向显示部5输入闩锁的Full数据。
另一方面,在电子设备6的待机时,MCU7使开关SW1断开,开关SW2导通,以便可以向信号线驱动器45输出MSB数据。信号线驱动器45驱动MSB比特存储器44,把从MCU7输入的MSB数据写入MSB比特存储器44。这样写入的MSB数据向缓冲器47并行传送。而且缓冲器47闩锁1水平期间的MSB数据之后,按照LD信号,向显示部5输出闩锁的MSB数据。
这样,在信号线驱动器45上设置作为比主存储器42容量小的存储器的MSB比特存储器44,在电子设备6的待机时,通过只驱动该MSB比特存储器44来读写图像数据,使降低耗电成为可能。
当然,根据需要,通过进行桢频率控制或PWM的占空控制,也可以模拟地增加色数。
与实施方式1说明的情况同样,也可以构成MBS比特存储器44,以便可以读写各图像数据的高位数比特数据而不是MSB数据。据此,可以调节可能显示的色数。
(实施方式5)图15是表示本发明的实施方式5的图像显示装置结构的图,(a)是表示其结构的方框图,(b)是说明与在该图像显示装置进行的图像数据有关的运算的图。如图15(a)所示,实施方式5的图像显示装置1具备开关77;显示控制器2和显示部5。
上述的显示控制器2具备MSB比特存储器70;低位比特存储器71和缓冲器兼加法器73。在这里,MSB比特存储器70存储从电子设备6所具备的MCU72输入的MSB数据(表示红、绿、兰各自的色调的像素数据的MSB组)。低位比特存储器71存储从MCU72输入的低位比特数据(表示红、绿、兰各自的色调的像素数据的MSB以外的比特组)。这些MSB比特存储器70及低位比特存储器71用不要更新动作的SRAM构成。
该显示控制器2具备驱动显示部5所具有的信号线的信号线驱动器74。即,在本实施方式的图像显示装置1中,一体地构成显示控制器2和信号线驱动器74。
MCU72使开关77导通,以便能够在电子设备6的通常使用时向显示控制器2输出全像素的像素数据。其结果,显示控制器2驱动MSB比特存储器70及低位比特存储器71,把从MCU72输入的图像数据中的MSB数据输入至MSB比特存储器70,把低位比特数据输入至低位比特存储器71。而且,在规定的定时,从MSB比特存储器70及低位比特存储器71将MSB数据及低位比特数据分别向缓冲器兼加法器73并行传送。
这样一来,并行传送的MSB数据及低位比特数据在缓冲器兼加法器73中相加。据此,生成全像素的图像数据。而且,其生成的图像数据在缓冲器兼加法器73中闩锁1水平期间之后,按照LD信号,其1水平期间的图像数据向信号线驱动器74并行传送。接着,信号线驱动器74按照图像数据来驱动显示部5。其结果,在显示部5上显示与图像数据相对应的图像。
另一方面,在电子设备6待机时,MCU72使开关77断开,以便可以向显示控制器2只能输出MSB数据。其结果,显示控制器2驱动MSB比特存储器70,把从MCU72输入的图像数据中的MSB数据写入MSB比特存储器70。这时由于不从MCU72输入低位比特数据,所以不驱动低位比特存储器71。而且,在规定的定时,从MSB比特存储器70向缓冲器兼加法器73并行传送MSB数据。
这样一来,并行传送的MSB数据在缓冲器兼加法器73进行1水平期间闩锁。而且,按照LD信号,向信号线驱动器74并行传送该1水平期间的MSB数据。而且,信号线驱动器74按照该MSB数据,驱动显示部5。其结果,在显示部5上显示与MAB数据相对应的图像。
如上述所示,由于从缓冲器兼加法器73向信号线驱动器74并行传送数据,所以在具有缓冲器兼加法器73的显示控制器2和信号线驱动器74用分别的IC构成时,需要在IC间设置多个数据总线,因外部配线的来回引线而增加了耗电。因此,如本实施方式所示,希望显示控制器2和信号线驱动器74一体地构成。
为了容易理解以上的处理,下面参照图15(b)再次说明该处理。电子设备6通常使用时,使开关77导通。因此,在显示控制器2,将表示红、绿、兰各自色调的像素数据的MSB(图中的RGB·MSB3比特76)和上述像素数据的MSB以外的低位比特(图中的RGB·低位比特75)相加,生成N(N为正整数)比特的像素数据(图中的RGB·N比特78)。
另一方面,电子设备6待机时,使开关77断开。因此,在显示控制器2只从RGB·MSB3比特76生成RGB·N比特78。因而,这种情况下的N值成为3。
如以上所示,在电子设备6待机时,只驱动MBS比特存储器70,由于不驱动低位比特存储器71,所以使降低耗电成为可能。
在电子设备6待机时,通过设置如实施方式2说明那样的非显示区域,可以更进一步省电化。
当然,根据需要,通过进行桢频率控制或PWM的占空控制,也可以模拟地增加色数。
与实施方式1说明的情况同样,也可以构成MBS比特存储器70,以便可以读写各像素数据的高位数比特的数据而不是MSB数据。据此,可以调节可能显示的色数。
(实施方式6)图16是表示本发明的实施方式6的图像显示装置结构的图,(a)是表示其结构的方框图,(b)是说明与在该图像显示装置执行的图像数据有关的运算的图。如图16(a)所示,实施方式6的图像显示装置1具备显示控制器2和显示部5。
上述的显示控制器2具备MSB比特存储器80;低位比特存储器81和固定比特存储器82。这些MSB比特存储器80、低位比特存储器81及固定比特存储器82用不要更新动作的SRAM构成。在这里,MSB比特存储器80存储从电子设备6所具备的MCU83输入的MSB数据(表示红、绿、兰各自的色调的像素数据的MSB组)。低位比特存储器81存储从MCU83输入的低位比特数据(表示红、绿、兰各自的色调的像素数据的MSB以外的比特组)。而且,固定比特存储器82存储表示从MCU83输入的固定显示图案的固定比特数据。该固定比特数据是与1像素的像素数据有关的低位比特数据和同一比特宽度的数据。固定比特数据向固定比特存储器82的写入,只在图像显示装置1初始化处理时进行就足够了。
显示控制器2具备用于转换来自低位比特有存储器81的输出和来自固定比特存储器82的输出的开关85;将经该开关85输出的数据和从MSB比特存储器80输出的数据相加的加法器84;暂时存储由加法器84相加的数据的缓冲器86。
该显示控制器2具备驱动显示部5所具有的信号线的信号线驱动器87。即,在本实施方式的图像显示装置1中,一体地构成显示控制器2和信号线驱动器87。
MCU83对显示控制器2下命令,以便在电子设备6通常使用时在通常模式下进行处理。在通常模式的情况下,显示控制器2驱动MSB比特存储器80及低位比特储器81,分别写入MSB数据及低位比特数据。而且,在各自读出这些MSB数据及低位比特数据的同时,操作开关85,以便导通低位比特存储器81和加法器84。其结果,在加法器84中将MSB数据和低位数据相加,生成全像素的图像数据。这样生成的图像数据并行传送到缓冲器86,在缓冲器86中闩锁。而且,按照LD信号,把1水平期间的图像数据从缓冲器86并行传送到信号线驱动器87。接着,信号线驱动器87按照该图像数据,驱动显示部5。其结果,在显示部5上显示与图像数据相对应的图像。
另一方面,对显示控制器2下命令,以便在电子设备6待机时,在省电模式进行处理。在省电模式的情况下,显示控制器2驱动MSB比特存储器80及固定比特存储器82,分别读出MSB数据及固定比特数据的同时,操作开关8,以便导通固定比特存储器82和加法器84。其结果,在加法器84将MSB数据和固定比特数据相加,生成全像素的像素数据。这样生成的图像数据并行传送到缓冲器86,在缓冲器86中闩锁。而且,按照LD信号把1水平期间的图像数据从缓冲器86并行传送到信号线驱动器87。接着,信号线驱动器87按照该图像数据驱动显示部5。其结果,在显示部5上显示与图像数据相对应的图像。
由于把数据从缓冲器86向信号线驱动器87并行传送,所以在具有缓冲器86的显示控制器2和信号线驱动器87用分别的IC构成时,在IC间需要设置多个数据总线,因外部配线的来回引线而增加了耗电。因此,与实施方式5同样,在本实施方式的情况下,也希望一体地构成显示控制器2和信号线驱动器87。
为了容易理解以上的处理,下面参照图16(b)再次说明该处理。如上述所示那样,通过操作开关85,在通常模式下,将表示红、绿、兰各自色调的像素数据的MSB(图中的RGB·MSB3比特76)和上述像素数据的MSB以外的低位比特(图中的RGB·低位比特75)相加。其结果,生成N(N为正整数)比特像素数据(图中的RGB·N比特78)。
另一方面,在省电模式,对RGB·MSB3比特76和固定比特88相加,生成RGB·N比特78。这时,RGB·N比特78的MSB以外的比特在全部的像素中成为公共的值。
本实施方式的图像显示装置,在通常模式,需要驱动低位比特存储器81,读出全像素的像素数据的低位比特数据。与此相反,在省电模式,驱动固定比特存储器82,只读出与1像素的像素数据的低位比特数据相同的比特宽的固定比特数据就足够了。因此在省电模式达到耗电的降低。
在省电模式,通过设置在实施方式2说明那样的非显示区域,谋求更进一步省电化也是可能的。
如上述所示,固定比特数据向固定比特存储器82的写入,只在图像显示装置1的初始化处理时进行就足够了。可是,图像显示装置1的结构也可以是,能够在所希望的定时适当地变更固定比特数据的值。据此,可以容易地实现例如画面亮度的调节等。
当然,根据需要,通过进行桢频率控制或PWM的占空控制,也可以模拟地增加色数。
与实施方式1说明的情况同样,MSB比特存储器80也可以这样构成,以便可以读写各像素数据的高位数比特数据而不是MSB数据。据此,可以调节可能显示的色数。
根据上述说明,本专业技术人员可以清楚本发明的许多改良或其它实施方式。因此,上述说明只是作为例示进行解释的,其目的是对本专业人员提示实施本发明的优选方式。可以在实质上变更其构造和/或功能的细节,而不脱离本发明的精神。
产业上的可利用性本发明的图像显示装置可以用作尤其是便携型电话机、PDA等小型电子设备的显示装置。
权利要求
1.一种图像显示装置,其中具备具有用于显示图像的多个像素的显示部;和存储与所述像素显示的色有关的像素数据的不要更新动作的图像存储器,所述图像存储器具有存储像素数据的规定比特的第一存储器和存储所述规定比特以外的比特的第二存储器,其结构是,可以将从所述第一存储器读出所述规定比特并按照所述读出的规定比特在所述显示部显示图像的第一模式、和从所述第一存储器及所述第二存储器分别读出所述规定比特及所述规定比特以外的比特并按照所述读出的规定比特及所述规定比特以外的比特在所述显示部显示图像的第二模式进行转换。
2.根据权利要求1所述的图像显示装置,其中所述像素数据由表示三原色的各色色调的数据分别构成,所述像素数据的规定比特是表示所述各色色调的数据各自的规定比特的组。
3.根据权利要求2所述的图像显示装置,其中所述像素数据的规定比特是表示所述各色色调的数据各自的MSB的组。
4.根据权利要求1所述的图像显示装置,其中其结构是,在所述第一模式,从所述第一存储器读出所述规定比特,按照所述读出的规定比特,进行桢频率控制,据此,在所述显示部显示图像。
5.根据权利要求1所述的图像显示装置,其中其结构是,在所述第一模式,从所述第一存储器读出所述规定比特,按照所述读出的规定比特,进行脉冲宽度调制的占空控制,据此,在所述显示部显示图像。
6.一种图像显示装置,其中具备具有用于显示图像的多个像素的显示部;和存储与所述像素显示的色有关的像素数据的不要更新动作的图像存储器,所述图像存储器具有存储像素数据的规定比特的第一存储器和存储所述规定比特以外的比特的第二存储器,其结构是,可以将从所述第一存储器读出与规定像素有关的所述像素数据的规定比特并按照所述读出的规定比特在所述显示部显示图像的第一模式、和从所述第一存储器及所述第二存储器分别读出与所述各像素有关的像素数据的规定比特及所述规定比特以外的比特并按照所述读出的规定比特及所述规定比特以外的比特在所述显示部显示图像的第二模式进行转换。
7.根据权利要求6所述的图像显示装置,其中所述像素数据由表示三原色的各色色调的数据分别构成,所述像素数据的规定比特是表示所述各色色调的数据各自的规定比特的组。
8.根据权利要求7所述的图像显示装置,其中所述像素数据的规定比特是表示所述各色色调的数据各自的MSB的组。
9.根据权利要求6所述的图像显示装置,其中其结构是,在所述第一模式,可以变更所述规定的像素。
10.一种图像显示装置,其中具备具有用于显示图像的多个像素的显示部;和存储与所述像素显示的色有关的像素数据的不要更新动作的图像存储器,所述图像存储器具有存储与各像素有关的所述像素数据的规定比特的第一存储器和存储所述规定比特以外的比特的第二存储器,其结构是,可以将在根据电力供给用电池的残留量从所述多个像素中选择特定像素的同时、从所述第一存储器读出与所述选择的特定的像素有关的像素数据的规定比特或者从所述第一存储器及所述第二存储器分别读出与所述选择的像素有关的像素数据的规定比特及所述规定比特以外的比特并按照所述读出的规定比特或所述读出的规定比特及所述规定比特以外的比特在所述显示部显示图像的第一模式、和从所述第一存储器及所述第二存储器分别读出与所述各像素有关的像素数据的规定比特及所述规定比特以外的比特并按照所述读出的规定比特及所述规定比特以外的比特在所述显示部显示图像的第二模式进行转换。
11.根据权利要求10所述的显示装置,其中所述像素数据由表示三原色的各色色调的数据分别构成,所述像素数据的规定比特是表示所述各色色调的数据各自的规定比特的组。
12.根据权利要求11所述的显示装置,其中所述像素数据的规定比特是表示所述各色色调的数据各自的MSB的组。
13.一种图像显示装置,其中具备具有用于显示图像的多个像素的显示部;存储与所述像素显示的色有关的像素数据的不要更新动作的第一存储器及第二存储器;和将把与各像素有关的像素数据写入所述第一存储器的第一模式和把与各像素有关的像素数据的规定比特写入所述第二存储器的第二模式进行转换的控制部,其结构是,在所述第一模式,从所述第一存储器读出与各像素有关的像素数据,并按照所述读出的像素数据在所述显示部显示图像,在所述第二模式,从所述第二存储器读出与各像素有关的像素数据的规定比特,并按照所述读出的像素数据的规定比特在所述显示部显示图像。
14.根据权利要求13所述的图像显示装置,其中所述像素数据由表示三原色的各色色调的数据分别构成,所述像素数据的规定比特是表示所述各色色调的数据各自的规定比特的组。
15.根据权利要求14所述的图像显示装置,其中所述像素数据的规定比特是表示所述各色色调的数据各自的MSB的组。
16.一种图像显示装置,其中具备具有用于显示图像的多个像素的显示部;存储与所述像素显示的色有关的像素数据的规定比特的不要更新动作的第一存储器;存储所述像素数据的规定比特以外的比特的不要更新动作的第二存储器;和存储与所述像素数据的规定比特以外的比特相同的比特宽度的固定数据的不要更新动作的第三存储器,其结构是,可以将从所述第一存储器及所述第二存储器分别读出所述规定比特及所述规定比特以外的比特并按照所述读出的规定比特及所述规定比特以外的比特在所述显示部显示图像的第一模式、和从所述第一存储器及所述第三存储器分别读出所述规定比特及所述固定数据并按照所述读出的规定比特及所述固定数据在所述显示部显示图像的第二模式进行转换。
17.根据权利要求16所述的图像显示装置,其中所述像素数据由表示三原色的各色色调的数据分别构成,所述像素数据的规定比特是表示所述各色色调的数据各自的规定比特的组。
18.根据权利要求17所述的图像显示装置,其中所述像素数据的规定比特是表示所述各色色调的数据各自的MSB的组。
19.根据权利要求16所述的图像显示装置,其中其结构是,可以变更所述固定数据。
20.一种电子设备,其结构是,具备权利要求1所述的图像显示装置,向所述图像显示装置输出像素数据。
全文摘要
本发明的图像显示装置具备由SRAM构成的不要更新动作的图像存储器(3),该图像存储器3由用于存储各像素数据的MSB数据的MSB分区存储器(13)和用于存储MSB数据以外的低位比特数据的低位比特存储器(14)构成。在通常模式,驱动MSB分区存储器(13)及低位比特分区存储器(14),来读写MSB数据及低位比特数据,在省电模式,不驱动低位比特分区存储器(14),只驱动MSB分区存储器(13),来读写MSB数据。
文档编号G09G5/39GK1518736SQ0281248
公开日2004年8月4日 申请日期2002年6月21日 优先权日2001年6月22日
发明者中北朋喜, 山仓诚, 中村美香, 小泉隆, 香 申请人:松下电器产业株式会社