一种降低传导辐射干扰的电路的制作方法

xiaoxiao2020-6-26  14

专利名称:一种降低传导辐射干扰的电路的制作方法
技术领域
本实用新型涉及电子产品的电路领域,尤其涉及一种降低传导辐射干扰的电路。
背景技术
目前在LVDS驱动芯片和液晶屏之间的差分信号数据传输线容易有干扰信号,而在所述LVDS驱动芯片和液晶屏之间的时钟线也容易产生传导辐射干扰,这是一个急需解决的问题。

实用新型内容本实用新型的目的是提供一种降低液晶电视和液晶显示器驱动板LVDS信号传导辐射干扰的电路,所述电路结构简单,生产成本低。为实现上述目的,本实用新型提供了一种降低传导辐射干扰的电路,包括LVDS驱动芯片、液晶屏,在所述LVDS驱动芯片和液晶屏之间的差分信号数据传输线中分别串联缓冲电阻,在所述LVDS驱动芯片和液晶屏之间的时钟线上连接有时钟信号的RC高频滤波器。进一步,所述缓冲电阻为可调阻值电阻,阻值范围是10-100欧姆。进一步,所述RC高频滤波器由2个电阻和2个电容构成。本实用新型电路结构简单,生产成本低,降低了液晶电视和液晶显示器驱动板 LVDS信号传导辐射干扰。

图1为本实用新型阻抗匹配和降低传导辐射干扰的电路的电路图。
具体实施方式
请参考图1,本实用新型实施例提供一种降低传导辐射干扰的电路,包括LVDS驱动芯片、液晶屏,在所述LVDS驱动芯片和液晶屏之间的差分信号数据传输线中分别串联缓冲电阻,在所述LVDS驱动芯片和液晶屏之间的时钟线上连接有时钟信号的RC高频滤波器。具体的,在所述LVDS驱动芯片和液晶屏之间的八条差分信号数据传输线中分别串联缓冲电阻R1-R8。在所述LVDS驱动芯片和液晶屏之间的两条时钟线上连接缓冲电阻 R9、R10,缓冲电阻R9的一端通过电容C2接地,缓冲电阻RlO的一端通过电容Cl接地。缓冲电阻R9、R10、电容Cl、C2—起构成时钟信号的RC高频滤波器。电容C1、C2的取值根据不同的屏取值在3pF至33pF之间。图中缓冲电阻Rl-RlO可以根据后端连接线材的情况和液晶屏的兼容效果情况调整该电阻的值,所述缓冲电阻为可调阻值电阻,一般取值在10欧至100欧之间。当以上措施还不能达到理想效果时,可以把Rl-RlO更换成专用的EMI磁珠的形式。
权利要求1.一种降低传导辐射干扰的电路,其特征在于包括LVDS驱动芯片、液晶屏,在所述 LVDS驱动芯片和液晶屏之间的差分信号数据传输线中分别串联缓冲电阻,在所述LVDS驱动芯片和液晶屏之间的时钟线上连接有时钟信号的RC高频滤波器。
2.如权利要求1所述降低传导辐射干扰的电路,其特征在于所述缓冲电阻为可调阻值电阻,阻值范围是10-100欧姆。
3.如权利要求1所述降低传导辐射干扰的电路,其特征在于所述RC高频滤波器由2 个电阻和2个电容构成。
专利摘要本实用新型公开了一种降低传导辐射干扰的电路,包括LVDS驱动芯片、液晶屏,在所述LVDS驱动芯片和液晶屏之间的差分信号数据传输线中分别串联缓冲电阻,在所述LVDS驱动芯片和液晶屏之间的时钟线上连接有时钟信号的RC高频滤波器。这样降低了液晶电视和液晶显示器驱动板LVDS信号传导辐射干扰。
文档编号G09G3/36GK202093786SQ20112013995
公开日2011年12月28日 申请日期2011年5月5日 优先权日2011年5月5日
发明者任锐, 余杰 申请人:广州视源电子科技有限公司

最新回复(0)