专利名称:可改善电磁干扰的电路装置及其相关方法
技术领域:
本发明涉及一种电路装置及其相关方法,尤其是涉及一种用于电子装置 降低电磁干扰的电路装置及其相关方法。
背景技术:
液晶显示器(Liquid Crystal Display, LCD)具有外型轻薄、低辐射、 体积小及低耗能等优点,广泛地应用在笔记型计算机或平面电视等信息产品 上。因此,液晶显示器已逐渐取代传统的阴极射线管显示器(Cathode Ray Tube Display)而成为市场主流,其中有源矩阵式薄膜晶体管液晶显示器
(Active Matrix TFT LCD)最受欢迎。简单来说,有源矩阵式薄膜晶体管 液晶显示器的驱动系统由一时序控制器(Timing Controller )、源极驱动器
(Source Driver)以及栅极驱动器(Gate Driver)所构成。源极驱动器及 栅极驱动器分别控制数据线(Data Line)及扫描线(Scan Line),其在面 板上相互交叉形成电路单元矩阵,而每个电路单元(Cell )包含液晶分子及 晶体管。液晶显示器的显示原理是栅极驱动器先将扫描信号送至晶体管的栅 极,使晶体管导通,接着源极驱动器将时序控制器送来的数据转换成输出电 压后,将输出电压送至晶体管的源极,此时液晶一端的电压会等于晶体管漏 极的电压,并根据漏极电压改变液晶分子的倾斜角度,进而改变透光率达到 显示不同颜色的目的。
时序控制器通常利用差动信号(Differential Signal)传递数据至源 极驱动器,两者之间常见的连接接口包含可变电流差动信号、低电压差动信 号(Low Voltage Differential Signal,LVDS )接口 、j氐摆幅差动信号(Reduced Swing Differential Signal, RSDS )及微低电压差动信号(Mini Low Voltage Differential Signal, mini-LVDS )接口等。其中,可变电流差动信号由时 序控制器传输不同的电流方向及大小,在源极驱动器内部的终端电阻上产生 不同极性与大小的电压,藉此判断信号的种类与高低态。此外,源极驱动器 之间的传输接口结构可分为总线方式(Bus Type)及专线信号方式(DedicatedSignaling Type )。在总线结构中,每个源极驱动器与时序控制器之间共享 相同的信号线;在专线信号结构中,每个源极驱动器与时序控制器使用独立 的信号线,例如时序控制器与每个源极驱动之间使用l条晶体管逻辑接口的 时钟信号线与k-1条数据线,或是使用2条差动时钟信号线与k-2条数据线, 其中k为大于2的正整数。
随着大尺寸、高分辨率及高速传输需求的不断增加,显示器内部的源极 驱动器与信号线数量将越来越多,也使得电磁干扰(EMI)情形更加显著。 电磁干扰由电流的变动所导致。若电流恒不变,则不会产生电磁干扰;当电 流变化时,会辐射出电磁场,对其他电路或信号线产生电磁干扰。瞬间电流 变动的速度及大小会产生不同程度的电磁干扰,当瞬间电流变动越大时,电 磁干扰越严重。
以总线结构的显示器来说,由于所有源极驱动器共享相同的信号线,使 得时序控制器必须同时传送接口显示信号,会造成很大的瞬间电流,因此电 磁千扰比专线信号结构的显示器较为严重。关于专线信号结构的显示器,请 参考图1,图1为已知采用专线信号结构的一显示器10的示意图。显示器 10包含一时序控制器100及源极驱动器CD1 CD10。时序控制器100利用可 变电流差动信号接口传送接口显示数据信号,并分别使用2组差动信号线对 传送数据至每个源极驱动器,其分别为CD1-P/N~CD10_P/N。差动信号线对 CDk—P包含差动信号线CDk_OP及CDk_lP;差动信号线对CDk—N包含差动信 号线CDk-ON及CDk-lN,其中k为l 10。在已知显示器10中,时序控制器 100在差动信号线CD1_P/N~CD10_P/N上传送同相位的接口显示数据信号, 于是所有接口显示数据的电流转态在同一时间发生,造成时序控制器100内 部产生很大的瞬间电流变动。请继续参考图2,图2为显示器10中接口显示 数据信号的示意图。当时序控制器IOO传送同相位的接口显示数据信号时, 从图2可明显看出,信号线CD1-P/N CD10-P/N的电流转态都发生在同一时 间。假设一组差动信号线对(如CD1—P/N)产生一瞬间电流I,则差动信号 线CD1-P/N-CD1(LP/N会产生IO倍的瞬间电流10*1,将造成严重的电磁干 扰。
一般来说,已知的解决方法是降低电流大小,以降低瞬间电流变动。然 而,为了满足大尺寸及高分辨率的需求,信号线数量变多且长度变长,系统 消耗的电流越来越大,因此已知降低瞬间电流变动的方法效果有限。
发明内容
因此,本发明提供一种用于电子装置的电路装置及其相关方法,其调整 输出信号的相位,达到降低电磁干扰的目的。
本发明披露一种用于一电子装置降低电磁干扰的电路装置,其包含有一 信号产生单元、 一相位调整单元及一输出接口。该信号产生单元用来产生多 个同相位的信号。该相位调整单元耦接于该信号产生单元,用来调整该多个 同相位的信号的相位,以产生多个输出信号,其中该多个输出信号的相位完 全不同或部分不同。该输出接口耦接于该相位调整单元,用来输出该多个输 出信号至多个信号处理单元,以进行相关信号处理。
本发明披露一种用于一电子装置降低电磁干扰的方法。该方法包含有产 生多个同相位的信号;调整该多个同相位的信号的相位,以产生多个输出信
号,该多个输出信号的相位完全不同或部分不同;以及输出该多个输出信号, 以进行相关信号处理。
本发明披露一种用于一显示器的电路装置,用以降低电磁干扰。该电路 装置包含有一数字控制器、 一位移量控制单元及一相位调整单元。该数字控 制器用来产生多个显示信号。该位移量控制单元用来根据一预定相位调整 量,产生一控制信号。该相位调整单元耦接于该数字控制器及该位移量控制 单元,用来根据该控制信号,调整该多个显示信号的相位,以产生多个数据 调整信号。其中,该多个数据调整信号的相位完全不同或部分不同。
本发明披露一种用于一显示器降低电磁干扰的方法,其包含有产生多个 显示信号;根据一预定相位调整量,产生一控制信号;以及根据该控制信号, 调整该多个显示信号的相位,以产生多个数据调整信号。其中,该多个数据 调整信号的相位完全不同或部分不同。
本发明还露一种用于一显示器的电路装置,用以降低电磁干扰。该电路 装置包含有一数字控制器、 一位移量控制单元、 一相位调整单元及一传送器。 该数字控制器用来产生多个显示信号及一接口时序信号。该位移量控制单元 用来根据一预定相位调整量,产生一控制信号。该相位调整单元耦接于该数 字控制器及该位移量控制单元,用来根据该控制信号,调整该接口时序信号 的相位,以产生多个接口调整信号。该传送器耦接于该数字控制器及该相位 调整单元,用来转换该多个显示信号成多个接口显示信号,并根据该多个接口调整信号,输出该多个接口显示信号,以使该多个接口显示信号的相位完 全不同或部分不同。
本发明还披露一种用于一显示器降低电磁干扰的方法。该方法包含有产
生多个显示信号及一接口时序信号;根据一预定相位调整量,产生一控制信 号;根据该控制信号,调整该接口时序信号的相位,以产生多个接口调整信 号;转换该多个显示信号成多个接口显示信号;以及根据该多个接口调整信 号,输出该多个接口显示信号,以使该多个接口显示信号的相位完全不同或 部分不同。
本发明还披露一种用于一显示器的电路装置,用以降低电磁干扰。该电 路装置包含有一数字控制器、 一位移量控制单元、 一相位调整单元及一传送 器。该数字控制器用来产生多个显示信号。该位移量控制单元用来根据一预 定相位调整量,产生一控制信号。该相位调整单元耦接于该数字控制器及该 位移量控制单元,用来根据该控制信号及该多个显示信号,产生多个接口调 整信号。该传送器耦接于该数字控制器及该相位调整单元,用来转换该多个 显示信号成多个接口显示信号,并根据该多个接口调整信号,输出该多个接 口显示信号,以使该多个接口显示信号的相位完全不同或部分不同。
本发明还披露一种用于一显示器降低电磁干扰的方法。该方法包含有产 生多个显示信号;根据一预定相位调整量,产生一控制信号;根据该控制信 号及该多个显示信号,产生多个接口调整信号;转换该多个显示信号成多个 接口显示信号;以及根据该多个接口调整信号,输出该多个接口显示信号, 以使该多个接口显示信号的相位完全不同或部分不同。
图1为已知一显示器的示意图。
图2为根据图1已知显示器的接口显示数据信号的示意图。 图3为本发明一实施例用于一电子装置的一电路装置的示意图。 图4为本发明一实施例一流程的流程示意图。 图5为本发明实施例用于一显示器的一电路装置的示意图。 图6为根据图5 —流程的流程示意图。
图7为本发明一实施例用于一显示器的一电路装置的示意图。 图8为根据图7 —流程的流程示意图。图9为本发明一实施例用于一显示器的一电路装置的示意图。
图10为根据图9 一流程的流程示意图。
图11为本发明一实施例的一显示器的结构示意图。
图12根据图11的相位延迟组合的列表图。
图13为根据图11及图12的差动信号线对的输出信号示意图。
图14为根据图11及图12的差动信号线对的输出信号示意图。
附图符号说明
10、 1100显示器
100、 1110时序控制器
30、 50、 70、 90电路装置
300信号产生单元
310相位调整单元
320输出接口
SI ~Sra信号
SOI~ SOm输出信号。
SU1 ~SUn信号处理单元
500、 700、 900数字控制器
510、 710、 910位移量控制单元
520、 720、 920相位调整单元
522、 722、 922选择单元
530、 730、 930传送器
924接口时序产生器
IN接收端
Dl、 D2、 Dt延迟单元
CDi—Dj显示信号
PSCi控制信号
CDi-DDj数据调整信号
SCDi-P/N接口显示信号
SW接口时序信号
SWi一Dk接口调整信号40、 60、 80、 1000 流程
400、 402、 404、 406、 408、 600、 602、 604、 606、 608、 610、 612、 800、 802、 804、 806、 808、 810、 812、 1002、 1004、 1006、 1008、 1010、 1012、 1014 步骤
CD1、 CD2、 CD3、 CD4、 CD5、 CD6、 CD7、 CD8、 CD9、 CD10 源极驱动器
CD1—P/N、 CD2_P/N、 CD9—P/N、 CD10—P/N、 CDi_P/N 差动信号线对 CDi一0P、 CDi — lP、 CDi-lN、 CDi — ON、 CD1 — 0P、 CD1 — 1P、 CD1 — 1N、 CDUN、 CD2_0P、 CD2 — 1P、 CD2 — 1N、 CD2 — 0N、 CD3-0P、 CD3一1P、 CD3 — 1N、 CD3-0N、 CD10 — 0P、 CD10 —1P、 CD10-1N、 CD1(L0N 差动信号线
具体实施例方式
请参考图3,图3为本发明一实施例用于一电子装置降低电磁干扰的一 电路装置30的示意图。电路装置30包含有一信号产生单元300、 一相位调 整单元310及一输出接口 320。信号产生单元300用来产生同相位的信号S1 ~ Sm。相位调整单元310耦接于信号产生单元300,用来调整信号Sl Sm的相 位,以产生输出信号S01 S0ra。输出信号S01 S0m的相位调整成完全或部 分不同。输出接口 320耦接于相位调整单元310,用来输出输出信号S01 SOm至信号处理单元SUl SUn,以进行相关信号处理。较佳地,电子装置为 一显示器,而信号处理单元SUl SUn为源极驱动器。在此应用下,电路装 置30可设置于一时序控制器内;输出信号S01 S0m可为控制、时钟或数据 信号;输出接口 320包含多条组传输线,以总线或专线信号方式连接信号处 理单元SUl SUn,并将输出信号S01 S0m以差动信号的型式输出。信号处 理单元SU1 ~ SUn可对输出信号SOI ~ SOni进行数字模拟转换或信号振幅调整 等相关信号处理。因此,通过电路装置30,本发明可根据使用者需求,适当 地调整输出信号SOI ~ SOm的相位,以完全或部分错开输出信号SOI ~ SOm转 态的时间,如此一来可降低瞬间电流变动大小,进而达到降低电磁干扰的目 的。
请参考图4,图4为本发明一实施例一流程40的流程示意图。流程40 运用于电路装置30,以降低电磁干扰。流程40包含下列步骤 步骤40Q:开始。步骤402:产生同相位的信号SI ~Sm。
步骤404:调整信号SI ~Sm的相位,以产生输出信号SOI ~ SOm,使输 出信号SOI ~ SOm的相位完全或部分不同。
步骤406:输出输出信号S01 S0m,以进行相关信号处理。 步骤408:结束。
因此,流程40首先产生相同相位的信号Sl Sm,此时表示信号Sl Sm 的转态时间相同。接着,调整信号SI ~Sm的相位后,产生相位完全或部分 不同的输出信号S01 S0m。较佳地,通过总线或专线信号方式,以差动信号 型态输出输出信号S01 SOm。如此一来,输出信号S01 SOm转态的时间可 完全或部分错开,藉此降低瞬间电流变动大小,以达到降低电磁干扰的目的。
更具体地,前述本发明的概念与精神可运用于一显示器内一时序控制器 与源极驱动器之间的接口传输。为了简便说明,在以下本发明实施例中,假 设时序控制器采用专线信号方式与源极驱动器CDl CDi连接(连接方式可 参考图1 ),每个源极驱动器通过两组差动信号线对接收时序控制器所输出的 信号,而i表示为源极驱动器编号。源极驱动器CDl CDi所对应的差动信 号线对分别为CDl_P/N~CDi—P/N。其中,差动信号线对CDi—P包含差动信号 线CDi —0P及CDL1P;差动信号线对CDi-N包含差动信号线CDLON及CDK1N。 时序控制器所输出的信号为可变电流差动信号,具有多电流电平及双电流方 向的特性,可通过相同的信号线,输出数据、时钟及控制设定信号。另外, 由时序控制器内部产生的未经调整相位的显示信号CDi—Dj包含数字图像数 据、时钟及相关控制信号,其中〗=()或正整数。
请参考图5,图5为本发明一实施例用于一显示器的一时序控制器中一 电路装置50的示意图。电路装置50用来调整时序控制器所输出的接口信号 的输出时间,并包含有一数字控制器500、 一位移量控制单元510、 一相位 调整单元520及一传送器530。数字控制器500用来产生显示信号CDLDj。 位移量控制单元51Q用来根据预定相位调整量,产生一控制信号PSCi。在本
量。相位调整单元520用来根据控制信号PSCi,调整显示信号CDi_Dj的相 位,以产生数据调整信号CDi—DDj。数据调整信号CDLDDj与显示信号CDi_Dj 相同,也包含数字图像数据、时钟及相关控制信号成分。传送器5 30将数据 调整信号CDi-DDj所包含的数字图像数据转换成接口显示信号SCDi-P/N输出至源极驱动器CDi,并根据数据调整信号CDi_DDj所包含的相关控制信号, 以完全或部分错开接口显示信号SCDLP/N的输出时间。此外,相位调整单 元520包含一接收端IN、延迟单元Dl ~ Dt及一选择单元522。在接收端IN 接收显示信号CDi_Dj后,延迟单元Dl Dt的每一延迟单元延迟显示信号 CDi—Dj,并将延迟结果输出至选择单元522。选择单元522较佳地为一复用 器,其根据控制信号PSCi,从延迟的显示信号中选择出数据调整信号 CDi-DDj。由上可知,对于每一源极驱动器,时序控制器设置对应的电路装 置,并通过控制信号PSCi,分别调整接口显示信号SCDi—P/N的相位(或输 出时间)。如此一来,对于不同的源极驱动器,输出接口显示信号的时间可 部分或完全错开,以降低瞬间电流变动大小。
请参考图6,图6为本发明实施例用于一显示器的一流程60的流程示 意图。流程60用来说明电路装置50的操作,并包含下列步骤
步骤600:开始。
步骤602:产生显示信号CDi—Dj。
步骤6Q4:根据预定相位调整量,产生控制信号PSCi。
步骤606:根据控制信号PSCi,调整显示信号CDi-Dj的相位,以产生 数据调整信号CDi_DDj。
步骤608:转换数据调整信号CDi_DDj所包含的数字图像数据成接口显 示信号SCDi—P/N。
步骤610:根据数据调整信号CDi-DDj所包含的相关控制信号,控制接 口显示信号SCDi—P/N的输出相位。 步骤612:结束。
在流程60中,对于不同源极驱动器的显示信号,如CD1—Dj或CD2—Dj, 本发明可设定合适的预定相位调整量,并通过控制信号PSCi,调整显示信号 CDi_Dj的相位。较佳地,调整显示信号CDi-Dj相位的方法为先延迟显示信 号CDi—Dj,接着根据控制信号PSCi,从多个延迟的显示信号中选择出数据 调整信号CDi_DDj。在转换数字图像数据成接口显示信号SCDLP/N之后,根 据数据调整信号CDi_DDj的相关控制信号,完全或部分错开接口显示信号 SCDi—P/N的输出相位,以在输出接口显示信号SCDi—P/N时,达到降低瞬间 电;危变动大小。
请参考图7,图7为本发明实施例用于一显示器的一时序控制器中一电路装置70的示意图。电路装置70包含有一数字控制器700、 一位移量控制 单元710、 一相位调整单元720及一传送器730。数字控制器700用来产生 显示信号CDi_Dj及一接口时序信号SW。位移量控制单元710用来根据预定 相位调整量,产生一控制信号PSCi。在本实施例中,本领域技术人员可为不 同的源极驱动器选择合适的预定相位调整量。相位调整单元720用来根据控 制信号PSCi,调整接口时序信号SW的相位,以分别产生接口调整信号 SWLDk,其中]< =()或正整数。传送器730转换显示信号CDi_Dj成接口显示 信号SCDi—P/N后,通过差动信号线对输出至源极驱动器CDi,并根据接口调 整信号SWi-Dk输出接口显示信号SCDi_P/N,以使接口显示信号SCDLP/N 的相位完全或部分不同。此外,相位调整单元720类似于相位调整单元520, 其包含一接收端IN、延迟单元D1 Dt及一选择单元722。在接收端IN接收 接口时序信号SW后,经由延迟接口时序信号SW,延迟单元Dl Dt产生多个 延迟接口时序信号,并输出至选择单元722。选择单元722较佳地为一复用 器,其根据控制信号PSCi,从延迟接口时序信号中选择出接口调整信号 SWLDk。由上可知,电路装置70将相位调整信息加入接口时序信号SW。对 于每一源极驱动器,时序控制器设置对应的电路装置,并通过控制信号PSCi, 产生包含偏移相位信息的接口调整信号SWi—Dk,藉此调整接口显示信号 SCDi—P/N的相位。如此一来,对于不同的源极驱动器,输出接口显示信号的 时间可部分或完全错开,以降低瞬间电流变动大小。
请参考图8,图8为本发明一实施例用于一显示器的一流程80的流程 示意图。流程80用来说明电路装置70的操作,并包含下列步骤
步骤800:开始。
步骤802:产生显示信号CDLDj及接口时序信号SW。
步骤8Q4:根据一预定相位调整量,产生控制信号PSCi。
步骤806:根据控制信号PSCi,调整接口时序信号SW的相位,以产生
接口调整信号SWi—Dk。
步骤808:转换显示信号CDi_Dj成接口显示信号SCDi_P/N。
步骤810:根据接口调整信号SWi—Dk,输出接口显示信号SCDi_P/N,
以使接口显示信号SCDi_P/N的相位完全或部分不同。 步骤810:结束。
在流程80中,对于不同源极驱动器的显示信号,如CDl-Dj或CD2-Dj,设定合适的预定相位调整量,并通过控制信号PSCi,调整接口时序信号sw 的相位。较佳地,调整接口时序信号SW相位的方法为先延迟显示接口时序 信号SW,接着根据控制信号PSCi,从多个延迟的接口时序信号sw中选择出 接口调整信号SWi-Dk。此时,接口调整信号SWi-Dk包含对应源极驱动器所 需的相位调整量。在转换显示信号CDi_Dj成接口显示信号CDi_P/N之后, 根据接口调整信号SWLDk,完全或部分错开接口显示信号CDi_P/N的输出相 位,以达到降低瞬间电流变动大小。
请参考图9,图9为本发明一实施例用于一显示器的一时序控制器中一 电路装置90的示意图。电路装置90包含有一数字控制器900、 一位移量控 制单元910、 一相位调整单元920及一传送器930。数字控制器900用来产 生显示信号CDLDj。位移量控制单元910用来根据一预定相位调整量,产生 一控制信号PSCi。在本实施例中,本领域技术人员可为不同的源极驱动器选 择合适的预定相位调整量。相位调整单元920用来根据控制信号PSCi及显 示信号CDi-Dj,产生接口调整信号SWi-Dk,其中k = O或正整数。传送器930 转换显示信号CDi-Dj成接口显示信号SCDLP/N,通过差动信号线对CDi —P/N 输出至源极驱动器CDi,并且根据接口调整信号SWi—Dk输出接口显示信号 SCDi-P/N,以使接口显示信号SCDi_P/N的相位完全或部分不同。相位调整 单元920包含一接收端IN、延迟单元Dl ~ Dt、 一选择单元922及一接口时 序产生器924。在接收端IN接收显示信号CDLDj后,接口时序产生器924 根据显示信号CDi_Dj,产生一接口时序信号SW。延迟单元D1 ~Dt延迟接口 时序信号SW,以产生多个延迟接口时序信号并输出至选择单元922。选择单 元922较佳地为一复用器,其根据控制信号PSCi,从延迟接口时序信号中选 择出接口调整信号SWLDk。由上可知,电路装置90先利用显示信号CDLDj 产生接口时序信号SW,再将相位调整信息加入接口时序信号SW。对于每一 源极驱动器,时序控制器设置对应的电路装置,并根据接口调整信号SWi_Dk, 完全或部分错开接口显示信号SCDi_P/N的相位。如此一来,对于不同的源 极驱动器,输出接口显示信号的时间可部分或完全错开,以降低瞬间电流变 动大小。
请参考图10,图10为本发明实施例用于一显示器的一流程1000的流 程示意图。流程1000用来说明电路装置90的操作,并包含下列步骤 步骤1002:开始。步骤1004:产生显示信号CDi—Dj。 步骤1Q06:根据预定相位调整量,产生控制信号PSCi。 步骤1 008:根据控制信号PSCi及显示信号CDi-Dj,产生接口调整信号 SWi一Dk。
步骤1Q10:转换显示信号CDi—Dj成接口显示信号SCDi_P/N。 步骤1012:根据接口调整信号SWi—Dk输出接口显示信号SCDi_P/N,以 使接口显示信号SCDi_P/N的相位完全或部分不同。 步骤1014:结束。
在流程1000中,对于不同源极驱动器的显示信号,如CDl_Dj或CD2_Dj, 设定合适的预定相位调整量,并通过控制信号PSCi,产生不同相位版本的接 口调整信号SWLDk。较佳地,可先根据显示信号CDi_Dj产生接口时序信号 SW,并延迟接口时序信号SW,再根据控制信号PSCi,从多个延迟的接口时 序信号SW中选择出接口调整信号SWi—Dk。此时,接口调整信号SWi_Dk包含 对应源极驱动器所需的相位调整量。在转换显示信号CDi_Dj成接口显示信 号SCDi—P/N之后,根据接口调整信号SWi—Dk,完全或部分错开接口显示信 号SCDi—P/N的输出相位,以达到降低瞬间电流变动大小。
请参考图11,图11为本发明一实施例一显示器1100的结构示意图。 显示器1100采用专线信号结构,其包含一时序控制器1110及源极驱动器 CDI ~CD10。时序控制器1110及源极驱动器CD1 CD10之间分别使用独立的 差动信号线,其所对应的差动信号线对分别为CD1_P/N~CD10—P/N。差动信 号线对CDLP包含差动信号线CDi-OP及CDLlP;差动信号线对CDi—N包含 差动信号线CDi-ON及CDi-lN,其中1 = 1~10。以图5至图10为例,差动 信号线CDI _P/N ~ CDI 0_P/N可传送接口显示信号SCDi _P/N。时序控制器利用 可变电流差动信号接口,通过每组差动信号线,可输出数据、时钟及控制设 定等信号。此外,时序控制器1110可调整输出于差动信号线对CDI—P/N~ CD10-P/N的信号的输出时间。由图ll可知,源极驱动器CDI-CD10所使用 的差动信号线长度的关系为CD5 = CD6 < CD4 = CD7 < CD3 = CD8 < CD2 = CD9 < CD1=CD10。请接着参考图12,图12根据图11的相位延迟组合的列表图。 对于源极驱动器CDI-CD10,图12显示8种相位延迟组合范例。前述实施例 已详细描述延迟输出信号的实施方式,因此不再赘述。由范例l可知,源极 驱动器CD1之后,每个源极驱动器依序累积一个单位延迟时间。因此,第i个源极驱动器延迟(i-1)个单位延迟时间。由范例2可知,第i个源极驱
动器延迟(10-i)个单位延迟时间。在范例3中,对于相同的差动信号线长,
延迟相同的单位延迟时间,而线长越长,给予的单位延迟时间越久。因此,
对于源极驱动器CD1 ~CD5,第i个源极驱动器延迟(5-i )个单位延迟时间; 对于源极驱动器CD6 CD10,第i个源极驱动器延迟(i-6)个单位延迟时间。 在范例4中,对于源极驱动器CD1 ~ CD5,第i个源极驱动器延迟2 x ( 5-i ) 个单位延迟时间;对于源极驱动器CD6-CDIO,第i个源极驱动器延迟2 x
(i-6) +1个单位延迟时间。在范例5中,对于源极驱动器CD1 CD5,第i 个源极驱动器延迟2x (5-i) +1个单位延迟时间;对于源极驱动器CD6-CD10,第i个源极驱动器延迟2x (i-6)个单位延迟时间。在范例6中,对 于源极驱动器CD1 CD5,第i个源极驱动器延迟(i-1 )个单位延迟时间; 对于源极驱动器CD6 ~ CD10,第i个源极驱动器延迟(10-i )个单位延迟时 间。在范例7中,对于源极驱动器CD1 CD5,第i个源极驱动器延迟2 x( i-i ) 个单位延迟时间;对于源极驱动器CD6 CD10,第i个源极驱动器延迟2 x
(10-i) +1个单位延迟时间。在范例8中,对于源极驱动器CD1 CD5,第 i个源极驱动器延迟2 x U-1 ) + l个单位延迟时间;对于源极驱动器CD6 ~ CDIO,第i个源极驱动器延迟2x ( 10-i )个单位延迟时间。除此之外,在 范例9中,本领域技术人员可根据实际的系统结构及天线特性,自行设定 A1 A10的大小,对不同输出信号给予适合的延迟时间,调整出一组降低电 磁干扰成效最佳的延迟组合。
请参考图13,图13为根据图11及图12差动信号线对CD1_P/N~ CD1(LP/N的输出信号示意图。如上所述,每组源极驱动器使用四条差动信号 线,例如,源极驱动器CD1使用差动信号线CD1-0P、CD1-1P、CD1 —1N及CD1-0N, 以此类推。在图13中,输出信号时间系采用图12中范例1的延迟组合第 i个源极驱动器延迟(i-l )个单位延迟时间。因此,由图13可知,对应于 不同源极驱动器的差动信号线对,输出信号时间完全错开。假设一组差动信 号线对(如CD1_P/N)产生一瞬间电流I,在本实施例中,瞬间转态电流最 大值为I。相较于已知技术的10*1,本发明实施例能显著地改善电磁干扰。 接着另举一例,请参考图14,图14为根据图11及图12差动信号线对 CD1_P/N~CD10_P/N的输出信号示意图。图14采用图12范例9中使用者自 行定义的延迟组合。在图14中,Al表示对应于源极驱动器CD1的输出信号延迟时间;A3表示对应于源极驱动器CD3的输出信号延迟时间,以此类推。 因此在此实施例中,对应于不同源极驱动器的差动信号线对,输出信号时间 完全错开,而瞬间转态电流最大值依然为I。因此,此实施例显著地改善电 磁干扰。
总括来说,本发明实施例提出可调整输出信号相位的电路装置及方法, 以错开输出信号时间,降低瞬间转态电流。因此,本发明可有效地改善电磁 干扰。
以上所述仅为本发明的较佳实施例,凡依本发明权利要求所做的均等变 化与修饰,皆应属本发明的涵盖范围。
权利要求
1. 一种用于一电子装置降低电磁干扰的电路装置,包含有一信号产生单元,用来产生多个同相位的信号;一相位调整单元,耦接于该信号产生单元,用来调整该多个同相位的信号的相位,以产生多个输出信号,该多个输出信号的相位完全不同或部分不同;以及一输出接口,耦接于该相位调整单元,用来输出该多个输出信号至多个信号处理单元,以进行相关信号处理。
2. 如权利要求1所述的电路装置,其中该多个输出信号是差动信号,该 输出接口是一差动信号接口 。
3. 如权利要求1所述的电路装置,其中该输出接口包含多组传输线,用 来以总线方式输出该多个输出信号至该多个信号处理单元。
4. 如权利要求1所述的电路装置,其中该输出接口包含多组传输线,用 来以专线信号方式输出该多个输出信号至该多个信号处理单元。
5. 如权利要求1所述的电路装置,其中该多个信号处理单元是源极驱动器。
6. —种用于一电子装置降低电^t干扰的方法,包含有 产生多个同相位的信号;调整该多个同相位的信号的相位,以产生多个输出信号,该多个输出信 号的相位完全不同或部分不同;以及输出该多个输出信号,以进行相关信号处理。
7. 如权利要求6所述的方法,其中该多个输出信号是差动信号。
8. 如权利要求6所述的方法,其中输出该多个输出信号包含以总线方式 输出该多个输出信号。
9. 如权利要求6所述的方法,其中输出该多个输出信号包含以专线信号 方式输出该多个输出信号。
10. —种用于一显示器的电路装置,用以降低电磁干扰,包含有 一数字控制器,用来产生多个显示信号及一接口时序信号; 一位移量控制单元,用来根据一预定相位调整量,产生一控制信号; 一相位调整单元,耦接于该数字控制器及该位移量控制单元,用来根据该控制信号,调整该接口时序信号的相位,以产生多个接口调整信号;以及一传送器,耦接于该数字控制器及该相位调整单元,用来将该多个显示 信号转换成多个接口显示信号,并根据该多个接口调整信号,输出该多个接 口显示信号,以使该多个接口显示信号的相位完全不同或部分不同。
11. 如权利要求10所述的电路装置,其中该多个接口显示信号是差动信,
12. 如权利要求10所述的电路装置,其中该相位调整单元包含有 一接收端,用来接收该接口时序信号;多个延迟单元,串接于一序列且耦接于该接收端,每一延迟单元用来延 迟该接口时序信号,以产生多个延迟接口时序信号;以及一选择单元,耦接于该接收端及该多个延迟单元的每一延迟单元的输出 端,用来根据该控制信号,从该多个延迟接口时序信号选择出该多个接口调 整信号。
13. —种用于一显示器降低电磁干扰的方法,包含有 产生多个显示信号及一接口时序信号; 根据一预定相位调整量,产生一控制信号;根据该控制信号,调整该接口时序信号的相位,以产生多个接口调整信将该多个显示信号转换成多个接口显示信号;以及 根据该多个接口调整信号,输出该多个接口显示信号,以使该多个接口 显示信号的相位完全不同或部分不同。
14. 如权利要求13所述的方法,其中该多个接口显示信号是差动信号。
15. 如权利要求13所述的方法,其还包含 延迟该接口时序信号,以产生多个延迟接口时序信号;以及 根据该控制信号,从该多个延迟接口时序信号中选择出该多个接口调整信号。
16. —种用于一显示器降低电;F兹干扰的方法,包含有 产生多个显示信号;根据一预定相位调整量,产生一控制信号; 根据该控制信号及该多个显示信号,产生多个接口调整信号; 将该多个显示信号转换成多个接口显示信号;以及根据该多个接口调整信号,输出该多个接口显示信号,以使该多个接口 显示信号的相位完全不同或部分不同。
17. 如权利要求16所述的方法,其中该多个接口显示信号是差动信号。
18. 如权利要求16所述的方法,其还包含 根据该多个显示信号,产生一接口时序信号; 延迟该接口时序信号,以产生多个延迟接口时序信号;以及 根据该控制信号,从该多个延迟接口时序信号中选择出该多个接口调整信号。
全文摘要
为了降低电磁干扰,本发明提出一种用于一电子装置的电路装置,其包含有一信号产生单元、一相位调整单元及一输出接口。该信号产生单元用来产生多个同相位的信号。该相位调整单元耦接于该信号产生单元,用来调整该多个同相位的信号的相位,以产生多个输出信号,其中该多个输出信号的相位完全不同或部分不同。该输出接口耦接于该相位调整单元,用来输出该多个输出信号至多个信号处理单元,以进行相关信号处理。
文档编号G09G5/00GK101441857SQ200710192820
公开日2009年5月27日 申请日期2007年11月20日 优先权日2007年11月20日
发明者林哲立, 林文祈 申请人:联咏科技股份有限公司