电容性负载驱动电路和等离子显示器的制作方法

xiaoxiao2020-6-26  23

专利名称:电容性负载驱动电路和等离子显示器的制作方法
技术领域
本发明涉及一种等离子显示器,尤其涉及对一种给电极施加电压脉冲而使之维持放电的驱动电路的改进。
背景技术
等离子显示器已被实际用作平板显示器,是一种具有高亮度的薄显示器。

图1是传统的三电极交流驱动的等离子显示器的总体结构的示意图。如图所示,该等离子显示器包括一个由两基板构成的等离子显示板(PDP)1,在这两基板之间封装放电气体,且每个基板都具有多个依次相邻排列的X电极(X1,X2,X3,...,Xn)和Y电极(Y1,Y2,Y3,...,Yn)、多个与前述电极垂直排列的寻址电极(A1,A2,A3,...,Am)、置于各交叉点处的发光物、给所述寻址电极施加寻址脉冲的寻址驱动器2、给所述X电极施加维持放电脉冲的X公共驱动器3、依次给所述Y电极施加扫描脉冲的扫描驱动器4、给所述扫描驱动器4施加要施加给所述Y电极的维持放电脉冲的Y公共驱动器5,和控制各个部分的控制电路6,且所述控制电路6还包括显示数据控制部7,所述的显示数据控制部7中含有一个帧存储器和一个由扫描驱动控制部9与公共驱动器控制部10组成的驱动控制电路8。所述的X电极也称为维持电极,所述的Y电极也称为扫描电极。由于等离子显示器已经公知,所以,在此不对其整体装置做较为详细的描述,而仅进一步描述本发明所涉及的X公共驱动器3和Y公共驱动器5。这种等离子显示器的X公共驱动器、扫描驱动器和Y公共驱动器已经公开,例如在日本专利No.3201603、日本公开特许公报(Kokai)No.9-68946和日本公开特许公报(Kokai)No.2000-194316中已经披露。
图2示意了已经披露的前述X公共驱动器、扫描驱动器和Y公共驱动器的一种结构。所述多个X电极都与所述的X公共驱动器3相连并由其驱动。所述的X公共驱动器3包括几个输出器件(晶体管)Q8,Q9,Q10和Q11,它们分别设于所述X电极的公共端与电压源+Vs1之间、所述X电极的公共端与电压源-Vs2之间、所述X电极的公共端与电压源+Vx之间和所述X电极的公共端与地电位(GND)之间。导通任何一个晶体管,就会在X电极的公共端施加相应的电压。
扫描驱动器4由为各Y电极设置的各独立驱动器组成,且各独立驱动器包括晶体管Q1、Q2和分别与之并联的二极管D1、D2。每个独立驱动器的各晶体管Q1、Q2和各二极管D1、D2的一端分别与各Y电极相连,另一端都与所述Y公共驱动器5相连。所述的Y公共驱动器包括晶体管Q3,Q4,Q5,Q6和Q7,它们分别设于所述扫描驱动器4的线路与电压源+Vs1、-Vs2、+Vw、地电位(GND)和-Vy之间,所述的晶体管Q3、Q5和Q7与晶体管Q1和二极管D1相连,晶体管Q4、Q6与晶体管Q2和二极管D2相连。
图3是一种等离子显示器的驱动波形示意图。下面结合图3描述图2所示电路的工作过程。在复位期,Q5和Q11导通而其他晶体管关断,Y电极被施加电压+Vw(第三电压),X电极被施加0V电压,以产生一个完整的写/擦脉冲,该脉冲使平板1的显示单元进入一致状态。此时,电压+Vw经由Q5和D1而施加给Y电极。在寻址期,Q6、Q7和Q10导通而其他晶体管关断,X电极被施加电压+Vx,Q2的端子被施加地电位GND,Q1的端子被施加电压-Vy(图3中为-Vs2)。在此状态下,导通Q1而关断Q2的扫描脉冲相继施加给各独立驱动器。此时,在未施加扫描脉冲的独立驱动器中,Q1关断而Q2导通,所以,电压-Vy经由Q1而施加给其上被施以扫描脉冲的Y电极,其他Y电极经Q2被施以GND,因此而在被施以正向数据电压的寻址电极与被施以扫描脉冲的Y电极间产生寻址放电。这样,平板内的每个单元都将根据显示数据进入某种状态。
在维持放电期,Q1、Q2、Q5-Q7、Q10和Q11关断,Q3与Q9同Q4与Q8交替导通。这些晶体管称为维持晶体管,其中,与高电位侧电源相连的Q3和Q8称为高端开关,与低电位侧电源相连的Q4和Q9称为低端开关。这样,电压+Vs1(第一电压)和-Vs2(第二电压)交替施加给Y电极和X电极,因此在寻址放电期已经产生寻址放电的单元中产生维持放电,从而显示图像。此时,如果Q3导通,则电压+Vs1经由D1施加给Y电极;如果Q4导通,则电压-Vs2经由D2施加给Y电极。换句话说,在所述维持放电期,电压Vs1+Vs2将以相反的极性交替地施加给X电极和Y电极。在此,所述电压称为维持电压。
上面所描述的例子仅是各种实例之一,对于在复位期、寻址期和维持放电期施加何种电压可以作各种修改,对所述的扫描驱动器4、Y公共驱动器5和X公共驱动器6也可以进行各种修改。尤其是在前述驱动电路中,电压+Vs1和-Vs2交替地施加给Y电极和X电极以施加维持放电电压Vs1+Vs2=Vs,但也可以采用另一种方法,其中交替地施加电压Vs和GND,而且这种方法被广泛采用。
在通常的等离子显示器中,电压Vs设定为150V-200V之间的值,驱动电路由多个大额定电压(击穿电压)的晶体管组成。与之相反,在例如日本专利No.3201603、日本公开特许公报(Kokai)No.9-68946和日本公开特许公报(Kokai)No.2000-194316中所公开的驱动方法中,如上所述,正向和负向维持电压(+Vs/2和-Vs/2)交替施加给X电极和Y电极。这有一个好处,即可以降低用以施加维持电压的电源中平滑电容器的击穿电压。
美国专利No.4,070,633中公开了一种控制系统,其中,在一个显示装置中设置有一个与电容一起构成谐振电路的电感元件,以降低电容性显示装置如EL(场致发光)显示板的功耗。另外,美国专利No.4,866,349和美国专利No.5,081,400也公开了一种PDP板的维持(放电)驱动器和寻址驱动器,所述的PDP板含有由多个电感元件构成的功率回收电路。另一方面,日本公开特许公报(Kokai)No.7-160219公开了一种三电极显示装置的结构,其中设有两个电感元件,一个电感元件构成一个回收路径,用于当Y电极从高电位变到低电位时回收施加给Y电极的功率;另一个电感元件构成一个施加路径,用于当Y电极从低电位变到高电位时施加所述存储的功率。另外,本申请人在日本专利申请No.2001-152744中公开了一种其中设有调相电路的结构,所述的调相电路调节施加于晶体管各栅极上的信号的相位,这些晶体管组成了Y公共驱动器和X公共驱动器的各个开关。本申请人还在日本专利申请No.平2002-086225中公开了这样一种结构,其中一个Y公共驱动器和一个X公共驱动器的各开关由若干具有低击穿电压的晶体管组成。
图4是一种Y电极驱动电路结构的一个更为具体的实施例的示意图,其中设有两个功率回收路径系统,且在X电极和Y电极上交替施加维持电压Vs和-Vs。扫描电压为-Vs。图4所示的电路是一个具体电路且在一定程度上与图2所示基本结构相应,但不完全相同。CL表示由X电极和Y电极形成的显示器电容。扫描驱动器与图2所示的相同。CU与图2中的晶体管Q3相应,且它的一端与晶体管Q1相连,另一端经二极管D5与一端子相连,同时与一复位电路15相连,该端子上施加第一电压Vs。CD与图2中的晶体管Q4相应,它的一端与晶体管Q2相连,另一端与施加第二电压-Vs的端子相连。QS与图2中的晶体管Q7相应,且它的一端与晶体管Q1相连。QY与图2中的晶体管Q6相应,且它的一端与晶体管Q2相连。对CU和CD的栅极分别施加维持信号CUG和CDG,所述信号的相位已在调相电路11和12中进行了调节。在图4所示的电路中,在复位电路15中,通过将二极管D5与CU接点处的电压从Vs提高到Vs+Vw0来得到电压Vw。因此,没有与图2中所示Q5相应的晶体管。
复位电路15包括串联于电压Vw0和地电位间的QW和QW1、一个连接于晶体管QW与QW1的接点和CU的端子之间的升压电容器CS和一个斜坡信号电路16,所述斜坡信号电路将复位信号RG转换成如图3所示的渐变波形。信号RY使QW1处于打开状态(导通状态),而使QW处于关闭状态(非导通状态),而且使CS充电到电压VS。接下来,如果QW1关断而QW导通,则CS一端的电压将从地电位变为Vw0,所以,CS另一端的电压将变成Vs+Vw0=Vw,从而从复位电路中提供一个复位电压Vw(第三电压)。
功率回收电路包括电容C1、电感元件L1和L2、二极管D3和D4和晶体管LU和LD。C1的一端接地,另一端经LU、D3和L1与Q1相连,同时经LD、D4和L2与Q2相连。要施加于晶体管LU和LD栅极上的信号LUG和LDG在调相电路13和14中经过相位调节后再施加给各栅极。由于在日本公开特许公报(Kokai)No.7-160219中已公开了功率回收电路,在此不作详细的描述。
尽管以上仅描述了Y电极驱动电路,但X电极驱动电路中也设有功率回收电路。而且,如果要给X电极施加复位电压,则在X电极驱动电路中还设有复位电路。
扫描脉冲必须相继施加给各个Y电极,所以,涉及扫描脉冲的施加的Q1和Q2应当能高速运行。并且,由于所产生的维持放电次数将影响显示亮度,在固定周期内必须有尽可能多的维持放电,所以,图2所示的涉及维持放电脉冲的施加的维持晶体管Q3、Q4、Q8和Q9也需要能高速运行。构成功率回收电路的晶体管(图4中的LU和LD)也必须能够高速运行。换句话说,在所述的等离子显示器中,需要给每个电极施加高电压以产生放电,因此,晶体管需要具有较高的击穿电压。但是,具有高击穿电压的晶体管其运行速度相对较低,或者说具有较高运行速度的晶体管其击穿电压相对较低,这些晶体管的制造成本较低,但那些既具有高的击穿电压又具有高的运行速度的晶体管的成本却很高,并且与此同时,在导通状态下其电阻很高且功率损耗较大。
在图2所示的晶体管中,由于Q6、Q7、Q10和Q11(图4中为QW、QW1、QS和QY)不直接涉及需要高速运行的扫描脉冲和维持放电脉冲的施加过程,所以它们的运行速度可相对较低。尽管Q1和Q2需要高速运行,但它们的击穿电压可相对较低,因为它们并联了D1和D2,要施加的电压为-Vy(图4中为-Vs)和GND,其间的电压差相对较小。
与此相反,维持晶体管Q3、Q4、Q8和Q9(图4中为CU和CD)必须能高速运行且其上能施加高电压。晶体管LU和LD也必须能高速运行且其上能施加高电压。在功率回收电路中,如果在电感元件L1和L2中产生接近Vs的反电动势,则晶体管LU和LD被施加接近Vs1+Vs2的电压。
在图2电路中所施加的各电压当中,最大电压为复位电压+Vw,最小电压为-Vs2(图4中为-Vs)。如果Q5导通且施加复位电压+Vw,则施加给维持晶体管Q4(图4中为CD)的电压为Vw+Vs2。通常,-Vy大于-Vs2(其绝对值较小),而+Vx等于或小于+Vs1。因此,施加给其他维持晶体管Q3、Q8和Q9的电压为Vs1+Vs2,它小于施加给Q4的电压Vw+Vs2。类似地,作为结果,一个接近Vw+Vs的电压也被施加给功率回收电路中的晶体管LD。但是,由于设有二极管3,所以这种大电压不会加到晶体管LU上。因此,即使不使用电感元件,也会给晶体管LD施加比LU上所加电压更大的电压。
从等离子显示器驱动电路施加的电压可以有多种变化,因此,施加给每个维持晶体管的最大电压相应地相互不同。一般来说,如果所施加的电压大于高电位侧的维持电压,则施加给构成低端开关的维持晶体管的最大电压大于维持电压。如果所施加的电压小于低电位侧的维持电压,则施加给构成高端开关的维持晶体管的最大电压大于维持电压。
在制造如上所述的这种其上施加大电压且能高速运行的开关时,通常会使用大击穿电压元件,例如功率MOS场效应晶体管(powerMOSFET)和IGBT。但是,具有大击穿电压的元件在导通状态时呈现高电阻,功率损失很大。所以,出现了功耗升高的问题,与此同时,晶体管中所产生的热量也很大,其温度将变得很高。为解决这一问题,提出了并联多个晶体管来减少产生的热量的方法,但在此情形中又出现另一问题,即由于部件数量的增加而导致部件成本增加。
发明概述本发明是为解决上述技术问题而研制的,其目的在于提供一种电容性负载电路和使用该电路的等离子显示器。其中,即使是在复位期和寻址期施加给维持电极(X电极和Y电极)的电压大于所述维持电压时,也可以使用具有与维持电压相应的额定电压的维持输出元件(晶体管)。
图5是本发明的电容性负载电路的原理示意图。图5中,CL是该电路中被驱动的电容性负载,它相应于等离子显示板的显示电容#。CL的一端接地,另一端与该驱动电路相连。V0是施加于该另一端的电压。CL的所述另一端与开关CUSW相连,同时与开关CDSW相连。开关CUSW与经由二极管5提供第一电压Vs1的第一电压源相连,且同时与经由开关RSW提供第三电压Vw的第三电压源相连。开关CDSW与经由开关BSW提供第二电压Vs2的第二电压源相连,且同时与经由开关ASW而提供电压VA的电压源相连。
CL的所述另一端还经电感元件L而与开关LSW相连。开关LSW与经由开关PSW而提供电压VP的电压源相连,且同时与经由开关QSW而提供电压VQ的电压源相连。信号CUG、CDG、RG、BG、AG、LG、PG和QG是开关CUSW、CDSW、RSW、BSW、ASW、LSW、PSW和GSW的控制信号。这些开关由“高(H)”信号变成激活状态,即开关导通的导通状态。
开关CUSW和CDSW与图4中的晶体管CU和CD相应,开关LSW相当于一个双向开关,它等同于由作为单向开关工作的晶体管LU和LD所构成的一个开关,VP将根据情况而变化。
图6是在图5所示电路中交替施加电压Vs1和Vs2且向CL施加电压Vw时电压V0和各开关的控制信号的示意图。如图所示,在RSW、ASW和QSW都为非导通状态(关断状态)而BSW和PSW为导通状态的情况下,当给CL交替施加电压Vs1和Vs2时,则CUSW和CDSW交替导通,LSW在切换期导通。具体来说,在CDSW导通且给CL施加电压Vs2的状态下(即V0即为Vs2的状态),CDSW断开且LSW接通而给CL施加存储电压(stored voltage)VP(在此情形中为高电压)。而且在V0到达中点且V0变成Vs1时,CUSW导通。在CUSW导通之后,LSW关断。随后,CUSW关断,而LSW导通,保留在CL中的电荷被回收并被存储起来。当V0降到中点时,CDSW导通,V0变成Vs2。这些动作与传统的相同。
在CDSW、BSW、LSW和PSW关断且CUSW、ASW和QSW导通的状态下,在给CL施加电压VW时,RSW交替导通。因此,Vw经由CUSW和RSW施加给CL。此时,VA施加给CDSW的一端,VQ施加给LSW的另一端。由于Vw-VA和Vw-VQ小于维持电压Vs1-Vs2,所以,施加给CDSW和LSW的电压小于在维持期间所要施加的电压。因此,需要高速运行的CDSW和LSW的击穿电压可根据在维持期间所要施加的电压来设定,且它们可由具有较低击穿电压的元件组成。
附图简介从结合附图的以下描述中可以更为清楚地理解本发明的特性和优点,其中图1示意了等离子显示器的一般结构;图2示意了传统的X电极和Y电极驱动电路的一个例子;图3示意了施加给等离子显示器中每个电极的电压波形;图4示意了等离子显示器中Y电极驱动电路的一种结构;图5示意了本发明的原理;图6示意了所示原理图中施加的电压及开关的工作过程;图7示意了本发明第一实施例中Y电极驱动电路的结构;图8示意了本发明第二实施例中Y电极驱动电路的结构。
优选实施例的详细描述本发明实施例中的等离子显示器具有如图1所示的结构,其中,施加给Y电极的复位电压大于维持电压。所以,X电极驱动电路(X公共驱动器)的结构与前述的或日本专利申请No.平2001-152744和日本专利申请No.平2002-086225中所公开的电路结构相似。
图7示意了本发明第一实施例中Y电极驱动电路的结构。从与图4的比较中可清楚地看到,上述电路与图4所示的不同之处在于晶体管CD的一端和电容C1的一端都与串联在电压VQ和地电位之间的晶体管QQ和QP的接点相连。而且,在维持放电期间施加给Y电极的电压在Vs与地电位间变化。图5中的开关BSW和PSW与图7中的开关QP相应,图5中的开关ASW和QSW与图7中的开关QQ相应。
在维持放电期,QQ关断,而QP导通,电容C1一端的电压设为地电位,另一端的电压VL设为接近维持电压Vs与地电位间的中间值的值。从而,在晶体管QS、QY和QW关断的状态下,QW1导通,Vs施加给CU,CD接地,且当CD接地时CU与CD、LU与LD交替导通。此种情形的工作过程与传统的相同。
在复位期,QQ导通,QP关断,电容C1一端的电压升为VQ。从而,电压VL也升高。然后,在晶体管CD、QS、QY、LU和LD关断而CU导通的状态下,复位电路15中的QW1关断、QW导通,从而在升压电容器CS一端产生复位电压Vw,随后该电压经由CU施加给CL。此时,由于高于地电位的电压VQ被施加给CD的一端,CD两端之间的电压为Vw-VQ,该值小于Vw。类似地,由于高于地电位的电压施加给LD的一端,LD两端之间的电压也小于Vw。通过适当地设定电压VQ,可以使复位期间CD和LD两端的电压小于维持电压,而且不太可能使大于维持电压Vs的电压施加于CD和LD两端。因此,可以根据小于复位电压Vw的维持电压Vs来规定晶体管CD和LD的击穿电压,从而可获得由具较低击穿电压的元件所构成的结构。
图8示意了本发明第二实施例中Y电极驱动电路的结构。从与图4所示的比较中可见,本实施例中的电路与图4所示的不同之处在于取消了功率回收电路中的电容C1,且晶体管LU的一端和晶体管LD的一端都与复位电路中晶体管QW和QW1的接点相连。换句话说,复位电路15中的晶体管QW和QW1被用作图5中的开关PSW和QSW,从而获得所述电路。
在维持放电期,QW关断,QW1导通,QW和QW1的接点电压为地电位。那么,在晶体管QS和QY关断的状态下,Vs被施加给CU。在CD接地的状态下,CU与CD、LU与LD交替开闭。后面将给出有关此情形中降低功耗方面的描述。
在复位期,在晶体管CD、QS、QY、LU和LD关断且CU导通的状态下,复位电路15中的QW1关断,QW导通,而使QW与QW1接点处的电压升到Vw0。从而,在升压电容CS的一端产生复位电压Vw,且该复位电压经由CU施加给CL。此时,由于施加于LD一端的电压高于地电位,所以LD两端之间的电压小于Vw。因此,可以根据小于复位电压Vw的维持电压VS来指定晶体管LD的击穿电压,而且可以获得由具较低击穿电压的元件所构成的结构。
在第二实施例中,当显示电容CL上所加的电压在+Vs与-Vs间变化时,在变成目标电压之前,它将暂时变为地电位,即中间电压,从而,在不使用电感元件L1和L2的情况下,减小了功率变化量并使功率损耗降低。
例如,如果用P1来表示在未设功率回收电路时的功率消耗,则P1可由以下公式表示P1=CL×Vs×Vs/2其中CL表示显示电容器的电容。
另外,如果用P2来表示第二实施例中电路的功率消耗,则P2可由以下公式表示P2=CL×Vs×Vs/4=P1/2这就意味着从原理上讲,不用电感元件L1和L2,功率消耗可以减半。
尽管上面描述了给Y电极施加复位电压的实施例,但在通过把本发明应用于X电极驱动电路而将复位电压施加于X电极的情形中也可以得到相同的效果。
根据本发明的等离子显示器,即使把大于维持电压的电压施加给维持电极,由于施加给维持晶体管和功率回收电路中的晶体管上的电压小于维持电压,也可以采用具较低击穿电压的元件,从而降低成本。
权利要求
1.一种电容性负载驱动电路,用于给一个电容性负载交替地提供第一电压和第二电压,所述的电容性负载驱动电路包括一个开关,其一端与所述电容性负载相连;其中,当给所述电容性负载施加第三电压、且所述第三电压与第二电压之差大于所述第一电压与第二电压之差时,向所述开关的另一端选择性地施加一第四电压。
2.一种如权利要求1所述的电容性负载驱动电路,当给所述电容性负载交替地提供所述第一电压和第二电压时,向所述开关的所述另一端施加所述第二电压。
3.一种如权利要求1所述的电容性负载驱动电路,当给所述电容性负载交替地提供所述第一电压和第二电压时,给所述开关的所述另一端提供一个介于第一电压与第二电压之间的电压。
4.一种如权利要求1所述的电容性负载驱动电路,所述开关与所述电容性负载形成一个谐振电路,并形成一个功率回收电路,用于在施加给所述电容性负载的电压发生改变时回收能量,在施加给所述电容性负载的电压接下来再次改变时消耗所述回收的能量。
5.一种如权利要求3所述的电容性负载驱动电路,所述开关经一个电感元件而与所述电容性负载相连。
6.一种如权利要求4所述的电容性负载驱动电路,所述开关经一个电感元件而与所述电容性负载相连。
7.一种等离子显示器,包括一个显示板,具有依次相邻排列的第一电极和第二电极;一个X驱动电路,用于驱动所述第一电极;一个Y驱动电路,用于驱动所述第二电极;第一电压和第二电压交替地施加给所述的第一电极和第二电极,以在所述第一电极和第二电极之间产生维持放电;对所述第一电极或第二电极中至少一个施加第三电压,所述的第三电压与第二电压之差大于所述第一电压与第二电压之差;与被施加所述第三电压的所述第一电极或第二电极相连的所述X驱动电路或Y驱动电路含有一个开关,开关的一端与所述第一电极或第二电极相连;其中,在给所述第一电极或第二电极施加所述第三电压时,给所述开关的所述另一端选择性地施加一第四电压。
8.一种如权利要求7所述的等离子显示器,其中所述的第一电压和第二电压交替提供给所述第一电极或第二电极,所述的第二电压提供给所述开关的所述另一端。
9.一种如权利要求7所述的等离子显示器,在所述第一电压和第二电压交替提供给所述第一电极或第二电极时,给所述开关的所述另一端提供一个电压,该电压值介于第一电压与第二电压之间。
10.一种如权利要求7所述的等离子显示器,至少所述X驱动电路和Y驱动电路中之一与所述显示板的显示电容形成谐振电路,包括一个功率回收电路,用于在施加给第一或第二电极的电压改变时回收能量,在施加给第一和第二电极的电压下一次改变时消耗所述能量,并且所述开关是一个构成功率回收电路的开关。
11.一种如权利要求10所述的等离子显示器,所述的开关经由一个电感元件与所述第一电极或第二电极相连。
12.一种如权利要求7所述的等离子显示器,还包括第一复位开关,用于提供复位电压;第二复位开关,连接于所述第一复位开关与地之间;一个升压电容器,与所述第一复位开关和第二复位开关的接点相连;和一个复位电压发生电路,通过使所述第一复位开关处于导通状态、第二复位开关处于非导通状态而在所述升压电容器上产生所述第三电压,另一方面,通过使所述第一复位开关处于非导通状态、第二复位开关处于导通状态而使所述第一电压被充给所述升压电容器;其中,所述开关与所述第一复位开关和第二复位开关的接点相连。
13.一种驱动电路,用于驱动显示板中的电极,所述的显示板具有一对依次相邻排列的电极,所述的驱动电路包括第一电源电路,用于给所述电极提供第一电压;第二电源电路,用于给所述电极提供第二电压;和功率回收电路,具有一个电感元件和一个选择电路,所述电感元件的一端与所述电极相连,所述选择电路能够选择性地向所述电感元件的另一端输出高电压和低电压。
14.一种如权利要求13所述的驱动电路,所述的第一电源电路包括一个用于产生比第一电压大的第三电压的复位电压发生电路。
15.一种如权利要求13所述的驱动电路,所述的选择电路经由一个电容元件与所述电感元件的所述另一端相连。
全文摘要
本发明公开了一种电容性负载驱动电路和等离子显示器(采用这种电路),即使是在维持电极上所加电压大于维持电压时,也能采用具有与维持电压相应的额定电压的维持晶体管,其中,含有一个其一端与一个电容性负载相连的开关,当给所述的电容性负载施加第三电压、且该电压与第二电压之差大于第一电压与第二电压之差时,选择性地给所述开关的所述另一端施加第四电压。
文档编号G09G3/20GK1459771SQ031044
公开日2003年12月3日 申请日期2003年2月17日 优先权日2002年5月16日
发明者小野泽诚, 伊藤英司, 熊仓健, 黄木英明, 鎌田雅树, 山田和义 申请人:富士通日立等离子显示器股份有限公司

最新回复(0)