专利名称:液晶显示器及其驱动方法
技术领域:
本发明涉及一种液晶显示器件,尤其涉及一种适于通过阻止闪烁和DC图 像残留来提高显示质量的液晶显示器件及其驱动方法。
背景技术:
液晶显示器件根据视频信号控制液晶单元的光透射率,由此显示图像。有 源矩阵型液晶显示器件通过转换供给到形成于每个液晶单元Clc处的薄膜晶 体管TFT的数据电压来有源地控制显示图像,如图1中所示,因而提高了运 动图像的显示质量。如图1中所示,参考标记"Cst"表示用于保持充在液晶 单元Clc中的数据电压的存储电容器。"DL"表示供给有数据电压的数据线, "GL"表示供给有扫描电压以激活薄膜晶体管TFT的栅线。为了减小液晶的退化并降低DC偏移分量,液晶显示器件由反转方法驱 动,其中极性在相邻液晶单元之间和连续帧周期之间反转。如果数据电压的两 个极性之间的任意一个极性占统治地位供给较长时间,会产生残留图像。因为 在液晶单元中反复充有相同极性的电压,所以产生被称作"DC图像残留"的 这种残留图像。产生DC图像残留时刻的一个例子是当给液晶显示器件供给隔行扫描的 数据电压时。隔行扫描方法在奇数帧周期期间给奇数水平线上的液晶单元供给 奇数线数据电压,在偶数帧周期期间给偶数水平线上的液晶单元供给偶数线数 据电压。图2图解了表示使用隔行扫描方法施加到液晶单元Clc的数据电压的一个例子的波形图。图2的数据电压表示施加到设置在奇数水平线上的任意一个液 晶单元的数据电压。如图2中所示,使用隔行扫描方法,仅在奇数帧周期器件给设置在奇数水 平线上的液晶单元Clc (没有示出)供给高数据电压(即图像数据)。此外, 因为数据电压的极性每个帧周期都改变,所以液晶单元Clc仅在奇数帧周期期 间供给有正的高电压,而在偶数帧周期期间供给有低电压(即没有图像数据)。 由此,像图2的框中所示的波形一样,例如在四个帧周期期间正数据电压变得 比负数据电压更加显著,由此产生了 DC图像残留现象。图3显示了由于隔行扫描数据而产生的DC残留现象的实验结果的示例性 图。例如,如果使用隔行扫描方法在液晶显示面板上以固定的时间周期显示原 始图像(例如图3的左图),则当在原始图像之后向液晶显示面板的所有液晶 单元Clc供给中间灰度级(例如127的灰度级)的数据电压时会模糊地出现原 始图像的DC图像残留图案(例如图3的右图)。产生DC图像残留时刻的另一个例子是当图像以固定速度移动或巻动时, 这是因为根据巻动(或移动)的图像的巻动速度(或移动速度)和尺寸,在液 晶单元Clc中反复积聚相同极性的图像数据电压。图4显示了当以固定速度移 动斜线或特征图案时产生的DC残留现象的实验结果的示例性图。在液晶显示器件中,移动图像的显示质量下降不仅是因为DC图像残留, 而且还因为由亮度的视觉差导致的闪烁现象。因此,为了提高液晶显示器件的 显示质量,必须阻止或最小化DC图像残留现象和闪烁现象。发明内容因此,本发明涉及一种基本上克服了由于现有技术的限制和缺点而导致的 一个或多个问题的液晶显示器件及其驱动方法。本发明的一个目的是提供一种通过阻止DC图像残留和闪烁而提高显示 质量的液晶显示器件及其驱动方法。在下面的描述中将列出本发明其它的特征和优点,一部分从该描述而变得 显而易见,或者通过本发明的实践领会到。通过所写说明书及其权利要求以及 附图中特别指出的结构可实现和获得本发明的目的和其它优点。为了实现这些目的和其它优点并根据本发明的目的,如这里具体化和广泛描述的, 一种液晶显示器件,包括液晶显示面板,该面板包括供给有数据电 压的多条数据线、供给有栅脉冲的多条栅线和多个液晶单元;数据驱动电路, 其响应于极性控制信号将数据电压的极性反转,并响应于源输出使能信号向数 据线输出数据电压;栅驱动电路,其向栅线供给栅脉冲;和POL/SOE逻辑电 路,其对于除第N (其中N是正整数)倍帧周期之外的其他每一帧周期反转 极性控制信号,其中POL/SOE逻辑电路在每一第N倍帧周期处控制极性控制 信号以使数据电压的极性与前一帧周期的相同,并将在每一第N倍帧周期处 的源输出使能信号的脉冲宽度控制为比其他帧周期的长。在另一方面, 一种液晶显示器件,包括液晶显示面板,其包括供给有数 据电压的多条数据线、供给有栅脉冲的多条栅线和多个液晶单元;图像分析电 路,其检测在输入图像中的隔行扫描数据和巻动数据中的任意一种;数据驱动 电路,其响应于极性控制信号将数据电压的极性反转,并响应于源输出使能信号向数据线输出数据电压;栅驱动电路,其向栅线供给栅脉冲;和POL/SOE 逻辑电路,其对于除第N (其中N是正整数)倍帧周期之外的其他每一帧周 期反转极性控制信号,其中当图像分析电路检测到输入图像数据是隔行扫描数 据和巻动数据中的任意一种时,该POL/SOE逻辑电路在每一第N倍帧周期处 控制极性控制信号以使数据电压的极性与前一帧周期的相同,并将在每一第N 倍帧周期处的源输出使能信号的脉冲宽度控制为比其他帧周期的长。在另一方面中, 一种液晶显示器件,包括液晶显示面板,其包括供给有 数据电压的多条数据线、供给有栅脉冲的多条栅线和多个液晶单元;数据驱动 电路,其响应于极性控制信号将数据电压的极性反转,并响应于源输出使能信号向数据线输出数据电压;栅驱动电路,其向栅线供给扫描脉冲;和图像分析 电路,其检测在输入图像中的隔行扫描数据和巻动数据中的任意一种;第一控 制器,其在老化周期期间增加液晶单元的数据电荷量,该老化周期从产生驱动 电路的电力一直到之后的预定时间,并当在老化周期之后的正常驱动周期期间 通过图像分析电路检测到隔行扫描数据和巻动数据中的任意一种时,第一控制 器使用源输出使能信号在每一第N (其中N是正整数)倍帧周期处降低液晶 单元的数据电荷量;第二控制器,当在正常驱动周期期间通过图像分析电路检 测到隔行扫描数据和巻动数据中的任意一种时,其将在每一第N倍帧周期处 供给到液晶单元的数据极性控制为与前一帧周期相同,并使用极性控制信号在所有其他帧周期处反转供给到液晶单元的数据极性。应当理解,本发明前面的一般性描述和下面的详细描述都是典型性的和解释性的,意在提供所要求保护的本发明进一步的解释。
给本发明提供进一步理解并组成说明书一部分的附解了本发明的实 施方案并与说明书一起用于解释本发明的原理。在附图中 图1是显示液晶显示器件的液晶单元的电路图; 图2是显示隔行扫描数据的一个例子的波形图;图3是显示由隔行扫描数据导致的DC图像残留的实验结果屏幕; 图4是显示由巻动数据导致的DC图像残留的实验结果屏幕; 图5是图解依照本发明第一实施方式的液晶显示器件的典型驱动方法的 视图;图6是图解图5中所示的源输出使能信号的波形图;图7是图解在巻动数据中没有产生DC图像残留的视图;图8是图解在第N倍帧周期中增加光的实验结果的波形图;图9是图解在第N倍帧周期中降低光的实验结果的波形图;图IO是图解在隔行扫描数据中没有产生DC图像残留的视图;图11是图解依照本发明第一实施方式的典型液晶显示器件的方块图;图12是图解图11中所示的典型数据驱动电路的方块图;图13是图解图12中所示的典型数字/模拟转换器的电路图;图14是图解图11中所示的典型POL/SOE逻辑电路的方块图;图15是图解图14中所示的典型逻辑部分的方块图;图16是图解图15中所示的典型POL反转信号以及第一和第二极性控制 信号的波形图;图17图解依照本发明第二实施方式的液晶显示器件的典型驱动方法的流 程图;图18是图解依照本发明第二实施方式的典型液晶显示器件的方块图; 图19是图解依照本发明第三实施方式的液晶显示器件的典型驱动方法的 流程图;图20是图解依照本发明第三实施方式的液晶显示器件的典型驱动方法的典型帧构造图;图21是图解在老化周期(aging period)期间液晶单元的典型光波形的波 形图;图22是图解依照本发明第四实施方式的液晶显示器件的典型驱动方法的 流程图;图23是图解图14中所示的POL/SOE逻辑电路的另一典型实施方式的方 块图;图24是图23中所示的典型电源电压和栅开始脉冲的波形; 图25是图解依照本发明第五实施方式的液晶显示器件的典型驱动方法的 流程图;图26A是图解依照本发明第六实施方式的液晶显示器件的典型驱动方法 的流程图;图26B是显示依照本发明第六实施方式的典型液晶显示器件的方块图; 图27是图解依照本发明第六实施方式的栅驱动电路的典型移位寄存器的 方块图;图28和29是显示在第N倍帧周期中产生的时序信号和扫描脉冲的典型 波形图;图30是显示在除第N倍帧周期之外的其他帧周期产生的栅时序信号和扫 描脉冲的典型波形图;图31是图解依照本发明第七实施方式的液晶显示器件的典型驱动方法的 流程图;图32是显示依照本发明第七实施方式的典型液晶显示器件的方块图; 图33是图解依照本发明第八实施方式的液晶显示器件的典型驱动方法的 流程图;图34是在除第N倍帧周期之外的其他帧周期产生的数据电压和扫描脉冲 的典型波形图;图35是显示在依照本发明第八实施方式的液晶显示器的典型驱动方法 中,在第N倍帧周期期间的数据电压和扫描脉冲的典型波形图;图36是图解图26和图32中所示的典型第二逻辑电路的方块图;图37是显示在依照本发明第八实施方式的液晶显示器的典型驱动方法 中,在第N倍帧周期期间的数据时序控制信号和栅时序控制信号的典型波形 图;图38是图解依照本发明第九实施方式的液晶显示器件的典型驱动方法的 流程图;图39A是图解依照本发明第十实施方式的液晶显示器件的典型驱动方法 的流程图;图39B是图解依照本发明第十实施方式的典型液晶显示器件的方块图; 图40是图解依照本发明第十实施方式的典型逻辑电路的方块图; 图41A是图解依照本发明第十一实施方式的液晶显示器件的典型驱动方 法的流程图;图41B是图解依照本发明第十一实施方式的典型液晶显示器件的方块图; 图42是图解依照本发明第十一实施方式的典型逻辑电路的方块图; 图43是图解图42中所示的典型逻辑部分的方块图; 图44是图解依照本发明第十二实施方式的典型液晶显示器件的方块图; 图45是图解依照本发明第十二实施方式调制栅时序控制信号的典型方法 的波形图;图46是图解依照本发明第十三实施方式的液晶显示器件的典型驱动方法 的流程图;以及图47是图解依照本发明第十三实施方式的典型液晶显示器件的方块图。
具体实施方式
现在将详细描述本发明的实施方式,附图中图解了其实施例。如图5中所示,依照本发明第一实施方式的液晶显示器件的典型驱动方法 在每个帧周期都将供给到液晶单元Clc的数据电压的极性反转,并在每个第N 倍帧周期处保持与前一帧周期相同的极性。'N'优选为不小于8的整数,因为实验发现当N为不小于8的整数时在隔 行扫描数据或巻动数据中似乎都不出现DC图像残留。然而,在不脱离本发明 范围的情况下,也可使用其他值的'N'。此外,如图6中所示,依照本发明第一实施方式的典型驱动方法在第一到第(N— 1 )帧周期期间产生具有第一脉冲宽度Wl的第一源输出使能信号SOE, 并且在第N帧周期处产生具有比第一脉冲宽度W1宽的第二脉冲宽度W2的第 二源输出使能信号FGDSOE。第一和第二源输出使能信号SOE、 FGDSOE是 表示数据驱动电路输出的时序控制信号。随后,依照本发明第一实施方式的典 型驱动方法在第(N+l)到第(2N—1)帧周期期间产生具有第一脉冲宽度 Wl的第一源输出使能信号SOE,而在第2N帧周期期间产生具有第二脉冲宽 度W2的第二源输出使能信号FGDSOE,等等。换句话说,在每一第N倍帧 周期处产生具有第二脉冲宽度W2的第二源输出使能信号FGDSOE,同时在所 有其他帧周期处产生具有第一脉冲宽度Wl的第一源输出使能信号SOE。在第一和第二源输出使能信号SOE、 FGDSOE的高逻辑部分期间,数据 驱动电路产生公共电压Vcom或电荷共享电压。公共电压Vcom是在正数据电 压和负数据电压之间的中间电压。电荷共享电压是通过相邻数据线之间的短路 而产生的正数据电压和负数据电压的平均值的电压,所述相邻数据线中的一条 在源输出使能信号SOE的高逻辑部分期间供给有正电压,而另一条设置为靠 近上述一条并供给有负数据电压。在第一和第二源输出使能信号SOE、 FGDSOE的低逻辑周期期间,数据驱动电路产生正数据电压+Vdata或负数据 电压一Vdata。在第一到第(N—l)帧周期和第(N+l)到第(2N—1)帧周期期间,第 一源输出使能信号SOE的高逻辑部分和栅脉冲GP没有产生交迭,或者交迭 非常短的时间。因此,在第一到第(N—l)帧周期和第(N+l)到第(2N—1) 帧周期期间,当与液晶单元Clc连接的TFT通过栅脉冲GP导通时,液晶单元 Clc充有正数据电压+Vdata或负数据电压一Vdata。随后,在TFT截止之后通 过存储电容器Cst保持数据电压+Vdata或一Vdata。由虚线VCLc (SOE)表示 由第一源输出使能信号SOE充入的电压量。然而,对于第N倍帧周期的每一个(例如第N和第2N帧周期)来说, 第二源输出使能信号FGDSOE的高逻辑部分和栅脉冲GP产生相对长时间的 交迭。因此,在每个第N倍帧周期(例如第N和第2N帧周期)处,在TFT 由栅脉冲GP导通时被充入公共电压Vcom或电荷共享电压之后,液晶单元 Clc被充入数据电压+Vdata或一Vdata。随后,在TFT截止之后通过存储电容 器Cst将液晶单元Clc保持在数据电压+Vdata和一Vdata。由虚线VClc(FGDSOE)表示由第二源输出使能信号FGDSOE充入的电压量。因此,当在每一帧周期处给液晶单元Clc供给相同灰度级的数据电压 +¥4&13和一¥(1313时,在每个第N倍帧周期(例如第N和第2N帧周期)处液 晶单元Clc的电荷量小于在第一到第(N—1)帧周期和第(N+l)到第(2N 一l)帧周期期间的电荷量,这是因为在每个第N倍帧周期处,由于第二源输 出使能信号FGDSOE和栅脉冲GP的交迭,液晶单元Clc在充入公共电压Vcom 或电荷共享电压之后被充入数据电压+V数据和一V数据。为了举例目的,如果第一源输出使能信号SOE的第一脉冲宽度Wl设 为'1',则第二源输出使能信号FGDSOE的第二脉冲宽度W2就应设为1.35_ 1.71。尽管通过实验发现这些值是最佳的第二脉冲宽度值,在实验中在隔行扫 描方法和巻动过程中既没有产生DC图像残留也没有产生闪烁,但在不脱离本 发明范围的情况下,可使用第一脉冲宽度Wl和第二脉冲宽度W2之间的其他 比例。实验包括将2.24 p s作为第一源输出使能信号SOE的第一脉冲宽度Wl, 对于N个帧周期来说通过控制数据电压使其具有与前一帧相同的极性来驱动 液晶显示面板,调整第二源输出使能信号FGDSOE的第二脉冲宽度W2,并检 査在隔行扫描方法和巻动期间是否存在DC图像残留和闪烁。使用该实验,在 隔行扫描方法和巻动期间既没有产生DC图像残留也没有产生闪烁的第二源 输出使能信号的第二脉冲宽度W2被确定为大约3.04P s — 3.8u s。发现如果 第二源输出使能信号FGDSOE的第二脉冲宽度W2比3.04u s窄,则在第N 帧周期和第2N帧周期时液晶单元Clc的电荷量降低不充分。因而,在屏幕上 视觉感觉到闪烁。另一方面,如果第二源输出使能信号FGDSOE的第二脉冲 宽度W2比3.84 p s宽,则在第N帧周期和第2N帧周期时液晶单元Clc的电 荷量下降过大。因而,在屏幕上视觉感觉到闪烁和亮度减小。如上所述,依照本发明第一实施方式的液晶显示器件的典型驱动方法的原 理是,在除了每一第N倍帧周期之外的每个帧周期期间通过反转数据电压的 极性并在每一第N倍帧周期处增加源输出使能信号SOE的脉冲宽度,由此降 低液晶单元Clc的电荷量,从而阻止DC图像残留和闪烁。图7到9是解释当向任意液晶单元Clc供给巻动数据时DC图像残留和闪 烁阻止效果的视图。如图7中所示,如果符号和字符例如以每帧8像素的速度移动,且使用极性控制信号POL以8个帧周期为单位(即每一第8倍帧周期) 将数据电压控制为与前面帧相同的极性,则在图7中所示的阴影帧周期中,任 意的液晶单元Clc就被充入符号和字符的数据电压。注意极性图案,数据电压 以"+"到"一"到"++"到"——"等的顺序变化。因此,本发明阻止了因为在符号和字符以固定速度移动的巻动数据中液晶单元Clc中充入的电压极 性的周期性反转而产生的DC图像残留。从图8中所示的光波形可以看出,设置在液晶显示面板顶部上的光电二极 管的输出波形显示出,当在每个第8帧周期处相同极性的数据电压重复两个帧 周期时,在液晶单元中积聚了相同极性的数据电压,由此增加了积聚电压。由 于相同极性的积聚电压,液晶单元Clc的亮度在极性保持相同的两个帧周期之 间快速增加。如图7中所示,每一第8帧周期都发生该现象,由此产生了闪烁 效果。为了阻止这种闪烁现象,依照本发明实施方式的液晶显示器件的驱动方 法在极性保持相同的每一第N倍帧周期处使用第二源输出使能信号FGDSOE 来减小液晶单元Clc的电荷量,由此阻止亮度的快速变化。图9显示了下述光 波形,其显示出阻止了亮度的激烈变化。图10是图解当给任意液晶单元Clc供给隔行扫描数据时DC图像残留和 闪烁现象效果的视图。如图10中所示,如果给任意的液晶单元Clc供给隔行 扫描数据,仅在第(N—l)帧周期和第(N+l)帧周期(即奇数帧周期)中给 液晶单元Clc供给高数据电压,在第N帧周期和第(N+2)帧周期(即偶数帧 周期)中给其供给相对低的黑电压或平均电压。结果,第(N—l)帧周期中 供给的正数据电压和第(N+l)帧周期中供给的负数据电压彼此抵消,从而在 液晶单元Clc中没有积聚偏置极性的电压电荷。因此,依照本发明的液晶显示 器件没有产生DC图像残留和闪烁,即使当给其供给隔行扫描数据时。图11到15图解了依照本发明第一实施方式的典型液晶显示器件。如图 11中所示,依照本发明第一实施方式的液晶显示器件包括液晶显示面板100、 时序控制器101、POL/SOE逻辑电路102、数据驱动电路103和栅驱动电路104。在液晶显示面板100中,在两个玻璃基板之间注入有液晶分子。液晶显示 面板100包括mxn个液晶单元Clc,其中m条数据线Dl到Dm和n条栅线 Gl到Gn以彼此交叉的矩阵图案设置。在液晶显示面板100的一个玻璃基板 上形成有数据线Dl到Dm、栅线Gl到Gn、 TFT、与TFT连接的液晶单元Clc的像素电极1、存储电容器Cst以及其他组件。在液晶显示面板100的另 一个玻璃基板上形成有黑矩阵、滤色片、公共电极2以及其他组件。在一个选择例中,在垂直电场驱动结构中,如TN (扭曲向列)模式和VA (垂直对准)模式中,公共电极2形成在与像素电极1相对的玻璃基板上。在 另一选择例中,在水平电场驱动结构中,如IPS (共平面开关)模式和FFS (边 缘场切换)模式中,公共电极2与像素电极1一起形成在相同的玻璃基板上。 公共电极2供给有正数据电压和负数据电压之间的公共电压Vcom。在液晶显 示面板100的上玻璃基板和下玻璃基板上形成有光轴彼此垂直交叉的偏振器, 在面对液晶的内表面上形成有用于设定液晶预倾角的定向膜。时序控制器101接收时序信号,如垂直/水平同步信号Vsync、 Hsync,数 据使能信号,时钟信号和其他控制信号,从而控制POL/SOE逻辑电路102、 栅驱动电路104和数据驱动电路102的操作时序。控制信号包括栅开始脉冲 GSP、栅移位时钟信号GSC、栅输出使能GOE、源开始脉冲SSP、源采样时 钟SSC、源输出使能信号SOE和第一极性控制信号POL。栅开始脉冲GSP表 示当屏幕将要显示时在第一垂直周期中扫描开始的开始水平线。作为用于连续 移动栅开始脉冲GSP的定序控制信号,栅移位时钟信号GSC输入到栅驱动电 路内的移位寄存器并具有对应于TFT的导通周期的脉冲。栅输出信号GOE表 示栅驱动电路104的输出。源开始脉冲SSP是数据控制信号DDC并表示在将 要显示数据的第一水平线中的开始像素。源采样时钟SSC表示基于上升或下 降沿在数据驱动电路103内的数据的锁存操作。源输出使能信号SOE表示数 据驱动电路103的输出。第一极性控制信号POL表示供给到液晶显示面板100 的液晶单元Clc的数据电压的极性。第一极性控制信号POL可产生为其中对 每个水平周期都反转逻辑的1点反转极性控制信号和其中对每两个水平周期 反转逻辑的2点反转极性控制信号中的任意一种。时序控制器101以120Hz或60Hz的帧频产生时序控制信号,从而基于 120Hz或60Hz控制POL/SOE逻辑电路102、数据驱动电路103和栅驱动电路 104的操作。帧频是对应于垂直同步信号Vsync的频率,其表示每秒的屏幕数。 120Hz帧频每秒产生在液晶显示面板100上显示的120个屏幕,60Hz帧频每 秒产生在液晶显示面板100上显示的60个屏幕。与60Hz帧频相比,当液晶 显示器件以120Hz帧频驱动时不怎么注意到闪烁。POL/SOE逻辑电路102接收栅开始脉冲GSP和第一极性控制信号POL, 为了阻止如上所述的残留图像和闪烁,其在N的倍数的帧周期中(即在第N, 第2N帧周期等中)产生第二极性控制信号FGDPOL,从而给数据驱动电路103 选择性地供给第一极性控制信号POL或第二极性控制信号FGDPOL。第一极 性控制信号POL具有对于每个水平周期(即1点)或对于每两个水平周期(即 2点)反转的逻辑,且为了对于每个帧周期都反转数据电压的极性,该逻辑还 可对于每个帧周期反转,如图16中所示。在每个第N倍帧周期处,第二极性 控制信号FGDPOL以与前一帧周期相同的相位产生并具有对于每个水平周期 或对于每两个水平周期反转的逻辑,从而以与前一帧周期相同的极性图案控制 数据电压的极性,如图16中所示。POL/SOE逻辑电路102还接收第一源输出使能信号SOE和第三时钟信号 CLK3,从而POL/SOE逻辑电路102产生被调整为在每一第N倍帧周期处具 有较宽脉冲信号的第二源输出使能信号FGDSOE。 POL/SOE逻辑电路102选 择性地给数据驱动电路103输出第一源输出使能信号SOE或第二源输出使能 信号FGDSOE。第一源输出使能信号SOE产生为具有第一脉冲宽度Wl。第 二源输出使能信号FGDSOE产生为具有比第一脉冲宽度Wl宽的第二脉冲宽 度W2。在每一第N倍帧周期处第二源输出使能信号FGDSOE供给到数据驱 动电路103,在其他所有帧周期处供给第一源输出使能信号SOE。依照本发明第一实施方式的典型液晶显示器件还包括连接在时序控制器 101与POL/SOE逻辑电路102之间的供给第三时钟信号CLK3的多路复用器。 多路复用器根据供给到其自身的控制端子的控制信号SEL,选择从时序控制器 的内部振荡器供给的第一时钟信号CLK1或从外部振荡器供给的第二时钟信 号CLK2。根据控制信号SEL,多路复用器给POL/SOE逻辑电路102供给选 择的时钟信号CLK1或CLK2作为第三时钟信号CLK3。多路复用器的控制端 子与任意引脚相连。该任意引脚与多路复用器的控制端子连接并可由制造商选 择性地连接到地电压源GND或电源电压Vcc。例如,如果任意引脚与地电压 源GND连接,则多路复用器具有供给有"0"的选择控制信号SEL的控制端 子,从而输出第一时钟信号CLK1作为第三时钟信号CLK3,如果任意引脚与 电源电压Vcc连接,则多路复用器具有供给有"1"的选择控制信号SEL的控 制端子,从而输出第二时钟信号CLK2作为第三时钟信号CLK3。数据驱动电路103在时序控制器101的控制下锁存数字视频数据RGB。 数据驱动电路103根据极性控制信号POL/FGDPOL将数字视频数据转换为模 拟正/负伽玛补偿电压,从而产生正/负模拟数据电压,由此给数据线D1到Dm 供给数据电压。栅驱动电路104由多个栅驱动集成电路(之后称作"IC")组成,每个栅 集成电路都包括移位寄存器、用于将移位寄存器的输出信号的摆动宽度转换为 适于驱动液晶单元的TFT的摆动宽度的电平移位器和连接在电平移位器与栅 线Gl到Gn之间的输出缓冲器。栅驱动电路104顺序输出具有大约一个水平 周期的脉冲宽度的栅脉冲。POL/SOE逻辑电路102可以嵌在时序控制器101 内。依照本发明第一实施方式的典型液晶显示器件还包括用于给时序控制器 101供给数字视频数据RGB和时序信号Vsync、 Hsync、 DE、 CLK的视频信 号源105。视频信号源105包括广播信号、外部器件接口电路、图形处理电路、 线存储器106等。视频信号源105从外部器件或广播信号提取视频数据并将视 频数据转换为数字数据,从而供给到时序控制器101。由视频信号源105接收 的隔行扫描广播信号在被输出之前存储在线存储器106中。如上所述,隔行扫 描广播信号的视频数据在奇数帧周期中仅存在于奇数线中,在偶数帧周期中仅 存在于偶数线中。因此,如果接收到隔行扫描广播信号,则视频信号源105 产生存储在线存储器106中的黑色数据值或有效数据的平均值,作为奇数帧周 期中的偶数线数据和偶数帧周期中的奇数线数据。视频信号源105将时序信号Vsync、 Hsync、 DE、 CLK与数字视频数据一 起供给到时序控制器101。此外,视频信号源105给电路,例如时序控制器101、 POL/SOE逻辑电路102、数据驱动电路103、栅驱动电路104、用于产生液晶 显示面板的驱动电压的DC-DC转换器、用于点亮背光单元的光源的反相器等 供给电力。图12和13是详细显示典型数据驱动电路103的电路图。参照图12和13, 数据驱动电路103包括多个源IC,每一个源IC都驱动k (k是小于m的整数) 条数据线Dl到Dk。源IC包括移位寄存器111、数据寄存器112、第一锁存 器113、第二锁存器114、数字/模拟转换器(之后将其称作"DAC" ) 115、 电荷共享电路116和输出电路117。移位寄存器111根据源采样时钟SSC移动来自时序控制器101的源开始 脉冲SSP,从而产生采样信号。此外,移位寄存器111移位源开始脉冲SSP, 从而将进位信号CAR传送到下一级的移位寄存器111。数据寄存器112临时 存储由时序控制器101划分的奇数像素的数字视频数据RGBodd和偶数像素的 数字视频数据RGBeven,并将存储的数字视频数据RGBodd、 RGBeven供给 到第一锁存器113。第一锁存器113响应于从移位寄存器111顺序输入的采样 信号而采样来自数据寄存器112的数字视频数据RGBodd和RGBeven,锁存 数字视频数据RGBodd和RGBeven并将它们输出。第二锁存器114锁存从第 一锁存器113输入的锁存数据,并在源输出使能信号SOE、 FGDSOE的低逻 辑周期期间与其他IC的其他第二锁存器114同时输出数字视频数据。如图13中所示,图12的DAC 115包括供给有正伽马基准电压GH的P-解码器PDEC 121 、供给有负伽马基准电压GL的N-解码器NDEC 122和响应 于极性控制信号FGDPOL、 POL而选择P-解码器121的输出或N-解码器122 的输出的多路复用器123。 P-解码器121解码从第二锁存器114输入的数字视 频数据并输出对应于该数据的灰度级值的正伽马补偿电压。N-解码器122解码 从第二锁存器114输入的数字视频数据并输出对应于该数据的灰度级值的负 伽马补偿电压。多路复用器123响应于极性控制信号FGDPOL、 POL在正伽 马补偿电压和负伽马补偿电压之间进行选择,并输出作为模拟数据电压的选择 的正/负伽马补偿电压。电荷共享电路116在源输出使能信号SOE、 FGDSOE的高逻辑周期期间 将相邻的数据输出通道短路,从而输出相邻数据输出通道中数据电压的平均值 以作为电荷共享电压。可选择地,电荷共享电路116在源输出使能信号SOE、 FGDSOE的高逻辑周期期间给数据输出通道供给公共电压Vcom。如上所述, 电荷共享电路116产生电荷共享电压或公共电压,从而减小正数据电压和负数 据电压的快速变化。输出电路117包括用于将供给到数据线Dl到Dk的模拟 数据电压的信号衰减最小化的缓冲器。图14和15是详细显示典型POL/SOE逻辑电路102的电路图。如图14 中所示,POL/SOE逻辑电路102包括逻辑部分131、第一多路复用器132和第 二多路复用器133。逻辑部分131从时序控制器101接收栅开始脉冲GSP、第 一极性控制信号POL、第一源输出使能信号SOE和时钟信号CLK3,并在每一第N倍帧周期处产生第二极性控制信号FGDPOL和第二源输出使能信号 FGDSOE。第一多路复用器132根据施加到其控制端子的控制信号(下面将要描述的 SEL2或SEL3)的逻辑值在第一极性控制信号POL和第二极性控制信号 FGDPOL之间进行选择。第二多路复用器133根据施加到其自身控制端子的 控制信号的逻辑值在第一源输出使能信号SOE和第二源输出使能信号 FGDSOE之间进行选择。第一和第二多路复用器132、 133的控制端子与任意引脚连接。该任意引 脚与第一和第二多路复用器132、 133的控制端子连接,并可由制造商选择性 地连接到地电压源GND或电源电压Vcc。例如,如果任意引脚与地电压源GND 连接,则第一多路复用器132具有供给有"0"的选择控制信号SEL2的控制 端子,从而输出第二极性控制信号FGDPOL,第二多路复用器133具有供给 有"0"的选择控制信号SEL2的控制端子,从而输出第二源输出使能信号 FGDSOE。如果任意引脚与电源电压Vcc连接,则第一多路复用器132具有供 给有"l"的选择控制信号SEL2的控制端子,从而输出第一极性控制信号POL, 第二多路复用器133具有供给有"1"的选择控制信号SEL2的控制端子,从 而输出第一源输出使能信号SOE。如图15和16中所示,逻辑部分131包括帧计数器141、 POL反相器142、 异或门(之后称作"XOR" ) 143、 SOE时序分析器144、 SOE调节器145和 第三多路复用器146。帧计数器141响应于在一个帧周期期间产生一次并在与该帧周期的开始 同时产生的栅开始脉冲GSP而输出帧计数信息Fcnt,其表示将要在液晶显示 面板100上显示的图像的帧数。此外,帧计数器141产生值"N",其表示产 生第二极性控制信号FGDPOL和第二源输出使能信号FGDSOE的第N个帧周 期的倍数。POL反相器142接收来自帧计数器141的帧计数信息Fcnt并对帧计数信 息Fcnt用N进行取模(modulus division),由此当操作结果的余数为"0"时 产生反转的输出信号。输出信号是POL反转信号POLinv。因此,如图16中 所示,输出信号POLinv的逻辑(即高或低逻辑)保持(N—l)个帧周期,并 且当帧周期是N的倍数时输出信号POLhw的逻辑反转。因此,从POL反相器142输出的POL反转信号POLirw表示每个第N倍帧周期的开始时间。XOR 143对第一极性控制信号POL和POL反转信号POLinv进行异或操作,从而 产生第二极性控制信号FGDPOL,以在第N帧中将极性图案保持为与前一帧 周期(例如第(N_l)帧周期)中的极性图案相同。SOE时序分析器144以时钟信号CLK3为单位分析第一源输出使能信号 SOE并检测第一源输出使能信号SOE的上升沿、脉冲宽度和下降沿。SOE调 节器145使用来自SOE时序分析器144的SOE信息Check—SOE,在每一第N 倍帧周期处产生具有第二脉冲宽度W2的第二源输出使能信号FGDSOE。根据 来自帧计数器141的N帧信息,第三多路复用器146在每一第N倍帧周期处 选择SOE调节器145的输出,并对于其他所有帧周期,第三多路复用器146 选择第一源输出使能信号SOE,由此产生第二源输出使能信号FGDSOE。图17是图解依照本发明第二实施方式的液晶显示器件的典型驱动方法的 流程图。如图17中所示,依照本发明第二实施方式的液晶显示器件的典型驱 动方法包括分析输入数据,从而判断输入数据是否是可能产生DC图像残留的 数据(例如输入数据是隔行扫描数据或巻动数据)(Sl, S2)。如果确定输入 数据不可能导致DC图像残留,则液晶显示器件就构造成使用极性信号POL 和源输出信号SOE进行正常操作(S5)。然而,如果确定当前的输入数据可能导致DC图像残留(S2),则判断当 前帧是否是N的倍数(S3)。如果当前帧是第N倍帧周期,则使用第二极性 控制信号FGDPOL和第二源输出使能信号FGDSOE控制将要在液晶显示面板 上显示的数据电压的极性(S4)。图18图解了依照本发明第二实施方式的典型液晶显示器件。如图18中所 示,依照本发明第二实施方式的液晶显示器件包括视频信号源105、液晶显示 面板IOO、图像分析电路161、时序控制器101、 POL/SOE逻辑电路162、数 据驱动电路103和栅驱动电路104。在该实施方式中,视频信号源105、液晶 显示面板100、时序控制器101、数据驱动电路103和栅驱动电路104与前述 第一个实施方式的相同。因而,对相同组件给出相同的附图标记,并将省略其 详细描述。图像分析电路161判断当前输入图像的数字视频数据是否是可能产生DC 图像残留的数据。例如,图像分析电路161比较在一帧图像中相邻线之间的数据并确定当前输入数据是否是隔行扫描数据。如果线之间的数据不小于预定的 阈值,则确定当前输入的数据是隔行扫描数据。此外,图像分析电路161将一 帧中每个像素的数据与另一帧进行比较,从而检测显示图像中的移动图像和移 动图像的速度。如果移动图像以预定速度移动,则确定具有移动图像的帧数据为巻动数据。根据图像分析的结果,图像分析电路161产生选择信号SEL3, 其表示当前输入的数据是隔行扫描数据或巻动数据。然后使用选择信号SEL3 控制POL/SOE逻辑电路162。当检测到可能导致DC图像残留的输入数据时,POL/SOE逻辑电路162 响应于由图像分析电路161产生的选择信号SEL3的第一逻辑值,在第N倍帧 周期中产生第二极性控制信号FGDPOL和第二源输出使能信号FGDSOE。否 则,POL/SOE逻辑电路162响应于来自图像分析电路161的选择信号SEL3 的第二逻辑值,产生第一极性控制信号POL和第一源输出使能信号SOE。时 序控制器101、图像分析电路161和POL/SOE逻辑电路162可集成为一个芯 片。图19和20显示了依照本发明第三实施方式的液晶显示器件的典型驱动方 法。如图19和20中所示,除了控制第二源输出使能信号FGDSOE和第二极 性控制信号FGDPOL的产生之外,依照本发明第三实施方式的液晶显示器件 的典型驱动方法在老化周期期间通过控制源输出使能信号的脉冲宽度增加液 晶单元的电荷量并对每个帧周期来说将液晶单元中充入的数据电压的极性反 转。"老化周期"是当液晶单元的响应特性没有达到满意级别时的周期,其被 确定为当给液晶显示器件供给电力时与液晶单元达到全面响应特性之间的周 期。老化周期可以是从供电时开始大约3到5分钟。然而,在不脱离本发明范 围的情况下,老化周期可根据液晶面板的液晶特性而变化。具体地说,依照本发明第三实施方式的液晶显示器件的典型驱动方法包括 对于老化周期来说通过控制供给到数据驱动电路的源输出使能信号SOE的脉 冲宽度来增加液晶单元的电荷量(S191和S192)。如上所述,通过源输出使 能信号SOE控制液晶单元中充入的数据电压量。因此,通过产生具有较窄脉 冲宽度的源输出使能信号SOE,可增加液晶单元中充入的数据电压量。此外, 与图16中所示的第一极性控制信号POL—样,本发明产生对于老化周期来说 供给到数据驱动电路的极性控制信号,由此对于每个帧周期来说反转数据电压的极性(S193)。通过实验发现,如果在老化周期期间使用如上所述的第二源输出使能信号 FGDSOE和第二极性控制信号FGDPOL驱动液晶显示器件,则液晶单元的光 波形包括负脉冲信号(undershoot),并且在老化周期期间亮度显著减小,如 图21中所示。产生该现象是因为在老化周期(即供电之后的暖机周期)期间 液晶的响应特性较慢。因此,依照本发明第三实施方式的液晶显示器件的典型 驱动方法通过使源输出使能信号SOE的脉冲宽度相对较窄并在老化周期期间 在每一帧周期处反转数据电压的极性而增加液晶单元的数据电荷量,由此在老 化周期期间提高液晶单元的亮度和响应速度。在老化周期过去之后(即在正常驱动周期期间),依照本发明第三实施方 式的液晶显示器件的典型驱动方法使用如上所述的第二极性控制信号 FGDPOL和第二源输出使能信号FGDSOE控制液晶单元中充入的数据电压的 极性和液晶单元中充入的数据电压量。例如,依照本发明第三实施方式的液晶 显示器件的典型驱动方法以上述方式使用第二源输出使能信号FGDSOE在正 常驱动周期过程中在每一第N倍帧周期处降低液晶单元中充入的数据电压的 电荷量。也就是说,本发明通过使用具有相对较窄脉冲宽度的源输出使能信号 SOE在正常驱动周期(即在老化周期过去之后)过程中在除第N倍帧周期之 外的其他每一帧周期处增加液晶单元的数据电压量。在每一第N倍帧周期处, 第一源输出使能信号SOE转换为具有相对较宽脉冲宽度的第二源输出使能信 号FGDSOE,由此减小液晶单元的数据电荷量(S194)。此外,依照本发明 第三实施方式的液晶显示器件的典型驱动方法还在正常驱动周期(即老化周期 之后)期间将极性控制信号POL转换为第二极性控制信号FGDPOL,如图16 中所示,从而将在每一第N倍帧周期处液晶单元中充入的数据电压的极性控 制为与前一帧周期相同,并对于其余帧周期来说在每个帧周期处反转液晶单元 中充入的数据电压的极性(S195)。图22是图解依照本发明第四实施方式的液晶显示器件的驱动方法的典型 控制顺序的流程图。如图20和22中所示,依照本发明第四实施方式的液晶显 示器件的典型驱动方法在老化周期期间增加液晶单元的电荷量,将在第N倍 帧周期处液晶单元中充入的数据电压的极性控制为与前面的帧周期相同,并对 于其余帧周期来说在每个帧周期处反转液晶单元中充入的数据电压的极性。具体地说,本发明通过将老化周期期间供给到数据驱动电路的源输出使能信号SOE的脉冲宽度控制为较窄来增加液晶单元的数据电压量(S221和 S222)。此外,本发明在老化周期期间使用第二极性控制信号FGDPOL控制 从数据驱动电路输出的数据电压的极性,从而将在每个第N倍帧周期处液晶 单元中充入的数据电压的极性控制为与前面的帧周期相同,并对于其余帧周期 来说在每个帧周期处反转液晶单元中充入的数据电压的极性(S223)。在老化周期过去之后(即在正常驱动周期期间),依照本发明第四实施方 式的液晶显示器件的驱动方法遵循对于上面第三实施方式的正常驱动周期所 述的相同步骤。也就是说,在老化周期过去之后,本发明在每一第N倍帧周 期处使用具有比第一源输出使能信号SOE宽的脉冲宽度的第二源输出使能信 号FGDSOE降低液晶单元的数据电荷量(S224)。此外,在老化周期之后, 通过使用第二极性控制信号FGDPOL将在每一第N倍帧周期处充入在液晶单 元中的数据电压的极性保持为与前面的帧周期相同,并对于其余帧周期来说在 每个帧周期处反转液晶单元中充入的数据电压的极性(S225)。可根据图11中所示的液晶显示器件加上图23中所示的老化稳定电路234 来执行依照本发明第三和第四实施方式的液晶显示器件的典型驱动方法。如图 23中所示,POL/SOE逻辑电路(例如图11中的102,图18中的162)在老化 周期期间或之后接收栅开始脉冲GSP和第一极性控制信号POL并输出第二极 性控制信号FGDPOL(例如如图16中所示)。此外,在老化周期之后,POL/SOE 逻辑电路(102, 162)接收第一源输出使能信号SOE和第三时钟信号CLK3, 并在每一第N倍帧周期处输出脉冲宽度被调整为比第一源输出使能信号SOE 宽的第二源输出使能信号FGDSOE,并在所有其他帧周期处输出具有较窄脉 冲宽度的第一源输出使能信号SOE,从而阻止产生残留图像和闪烁。POL/SOE 逻辑电路(102, 162)根据由制造商确定的选择信号SEL2可选择性地向数据 驱动电路103供给第一和第二极性控制信号POL、 FGDPOL以及第一和第二 源输出使能信号SOE、 FGDSOE中的任意一个。依照本发明第四实施方式,POL/SOE逻辑电路(102, 162)包括逻辑部 分231,第一和第二多路复用器232、 233和老化稳定电路234。逻辑部分231 根据时钟信号CLK3、栅开始脉冲GSP和第一源输出使能信号SOE产生第二 源输出使能信号FGDSOE,还输出第二极性控制信号FGDPOL。逻辑部分231可通过图5中所示的电路实现。第一多路复用器232根据来自老化稳定电路234的控制信号在第一极性控 制信号POL和第二极性控制信号FGDPOL之间进行选择。第二多路复用器233 根据来自老化稳定电路234的控制信号在第一源输出使能信号SOE和第二源 输出使能信号FGDSOE之间进行选择。当用户打开液晶显示器件或视频信号源105的电源时,如图24中所示产 生复位信号Reset和电源电压Vcc。老化稳定电路234通过用栅开始脉冲GSP 计算电源电压Vcc的供给周期而确定老化周期,如图24中所示,并控制第二 多路复用器233,从而在老化周期期间输出第一源输出使能信号SOE。老化稳 定电路234控制第一多路复用器232,从而在老化周期期间输出第一极性控制 信号POL或第二极性控制信号FGDPOL。图25是图解依照本发明第五实施方式的液晶显示器件的典型驱动方法的 流程图。如图25中所示,依照本发明第五实施方式的液晶显示器件的典型驱 动方法是如上所述第一到第四实施方式的组合。也就是说,依照本发明第五实 施方式的液晶显示器件的典型驱动方法在老化周期期间使用第一源输出使能 信号SOE控制数据驱动电路,由此增加液晶单元的数据电荷量。此外,本发 明在老化周期期间使用第一极性控制信号POL对于每个帧周期都反转供给到 液晶单元的数据电压的极性,或者使用第二极性控制信号FGDPOL将第N倍 帧周期处充入在液晶单元中的数据电压的极性控制为与前面的帧周期相同,并 对于其余帧周期来说在每一帧周期处都反转充入在液晶单元中的数据电压的 极性(S251, S252)。一旦液晶显示器件在正常驱动周期期间(即在老化周期过去之后)操作, 本发明就分析之后的输入数据并判断该输入数据是否是可能导致DC图像残 留的数据,如隔行扫描数据或巻动数据(S253, S254)。在步骤S254中,如 果当前输入的数据是可能导致DC图像残留的数据,则判断当前帧周期是否是 第N倍帧周期。如果当前帧周期是第N倍帧周期,就使用第二极性控制信号 FGDPOL控制将要在液晶显示面板中显示的数据电压的极性,并使用第二源 输出使能信号FGDSOE控制液晶单元的数据电荷量,从而使其减小(S255, S256)。如果当前输入的数据不是可能导致DC图像残留的数据,则使用第一 极性控制信号POL控制将要在液晶显示面板中显示的数据电压的极性,并使用第一源输出使能信号SOE控制液晶单元的数据电荷量,从而使其增加(S257)。结合图18中所示的液晶显示器件的POL/SOE逻辑电路,可依照图18中 所示的液晶显示器件加上图23中所示的老化稳定电路234执行依照本发明第 五实施方式的液晶显示器件的典型驱动方法。如图18到25中所示,POL/SOE 逻辑电路162通过计算电源电压Vcc的供给周期而确定老化周期,在老化周期 期间产生第一或第二极性控制信号POL、 FGDPOL,并在老化周期期间输出第 一源输出使能信号SOE。当输入可能产生DC图像残留的数据时,在老化周期 之后,POL/SOE逻辑电路162响应于来自图像分析电路161的选择信号SEL3 的第一逻辑值而输出第二极性控制信号FGDPOL和第二源输出使能信号 FGDSOE。另一方面,如果输入的数据不可能导致DC图像残留,则在老化周 期之后,POL/SOE逻辑电路162响应于来自图像分析电路161的选择信号SEL3 的第二逻辑值而输出第一极性控制信号POL和第一源输出使能信号SOE。图26A图解依照本发明第六实施方式的液晶显示器件的典型驱动方法。 如图26A中所示,依照本发明第六实施方式的液晶显示器件的典型驱动方法 计算随数字视频数据输入的时序信号,从而计算帧周期(S261)。接着,依照 本发明第六实施方式的液晶显示器件的典型驱动方法在每个帧周期处反转帧 极性,从而在每个帧周期处反转液晶单元Clc中充入的数据电压的极性(S262 和S263),并将第N倍帧周期的帧极性保持为与前一帧周期的帧极性相同 (S262和S264)。帧极性是指由每个帧周期内由极性控制信号POL确定的液晶单元中数据 电压的极性。极性控制信号POL从时序控制器产生。本发明产生第二极性控 制信号FGDPOL,从而将在第N倍帧周期处供给到液晶单元的数据电压的极 性控制为与在前一帧周期中供给到液晶单元的数据电压相同。本发明在所有其 他帧周期处反转供给到液晶单元的数据电压的极性。第二极性控制信号 FGDPOL产生为在第N倍帧周期中具有与前一帧周期相同的相位,并在所有 其他帧周期处反转。此外,第二极性控制信号FGDPOL的逻辑在第一帧周期 内每个水平周期(例如1点)或每两个水平周期(例如2点)处反转。因此, 在第N倍帧周期之前的帧周期处液晶单元中充入的数据电压的极性对于每个 帧周期都反转(S262和S263),并且在第N倍帧周期和前一帧周期处液晶单元中充入的数据电压的极性被控制为相同(S262和S264)。除了在第N倍帧 周期期间之外,依照本发明第六实施方式的液晶显示器件的典型驱动方法没有 减小液晶单元中充入的电压量(S265)。为了通过向两个帧周期施加具有相同极性的数据电压来补偿第N倍帧周 期期间液晶单元的过度充电,依照本发明第六实施方式的液晶显示器件的典型 驱动方法临时向液晶单元供给具有不同极性的电压,从而降低在第N倍帧周 期期间液晶单元中充入的电压量(S266)。为了降低在第N倍帧周期期间液 晶单元中充入的电压量,本发明在第N倍帧周期期间施加用于控制栅驱动电 路操作时的时序的不同栅时细控制信号,从而为每条栅线连续产生两个扫描脉 冲,以使供给到相邻栅线的扫描脉冲的一部分交迭。图26B显示了依照本发明第六实施方式的典型液晶显示器件。如图26B 中所示,依照本发明第六实施方式的典型液晶显示器件包括液晶显示面板 100、时序控制器261、第一逻辑电路262、数据驱动电路263、栅驱动电路264、 和第二逻辑电路267。图26B的液晶显示面板可以根据上面参照第一实施方式 所述的液晶显示面板100来实现。因此这里不再重复液晶显示面板100的详细 描述。时序控制器261接收时序信号,如垂直/水平同步信号Vsync和Hsync、 数据使能信号、时钟信号和其他控制信号,从而产生控制数据驱动电路263、 栅驱动电路264以及第一和第二逻辑电路262和267的操作时序的控制信号。 控制信号包括具有栅开始脉冲GSP、栅移位时钟信号GSC和栅输出使能GOE 的栅时序控制信号等。控制信号还包括具有源开始脉冲SSP、源采样时钟SSC、 源输出使能信号SOE和第一极性控制信号POL的数据时序控制信号。栅开始 脉冲GSP是表示当屏幕显示时在第一垂直周期中扫描开始的开始水平线的时 序控制信号。也就是说,栅开始脉冲GSP是供给到第一栅线的第一扫描脉冲。 栅移位时钟信号GSC输入到栅驱动电路内的移位寄存器,从而顺序移位栅开 始脉冲GSP。源开始脉冲SSP表示在将要显示图像数据的第一水平线中的开 始像素。源采样时钟SSC表示基于上升沿或下降沿在数据驱动电路263内的 数据的锁存操作。源输出使能信号SOE表示数据驱动电路263的输出。第一极性控制信号POL表示供给到液晶显示面板100的液晶单元Clc的 数据电压的极性。第一极性控制信号POL可产生为其中对每个水平周期都反转逻辑的1点反转极性控制信号和其中对每两个水平周期反转逻辑的2点反转 极性控制信号中的任意一种。时序控制器261以120Hz或60Hz的帧频产生时 序控制信号,从而基于120Hz或60Hz控制第一逻辑电路262、数据驱动电路 263和栅驱动电路264的操作。帧频是对应于垂直同步信号Vsync的频率,其表示每秒的屏幕数。120Hz 帧频每秒产生在液晶显示面板100上显示的120个屏幕,60Hz帧频每秒产生 在液晶显示面板100上显示的60个屏幕。与60Hz帧频相比,当液晶显示器 件以120Hz帧频驱动时不怎么注意到闪烁。因此,为了降低闪烁效果,时序 控制器261基于120Hz帧频产生控制信号。然而,在不脱离本发明范围的情 况下可使用其他帧频。时序控制器261将输入的数字视频数据RGB分为奇数 像素的数字视频数据RGBodd和偶数像素的数字视频数据RGBeven,从而将 传输到数据驱动电路263的数据的传输频率减小一半。为了阻止残留图像(例如DC图像残留)和闪烁,第一逻辑电路262接收 栅开始脉冲GSP和第一极性控制信号POL,以产生第二极性控制信号 FGDPOL,从而数据电压的极性在除第N倍帧周期之外的每一帧周期处反转, 在第N倍帧周期处数据电压的极性保持为与前一帧周期的极性相同。这里, 第一逻辑电路262可向数据驱动电路263选择性地供给第一极性控制信号POL 或第二极性控制信号FGDPOL。如图16中所示,第一极性控制信号POL对于 每个水平周期或对于每两个水平周期都具有反转的逻辑,且为了对于每个帧周 期都反转数据电压的极性,对于每个帧周期还反转逻辑。第二逻辑电路267在每一第N倍帧周期处对于每条水平线都供给有两个 扫描脉冲,并调制栅时序信号,从而使两个扫描脉冲的第一扫描脉冲与供给到 前一栅线的第二扫描脉冲交迭。 一般具有两种调制栅时序信号的方法。第一个 是下述方法,即在第N倍帧周期中首先产生的栅移位时钟GSC之前产生预SP 时钟PreGSC,并在第N倍帧周期中首先产生的栅输出使能信号GOE之前产 生预GOE时钟PreGOE。第二个是下述方法,即在第N倍帧周期中加宽栅开 始脉冲GSP的脉冲宽度。在调制栅时序控制信号的后一种方法中,时序控制 器261必须延迟供给到数据驱动电路263的数字视频数据RGB,从而将供给 到第一栅线G1的第一和第二扫描脉冲的第二扫描脉冲与第一数据同步。第一 和第二逻辑电路262和267可安装在时序控制器261内。2数据驱动电路263在时序控制器261的控制下锁存数字视频数据RGBodd 和RGBeven。然后,数据驱动电路263根据第二极性控制信号FGDPOL将数 字视频数据RGBodd和RGBeven转换为模拟正/负伽马补偿电压,从而产生正 /负模拟数据电压并向数据线Dl到Dm供给该数据电压。
栅驱动电路264包括多个栅驱动IC,每个驱动IC都包括移位寄存器、用 于将移位寄存器的输出信号的摆动宽度转换为适于驱动液晶单元的TFT的摆 动宽度的电平移位器和连接在电平移位器与栅线Gl到Gn之间的输出缓冲器。 栅驱动电路264响应于栅时序控制信号而顺序向每条栅线供给一对扫描脉冲。 该对扫描脉冲包括连续产生的第一和第二扫描脉冲。至少一部分第一扫描脉冲 与向前一栅线供给的第二扫描脉冲交迭。
依照本发明第六实施方式的典型液晶显示器件还包括用于向时序控制器 261供给数字视频数据RGB和时序信号Vsync、 Hsync、 DE、 CLK的视频信 号源265。视频信号源265包括广播信号、外部器件接口电路、图形处理电路、 线存储器266等。视频信号源265从外部器件或广播信号的图像源提取视频数 据并将该视频数据转换为数字数据从而供给到时序控制器261 。在视频信号源 265中接收的隔行扫描广播信号存储在线存储器266中。隔行扫描广播信号的视频数据在奇数帧周期中仅存在于奇数线中而在偶数帧周期中仅存在于偶数 线中。因此,如果接收到隔行扫描广播信号,视频信号源265就产生存储在线 存储器266中的黑色数据值或有效数据的平均值,作为奇数帧周期中的偶数线数据和偶数帧周期中的奇数线数据。
视频信号源265将时序信号Vsync、 Hsync、 DE、 CLK与数字视频数据一 起供给到时序控制器261 。此外,视频信号源265向电路,例如时序控制器261 、 第一和第二逻辑电路262和267、数据驱动电路263、栅驱动电路264、用于 产生液晶显示面板的驱动电压的DC-DC转换器、用于点亮背光单元的光源的 反相器以及用于操作液晶显示器件的其他组件供给电力。
图27显示了栅驱动电路264的典型移位寄存器。栅驱动电路264的典型 移位寄存器供给有栅移位时钟GSC,并包括以级联方式彼此连接的多个级ST1 到STm。将栅开始脉冲GSP输入到产生第一扫描脉冲的第一级ST1。当栅开 始脉冲保持为高逻辑电压时,第一级ST1响应于栅移位时钟GSC产生扫描脉 冲。第二到第m级(即ST2到STm)接收前一级的输出作为开始脉冲并响应于栅移位脉冲GSC而顺序移位前一级的输出,从而通过它们的输出端子输出
扫描脉冲。
如上所述,本发明的典型实施方式使用第二逻辑电路267调制栅时序控制 信号,从而从移位寄存器的每个级连续输出第一和第二扫描脉冲。此外,本发 明将输出到前一级的第二扫描脉冲SP2与输出到下一级的第一扫描脉冲SP1 交迭,从而在第N倍帧周期处降低液晶单元中充入的电荷量。
图28显示了在第N倍帧周期处产生的栅时序控制信号和数据电压的波形 的典型实施方式。在图28中,"源输出"是指从数据驱动电路263输出的数 据电压波形。在该情形中,由于极性控制信号,数据电压的极性在每个水平周 期处都反转。如图27和28中所示,第二逻辑电路267在每个第N倍帧周期 处调制栅时序控制信号。
调制过的栅时序控制信号包括在第一栅移位时钟GSC1之前产生的预栅 移位时钟PreGSC和在第一栅输出使能信号GOEl之前产生的预栅输出使能信 号PreGOE。预栅移位时钟PreGSC几乎与栅开始脉冲GSP同时产生。在栅开 始脉冲GSP保持为高逻辑电压的同时,在从预栅移位时钟PreGSC的下降沿过 了指定时间之后产生第一栅移位时钟GSC1。因此,在栅开始脉冲GSP内,预 栅移位脉冲PreGSC与第一栅移位时钟GSC1交迭。预栅输出使能信号PreGOE 与预栅移位时钟PreGSC的上升沿交迭,并且第一栅输出使能信号GOE1与预 栅移位时钟PreGSC的下降沿和第一栅移位时钟GSC1的上升沿交迭。
在栅驱动电路264的移位寄存器中,第一级ST1响应于预栅移位时钟 PreGSC而在预栅输出使能信号PreGOE的下降沿和第一栅输出使能信号 GOE1的上升沿之间产生预扫描脉冲PreSP。在该情形中,与第一栅线Gl连 接的TFT响应于预扫描脉冲PreSP而导通。然而,因为此时没有输出数据电 压,所以第一像素行的液晶单元没有用数据电压充电。
接着,当产生第一栅移位时钟GSC1时,栅开始脉冲GSP保持为高逻辑 电压。因而,第一级ST1移位栅开始脉冲GSP从而产生第二扫描脉冲SP2, 同时第二级ST2移位从第一级ST1输出的预扫描脉冲SP2从而产生第一扫描 脉冲SP1。在该情形中,与第一栅线Gl连接的TFT通过供给到第一栅线Gl 的第二扫描脉冲SP2导通。因而,第一像素行的液晶单元用具有正(或负)极 性的第一数据电压Datal充电。同时,与第二栅线G2连接的TFT通过供给到第二栅线G2的第一扫描脉冲SP1导通。因而,第二像素行的液晶单元用具有 正(或负)极性的第一数据电压Datal充电。
接着,当产生第二栅移位时钟GSC2时,栅开始脉冲GSP被反转为低逻 辑电压。因而,第一级ST1的输出电压被放电为低电平电压Vss或地电压GND。 第二级ST2响应于第二栅移位时钟GSC2而移位从第一级ST1输出的第二扫 描脉冲SP2,从而产生第二扫描脉冲SP2。对于该周期,第三级ST3移位从第 二级ST2输出的第二扫描脉冲SP2,从而产生第一扫描脉冲SP1。在该情形中, 与第二栅线G2连接的TFT通过供给到第二栅线G2的第二扫描脉冲SP2导通。 因而,第二像素行的液晶单元用具有负(或正)极性的第二数据电压Data2充 电。同时,与第三栅线G3连接的TFT通过供给到第三栅线G3的第一扫描脉 冲SP1导通。因而,第三像素行的液晶单元用具有负(或正)极性的第二数据 电压Data2充电。
以相同的方式,栅驱动电路264的移位寄存器在第N倍帧周期处顺序移 位一对扫描脉冲SP1和SP2。供给到前一栅线的第二扫描脉冲SP2与供给到下 一栅线的第一扫描脉冲SP1交迭。因此,在液晶单元用在前一像素行中具有相 反极性的前一数据电压预充电之后,液晶单元用与前一数据电压的极性相比具 有相反极性的将要显示的数据电压充电。
为了示例的目的,帧频取大约120Hz。在该情形中,对于具有充入到前一 像素行相反极性的数据电压预充到下一像素行的时间周期大约为"1/120 (秒) ><1/垂直分辨率=1线充电时间"。将要显示的数据电压保持为其他的帧周期, 而不是该1线充电时间。因此,在紧接液晶单元用施加到前一像素行的具有相 反极性的数据电压临时充电之后,液晶单元用与施加到前一像素行的数据电压 相比具有相反极性的数据电压充电。因而,降低了电荷量。此外,在每一第N 倍帧周期处施加到液晶单元的数据电压包括具有不同极性的两个电压。结果, 增加了施加到液晶单元的数据电压的频率分量。
图29显示了在每一第N倍帧周期处产生的栅时序控制信号和数据电压波 形的另一实施例的典型波形图。如图29中所示,"源输出"是指从数据驱动 电路263输出的数据电压波形。在该情形中,由于极性控制信号,数据电压的 极性通过每个水平周期反转。如图27和29中所示,第二逻辑电路267在每一 第N倍帧周期处调制栅时序控制信号。调制过的栅时序控制信号包括具有加宽的脉冲宽度的栅开始脉冲WGSP。在栅开始脉冲WGSP的脉冲宽度周期内
产生第一和第二栅移位时钟GSC1和GSC2。
在栅驱动电路264的移位寄存器中,第一级ST1响应于第一栅移位时钟 GSC1而在第一栅输出使能信号G0E1的下降沿和第二栅输出使能信号GOE2 的上升沿之间产生第一扫描脉冲SP2。在该情形中,与第一栅线Gl连接的TFT 响应于第一扫描脉冲SP1而导通。然而,因为此时没有输出数据电压,所以第
一像素行的液晶单元没有充入数据电压。
接着,当产生第二栅移位时钟GSC2时,栅开始脉冲GSP保持为高逻辑 电压。因而,第一级ST1移位栅开始脉冲GSP从而产生第二扫描脉冲SP2, 同时第二级ST2移位从第一级ST1输出的第一扫描脉冲SP1,从而产生第一 扫描脉冲SP1。在该情形中,与第一栅线Gl连接的TFT通过供给到第一栅线 Gl的第二扫描脉冲SP2导通。因而,第一像素行的液晶单元用具有正(或负) 极性的第一数据电压Datal充电。同时,与第二栅线G2连接的TFT通过供给 到第二栅线G2的第一扫描脉冲SP1导通。因而,第二像素行的液晶单元用具 有正(或负)极性的第一数据电压Datal充电。
接着,当产生第三栅移位时钟GSC3时,栅开始脉冲GSP被反转为低逻 辑电压。因而,第一级ST1的输出电压放电为低电平电压Vss或地电压GND。 第二级ST2响应于第三栅移位时钟GSC3而移位从第一级ST1输出的第二扫 描脉冲SP2,从而产生第二扫描脉冲SP2。对于该周期,第三级ST3移位从第 二级ST2输出的第二扫描脉冲SP2,从而产生第一扫描脉冲SP1。在该情形中, 与第二栅线G2连接的TFT通过供给到第二栅线G2的第二扫描脉冲SP2导通。 因而,第二像素行的液晶单元用具有负(或正)极性的第二数据电压充电。同 时,与第三栅线G3连接的TFT通过供给到第三栅线G3的第一扫描脉冲SP1 导通。因而,第三像素行的液晶单元用具有负(或正)极性的第二数据电压 Data2充电。
以相同的方式,栅驱动电路264的移位寄存器在第N倍帧周期处顺序移 位一对扫描脉冲SP1和SP2。供给到前一栅线的第二扫描脉冲SP2与供给到下 一栅线的第一扫描脉冲SP1交迭。因此,在液晶单元用充入到前一像素行的具 有相反极性的前一数据电压预充电之后,该液晶单元用与前一数据电压的极性 相比具有相反极性的将要显示的数据电压充电。为了示例的目的,帧频取大约120Hz。在该情形中,对于要充入到下一像 素行且与充入到前一像素行的数据电压具有相反极性的数据电压的时间周期 大约为"1/120 (秒)"/垂直分辨率=1线充电时间"。将要显示的数据电压 保持为其他的帧周期,而不是l线充电时间。因此,在紧接液晶单元用施加到 前一像素行的具有相反极性的数据电压临时充电之后,该液晶单元用与施加到 前一像素行的数据电压相比具有相反极性的数据电压充电。因而,降低了电荷 量。此外,在每一第N倍帧周期处施加到液晶单元的数据电压包括具有不同 极性的两个电压。结果,增加了施加到液晶单元的数据电压的频率分量。
在图29的典型实施方式中,第一数据电压Datal与供给到第一栅线Gl 的第二扫描脉冲SP2必须同步。因而,与图28的实施方式相比,时序控制器 261必须延迟供给对应于第一数据电压Datal的数字视频数据RGB。
图30是显示在依照本发明的液晶显示器件的典型驱动方法中,在除第N 倍帧周期之外的其他帧周期处产生的栅时序信号和数据电压波形的典型波形 图。如图30中所示,"源输出"是指从数据驱动电路263输出的数据电压波 形。在该情形中,由于极性控制信号,数据电压的极性在每个水平周期处都反 转。如图27和30中所示,第二逻辑电路267在除第N倍帧周期之外的帧周 期处不调制而是绕过栅时序控制信号。仅在栅开始脉冲GSP的脉冲宽度周期 内产生第一栅移位时钟GSC1。
在栅驱动电路264的移位寄存器中,第一级ST1响应于第一栅移位时钟 GSC1而在第一栅输出使能信号GOE1的下降沿和第二栅输出使能信号GOE2 的上升沿之间产生扫描脉冲SP。在该情形中,与第一栅线Gl连接的TFT响 应于扫描脉冲SP而导通。因而,第一像素行的液晶单元用具有正(或负)极 性的第一数据电压Datal充电。
接着,当产生第二栅移位时钟GSC2时,栅开始脉冲GSP保持为高逻辑 电压。因而,第一级ST1不移位扫描脉冲,而第二级ST移位从第一级ST1 输出的扫描脉冲。在该情形中,与第二栅线G2连接的TFT通过供给到第二栅 线G2的扫描脉冲SP导通。因而,第二像素行的液晶单元用具有负(或正) 极性的第二数据电压Data2充电。
接着,第三级ST3响应于第三栅移位时钟GSC3而移位从第二级ST2输 出的扫描脉冲SP。在该情形中,与第三栅线G3连接的TFT通过供给到第三栅线G3的扫描脉冲SP导通。因而,第三像素行的液晶单元用具有正(或负) 极性的第三数据电压Data3充电。
以相同的方式,栅驱动电路264的移位寄存器在除第N倍帧周期之外的 其他帧周期处顺序移位一个扫描脉冲SP。因此,因为当产生扫描脉冲时,液 晶单元只采用将要显示的数据电压充电,所以没有降低电荷量。
图31是图解依照本发明第七实施方式的液晶显示器件的典型驱动方法的 流程图。如图31中所示,依照本发明第七实施方式的液晶显示器件的典型驱 动方法分析输入数据,判断输入数据是否是可能产生DC图像残留的数据,如 隔行扫描数据或巻动数据,并计算帧周期(S311和S312)。本发明使用线存 储器和比较器反复比较两个线数据。如果相邻的两个线数据超过预定的阈值, 则本发明确定相邻的两个线数据是隔行扫描数据。此外,本发明使用帧存储器 和比较器比较前一帧图像与当前帧图像,从而检测在当前帧中以恒定速度移动 的部分,由此检测巻动数据。
如果当前输入的数据是不会产生DC图像残留的数据且当前帧周期不是 第N倍帧周期,则本发明使用第一极性控制信号POL控制数据电压的极性, 并且因此不调制栅时序控制信号(S313、 S314和S316)。因此,因为在液晶 单元中没有充入具有相反极性的电压,所以没有降低液晶单元中充入的数据电 压的量。另一方面,如果当前输入的数据是可能产生DC图像残留的数据且当 前帧周期是第N倍帧周期,则本发明使用第二极性控制信号FGDPOL控制数 据电压的极性,并以图28或图29中所示的方式调制栅时序控制信号(S313、 S315和S317)。因此,由于存储在液晶单元中的电压电荷具有相反极性,所 以降低了液晶单元中充入的数据电压的量。
图32显示了依照本发明第七实施方式的典型液晶显示器件。如图32中所 示,依照本发明第七实施方式的典型液晶显示器件包括视频信号源265、液晶 显示面板100、图像分析电路321、时序控制器261、第一逻辑电路322、第二 逻辑电路323、数据驱动电路263和栅驱动电路264。在该实施方式中,视频 信号源265、液晶显示面板100、时序控制器261、数据驱动电路263和栅驱 动电路264可大致以与上面第六实施方式所述的相同方式实现。因而,对相同 组件给出相同的附图标记,并将省略其详细描述。
图像分析电路321判断当前输入图像的数字视频数据是否是可能产生DC图像残留的数据。如果相邻线之间的数据不小于预定的阈值,则图像分析电路 321比较一个帧图像中该相邻线之间的数据并确定当前输入数据是隔行扫描
数据。此外,图像分析电路321以帧为单元比较每个像素的数据并检测显示图 像中的移动图像和移动图像的速度。如果移动图像以预定速度移动,则确定具 有移动图像的帧数据为巻动数据。作为图像分析的结果,图像分析电路321 产生表示隔行扫描数据和巻动数据的第二和第三选择信号SEL2和SEL3。
使用图16解释第一极性控制信号POL和第二极性控制信号FGDPOL的 操作原理。如图16中所示,在输入不产生DC图像残留的数据时,第一逻辑 电路322响应于第二选择信号SEL2的第一逻辑值向数据驱动电路263供给第 一极性控制信号POL。另一方面,在输入可能产生DC图像残留的数据时,第 一逻辑电路322响应于第二选择信号SEL2的第二逻辑值向数据驱动电路263 供给第二极性控制信号FGDPOL。
在输入不产生DC图像残留的数据时,第二逻辑电路323响应于第三选择 信号SEL3的第一逻辑值向栅驱动电路264供给未调制的时序控制信号。另一 方面,在输入可能产生DC图像残留的数据时,如图28或29中所示,在第N 倍帧周期处,第二逻辑电路323响应于第三选择信号SEL3而调制栅时序控制 信号并将其供给到栅驱动电路264。时序控制器261、图像分析电路321、第 一逻辑电路322和第二逻辑电路323可集成为一个芯片。
图33是图解依照本发明第八实施方式的液晶显示器件的典型驱动方法的 流程图。如图33中所示,依照本发明第八实施方式的液晶显示器件的典型驱 动方法计算随数字视频数据输入的时序信号,从而确定帧周期(S331)。在每 个帧周期处,帧极性反转从而在每个帧周期处反转在液晶单元Clc中充入的数 据电压的极性(S333)。在每一第N倍帧周期处,帧极性被控制为与前一帧 周期的帧极性相同(S332和S334)。
帧极性是指由每个帧周期内由极性控制信号POL确定的一个屏幕的液晶 单元的极性(即一个屏幕的数据电压的极性)。极性控制信号POL从控制数 据驱动电路和栅驱动电路的操作时序的时序控制器产生。极性控制信号POL 的逻辑在每个水平周期(例如l点)或每两个水平周期(例如2点)处反转。 因此在第N个帧周期之前的(N—l)个帧周期充入到液晶单元的数据电压具 有对于每个帧周期都反转的极性(S332和S333)。此外,在第(N—l)个帧周期和第N个帧周期处液晶单元中充入的数据电压固定为任意一个极性(S332 和S334)。以相同的方式,在第2N个帧周期之前的(2N—1)个帧周期液晶 单元中充入的数据电压具有在每个帧周期处都反转的极性(S332和S333)。 此外,在第(2N—1)个帧周期和第2N个帧周期处液晶单元中充入的数据电 压固定为任意一个极性(S332和S334)。依照本发明第八实施方式的液晶显示器件的典型驱动方法在第N倍帧周 期之前的(N—l)个帧周期的每个帧周期处将数据电压与扫描脉冲同步,从 而将在每个水平周期处液晶单元中充入的数据电压的极性固定为任意一个极 性(S335)。另一方面,依照本发明第八实施方式的液晶显示器件的典型驱动 方法在第N倍帧周期中将数据电压的相位和扫描脉冲的相位控制为彼此不同, 从而将每个水平周期处液晶单元中充入的数据电压的极性控制为从正(+ )到 负(一),或从负(一)到正(+ ) (S336)。结果,与在第N个帧周期之前(N—l)个帧周期的每个帧周期处的每个 水平周期处液晶单元中充入的数据电压的量相比,在第N倍帧周期处液晶单 元中充入的数据电压的量减小。以相同的方式,与在第2N个帧周期之前(2N _1)个帧周期的每个帧周期处的每个水平周期处液晶单元中充入的数据电压 的量相比,在第2N倍帧周期中的每个水平周期处液晶单元中充入的数据电压 的量也减小。图33中的附图标记"Vlc"是指由数据电压充电的液晶单元的电 压。图34显示了在依照本发明第八实施方式的液晶显示器件的典型驱动方法 中,在第N个帧周期之前的(N—l)个帧周期产生的数据电压和扫描脉冲的 典型波形。如图34中所示,"源输出"是指从数据驱动电路输出的数据电压 Vdata的波形,数据电压Vdata的极性对于每个帧周期都反转。"栅输出"是 指从栅驱动电路输出的扫描脉冲SP的波形, 一个扫描脉冲SP的脉冲宽度对 应于大约每个水平周期。如图34中所示,在第N个帧周期之前的(N—l)个 帧周期的每个帧周期处,数据电压Vdata的波形的相位与扫描脉冲SP的波形 的相位相同。因此,对于第N个帧周期之前的每个帧周期处的每个水平周期 来说,液晶单元的电压Vlc的极性固定为正或负。图35显示了在依照本发明第八实施方式的液晶显示器件的典型驱动方法 中,在第N倍帧周期,如第N个帧周期、第2N个帧周期等,处产生的数据电压和扫描脉冲的典型波形。如图35中所示,"源输出"是指从数据驱动电路输出的数据电压Vdata的波形,摈弃数据电压Vdata的极性产生为具有与第 N倍帧周期之前的帧周期相同的极性。"栅输出"是指从栅驱动电路输出的扫 描脉冲SP的波形, 一个扫描脉冲SP的脉冲宽度对应于大约每个水平周期。如图35中所示,对于N的倍数的帧周期来说,数据电压Vdata的相位和 扫描脉冲SP的相位控制为彼此不同。因此,对于第N倍帧周期中的每个水平 周期,液晶单元的电压Vlc从正(+)变为负(一),或从负(一)变为正(+)。 如图35中所示,附图标记"tlc"是指在液晶单元中充有数据电压Vdata的每 个水平周期。每个水平周期tlc包括充上前一线的数据电压的第一周期tl、充 上正数据电压与负数据电压之间的电荷共享电压或公共电压Vcom的第二周 期t2和充入具有与前一线的数据电压不同极性的数据电压的第三周期t3。在 该情形中,电荷共享电压是由两条相邻数据线之间的短路而产生的正数据电压 和负数据电压的平均值,两条相邻数据线中的一条在源输出使能信号SOE的 高逻辑部分中供给有正数据电压,而另一条供给有负数据电压。当"tlc"定义 为100%时,第一周期tl大约为30%到40%,第二周期t2大约为0%到20%, 第三周期t3大约为40%到60%。 tl、 t2和t3的这些值基于DC图像残留现象 的实验获得。发现tl、 t2和t3获得的这些值在没有产生DC图像残留时是最 佳时间,并发现减小了液晶单元中充入的电压量,由此提高了第N倍帧周期 中的图像质量。为了使数据电压的相位与第N倍帧周期之前的(N—l)个帧周期处的扫 描脉冲的相位同步,依照本发明第八实施方式的液晶显示器件的典型驱动方法 使用具有同步相位的第一栅移位时钟信号GSC1和第一栅输出使能信号GOE1 控制栅驱动电路的输出。另一方面,为了使在第N倍帧周期处数据电压的相 位与扫描脉冲的相位不同,依照本发明第八实施方式的液晶显示器件的典型驱 动方法在第N倍帧周期处使用第二栅移位时钟信号GSC2和第二栅输出使能 信号GOE2控制栅驱动电路的输出。第二栅移位时钟信号GSC2以比第一栅移 位时钟信号GSC1快的时序产生,第二栅输出使能信号GOE2以比第一栅输出 使能信号GOEl快的时序产生。依照本发明第八实施方式的典型液晶显示器件包括如图26B中所示的驱 动电路和逻辑电路。为了降低在N的倍数的帧周期中液晶单元的数据电压的电荷量,依照本发明第八实施方式的液晶显示器件的第二逻辑电路267使用栅 开始脉冲GSP、第一栅移位时钟GSC1和第一栅输出使能信号GOE1产生第二 栅移位时钟信号GSC2和第二栅输出使能信号GOE2,它们两个具有比第一栅 移位时钟信号GSC1和第一栅输出使能信号GOE1快的相位。图36显示了用于控制栅移位时钟和栅输出使能信号的相位的典型逻辑电 路。如图36中所示,依照本发明第八实施方式的液晶显示器件的第二逻辑电 路267 (或323)包括帧计数器361、第一相位调节器362、第二相位调节器 363以及第一和第二多路复用器364和365。帧计数器361计算栅开始脉冲 GSP,从而产生表示第N倍帧周期的N帧信息Ncnt。第一相位调节器362快 速调节第一栅移位时钟信号GSC1的相位,从而产生第二栅移位时钟信号 GSC2。第二相位调节器363快速调节第一栅输出使能信号GOEl的相位,从 而产生第二栅输出使能信号GOE2。对于第N倍帧周期之前的(N—l)个帧周期,第一多路复用器364输出 第一栅移位时钟信号GSC1 ,并响应于N帧信息Ncnt在第N倍帧周期处输出 第二栅移位时钟信号GSC2。对于第N倍帧周期之前的(N—l)个帧周期, 第二多路复用器365输出第一栅输出使能信号GOE1 ,并响应于N帧信息Ncnt 在第N倍帧周期处输出第二栅输出使能信号GOE2。第一和第二多路复用器 364和365根据基于上述输入图像确定的结果而产生的第三选择信号SEL3, 分别在栅移位时钟信号GSC1和GSC2之间以及栅输出使能信号GOE1和 G0E2之间进行选择。图37是显示在依照本发明第八实施方式的液晶显示器的典型驱动方法 中,对于N的倍数的帧周期来说数据时序控制信号和栅时序控制信号的典型 波形图。如图37中所示,第二逻辑电路267在第N倍帧周期期间输出具有快 相位的第二移位时钟信号GSC2,并输出具有快相位的第二栅输出使能信号 G0E2。因此,在第N倍帧周期期间扫描脉冲SP的相位与数据电压Vdata的 相位不同。在第N倍帧周期中的每个水平周期处,液晶单元用前一线的数据 电压充电。之后,液晶单元用具有与前一线的数据电压相反极性的将要显示的 数据电压Vdata充电。结果,在第N倍帧周期处降低了液晶单元中充入的电压图38是图解依照本发明第九实施方式的液晶显示器件的典型驱动方法的流程图。如图38中所示,依照本发明第九实施方式的液晶显示器件的典型驱 动方法分析输入数据,从而判断输入数据是否是可能产生DC图像残留的数据,如隔行扫描数据或巻动数据,并计算帧周期(S381和S382)。本发明使 用线存储器和比较器反复比较两个线数据。如果两条相邻线的线数据超过预定 的阈值,则本发明就确定相邻的两个线数据是隔行扫描数据。此外,本发明使 用帧存储器和比较器比较前一帧图像与当前帧图像,从而检测在当前帧中以恒 定速度移动的部分,由此检测巻动数据。如果当前输入数据是不会产生DC图像残留的数据且当前帧周期不是第N倍帧周期,则本发明就在每一帧周期处反转帧极性并在每个帧周期内将液晶单 元电压Vcl的极性固定为任意一个极性(S383、 S384和S386)。另一方面, 如果当前输入数据是可能产生DC图像残留的数据且当前帧周期是第N倍帧周 期,则本发明就将第N倍帧周期的帧极性控制为与前一帧周期的帧极性相同 并在每个水平周期内反转液晶单元电压Vlc的极性(S383、 S385和S387)。依照本发明第九实施方式的液晶显示器件的典型驱动方法可以以图32所 述的方式实现。如图32中所示,依照本发明第九实施方式的液晶显示器件的 图像分析电路321判断当前输入图像的数字视频数据RGB是否是可能产生 DC图像残留的数据。图像分析电路321比较一个帧图像中相邻线之间的数据, 如果该相邻线之间的数据不小于预定的阈值就确定当前输入的数据为隔行扫 描数据。此外,图像分析电路321以帧为单位比较每个像素的数据并检测显示 图像中的移动图像和移动图像的速度。如果移动图像以预定速度移动,则确定 具有移动图像的帧数据为巻动数据。从图像分析的结果,图像分析电路321 产生表示存在可能产生DC图像残留的数据,如隔行扫描数据和巻动数据,的 第二和第三选择信号SEL2和SEL3,并使用选择信号SEL2和SEL3控制第一 和第二逻辑电路322和323。在输入不产生DC图像残留的数据时,第二逻辑电路323响应于第三选择 信号SEL3而向栅驱动电路264供给第一栅移位时钟信号GSC1和第一栅输出 使能信号GOEl。此外,在输入可能产生DC图像残留的数据时,第二逻辑电 路323响应于第三选择信号SEL3而向栅驱动电路264供给第二栅移位时钟信 号GSC2和第二栅输出使能信号GOE2。图39A是图解依照本发明第十实施方式的液晶显示器件的典型驱动方法的流程图。如图39A中所示,依照本发明第十实施方式的液晶显示器件的典 型驱动方法计算随数字视频数据输入的时序信号,从而计算帧周期(S391)。 接着,依照本发明第十实施方式的液晶显示器件的典型驱动方法通过使用第一 极性控制信号POL和第二极性控制信号FGDPOL,在每个帧周期处反转帧极 性,从而在每个帧周期处反转液晶单元Ck中充入的数据电压的极性,并将第 N倍帧周期的帧极性保持为与前一帧周期的帧极性相同。因为已经参照图16 描述过第一和第二极性控制信号POL和第FGDPOL的产生和使用,所以省略 其详细描述。因此,在第N倍帧周期之前的(N—l)个帧周期充入在液晶单 元中的数据电压的极性在每个帧周期处都反转(S392和S393),且将在第N 倍帧周期和前一帧周期期间充入在液晶单元中的数据电压的极性控制为相同 (S392和S394)。依照本发明第十实施方式的液晶显示器件的典型驱动方法在除第N倍帧 周期之外的其他帧周期中没有减小液晶单元的电荷量(S395)。另一方面,为 了补偿由于具有相同极性的数据电压充电两个帧周期而导致的在第N倍帧周期期间液晶单元的过度充电,依照本发明第十实施方式的液晶显示器件的典型 驱动方法临时调制数据电压,从而在第N倍帧周期期间降低液晶单元的电荷 量(S396)。图39B图解了依照本发明第十实施方式的典型液晶显示器件。如图39B 中所示,依照本发明第十实施方式的典型液晶显示器件包括液晶显示面板 100、时序控制器391、逻辑电路392、数据驱动电路393和栅极驱动电路394。 液晶显示面板100大致与上述的液晶显示面板100相同。因此省略其详细描述。时序控制器391的基本功能大致与上述图32的时序控制器321相同。除 了上述基本功能之外,时序控制器391还将输入的数字视频数据RGB分为奇 数像素数字视频数据RGBoddl和偶数像素数字视频数据RGBevenl ,从而将 供给到逻辑电路392的数据的传输频率减小一半。为了阻止残留图像(即DC 图像残留)和闪烁,逻辑电路392接收栅开始脉冲GSP和第一极性控制信号 P0L,从而产生在第二极性控制信号FGDPOL,对于在第N倍帧周期之前的 (N—l)个帧周期,该第二极性控制信号FGDPOL的极性在每个帧周期处都 反转,且该第二极性控制信号FGDPOL的相位在第N倍帧周期和前一帧周期 中相同。逻辑电路392选择性地向数据驱动电路393供给第一极性控制信号POL或第二极性控制信号FGDPOL。时序控制器391和逻辑电路392可集成 为一个芯片。第一和第二极性控制信号POL和FGDPOL的操作原理参照图16描述。 如图16中所示,第一极性控制信号POL具有在每个水平周期(例如1点)或 每两个水平周期(例如2点)反转的逻辑,且为了在每个帧周期处反转数据电 压的极性,其相位在每个帧周期处也反转。为了在第N倍帧周期处将数据电 压的极性保持为与前一帧周期相同的极性图案,第二极性控制信号FGDPOL 产生为在第N倍帧周期之前的帧周期处具有与第一极性控制信号POL相同的 相位,并产生为在第N倍帧周期处具有与第一极性控制信号POL相反的相位。 此外,逻辑电路392在第N倍帧周期中向下调制数据RGBoddl和RGBevenl 。 例如,逻辑电路392将在第N倍帧周期处输入的具有"191"的灰度级值的数 据向下调制到"127"。数据驱动电路393在时序控制器391的控制下锁存数字视频数据 RGBodd2和RGBeven2。数据驱动电路393根据第二极性控制信号FGDPOL 将数字视频数据RGBodd2和RGBeven2转换为模拟正/负伽玛补偿电压,从而 产生正/负模拟数据电压,并向数据线Dl到Dm供给数据电压。栅驱动电路 394包括多个IC,每个IC都包括移位寄存器、用于将移位寄存器的输出信号 的摆动宽度转换为适于驱动液晶单元的TFT的摆动宽度的电平移位器和连接 在电平移位器与栅线Gl到Gn之间的输出缓冲器。栅驱动电路394响应于栅 时序控制信号而顺序向栅线供给扫描脉冲。依照本发明第十实施方式的典型液晶显示器件还包括用于给时序控制器 391供给数字视频数据RGB和时序信号Vsync、 Hsync、 DE、 CLK的视频信 号源395。视频信号源395包括广播信号、外部器件接口电路、图形处理电路、 线存储器396和其他组件。视频信号源395从外部器件或广播信号输入的图像 源提取视频数据并将该视频数据转换为数字数据,从而供给到时序控制器 391。在视频信号源395中接收的隔行扫描广播信号存储在线存储器396中。隔行扫描广播信号的视频数据在奇数帧周期处仅存在于奇数线中,在偶数帧周 期处仅存在于偶数线中。因此,如果接收到隔行扫描广播信号,视频信号源 395就产生存储在线存储器396中的黑色数据值或有效数据的平均值,作为奇 数帧周期中的偶数线数据和偶数帧周期中的奇数线数据。视频信号源395将时序信号Vsync、 Hsync、 DE、 CLK与数字视频数据一起供给到时序控制器391 。 此外,视频信号源395给电路,例如时序控制器391、逻辑电路392、数据驱 动电路393、栅驱动电路394、用于产生液晶显示面板的驱动电压的DC-DC 转换器、用于点亮背光单元的光源的反相器、以及其他组件供给电力,从而操 作液晶显示器件。图40是图解依照本发明第十实施方式的逻辑电路的典型电路图。如图40 中所示,逻辑电路392包括帧计数器401、 POL反相器402、异或门(之后称 作"XOR门")403、多路复用器404和数据调制器405。帧计数器141通过在一个帧周期期间产生一次并与帧周期的开始同时产 生的栅开始脉冲GSP输出表示帧数的帧计数信息Fcnt。 POL反相器402从帧 计数器401接收帧计数信息Fcnt并对该帧计数信息Fcnt用N进行取模。当取 模操作的余数为"0"时,POL反相器402将逻辑反转,由此产生输出信号。 输出信号是POL反转信号POLhw。如图40中所示,输出信号对于第N倍帧 周期之前的帧周期保持为低逻辑(或高逻辑),并在第N倍帧周期开始时反 转为高逻辑(或低逻辑)。因此,从POL反相器402输出的POL反转信号POLinv 在每一第N倍帧周期处都反转。POL反转信号POLirw还表示第N倍帧周期 的开始时间。XOR 403对第一极性控制信号POL和POL反转信号POLinv进行异或操 作,从而产生第二极性控制信号FGDPOL。如图16中所示,在第N倍帧周期 中第二极性控制信号FGDPOL的极性图案保持为与前一帧周期的相同并在除 第N倍帧周期之外的其他每一帧周期处反转。多路复用器404在第一选择信号SEL1的控制下在第一极性控制信号POL 和第二极性控制信号FGDPOL之间进行选择,通过与多路复用器404的控制 端子接的任意引脚确定第一选择信号SEL1。任意引脚可由制造商选择性地 连接到地电压源GND或电源电压Vcc。例如,如果任意引脚与地电压源GND 连接,则多路复用器404具有供给有"0"的第一选择控制信号SEL1的控制 端子,从而输出第二极性控制信号FGDPOL。如果任意引脚与电源电压Vcc 连接,则多路复用器404具有供给有"1"的第一选择控制信号SEL1的控制 端子,从而输出第一极性控制信号POL。依照本发明第十实施方式的液晶显 示器件用地电压源GND控制多路复用器404的控制端子,从而使多路复用器404输出第二极性控制信号FGDPOL。在本发明的另一实施方式中,多路复用 器404根据由输入图像的判断结果产生的第四选择信号SEL4在第一和第二极 性控制信号POL和FGDPOL之间进行选择。数据调制器405从帧计数器401接收帧计数信息Fcnt并对该帧计数信息 Fcnt用N进行取模,从而当取模操作的余数为"0"(即当前帧周期是第N倍 帧周期)时,向下调制数据RGBoddl和RGBevenl。为此,在每一第N倍帧 周期处通过帧计数信息Fcnt激活数据调制器405,并使用査找表或减法器向下 调制数据的灰度级值。图41A是图解依照本发明第十一实施方式的液晶显示器件的典型驱动方 法的流程图。如图41A中所示,依照本发明第十一实施方式的液晶显示器件 的典型驱动方法计算随数字视频数据输入的时序信号,从而计算帧周期 (S411)。接着,依照本发明第十一实施方式的液晶显示器件的典型驱动方法 在每个帧周期处反转帧极性,从而在每个帧周期处反转液晶单元Clc中充入的 数据电压的极性,并将第N倍帧周期的帧极性保持为与前一帧周期的帧极性 相同。因此,在第N倍帧周期之前的(N—1)个帧周期处液晶单元中充入的 数据电压的极性在每个帧周期处都反转(S412和S413)且将在第N倍帧周期 和前一帧周期处液晶单元中充入的数据电压的极性控制为相同(S412和 S414)。依照本发明第十一实施方式的液晶显示器件的典型驱动方法在除第N倍 帧周期之外的其他帧周期期间没有减小液晶单元的电荷量(S415)。另一方面, 为了补偿由于具有相同极性的数据电压充电入两个帧周期而导致的在第N倍 帧周期处液晶单元的过度充电,依照本发明第十一实施方式的液晶显示器件的 典型驱动方法向下调制数据电压,并通过调制数据时序控制信号或栅时序控制 信号,用具有与将要显示的数据电压极性相反的极性的前一线数据电压对液晶 单元进行预充电,从而在第N倍帧周期期间降低液晶单元的电荷量(S416)。图41B图解了依照本发明第H"^—实施方式的典型液晶显示器件。如图41B 中所示,依照本发明第十一实施方式的典型液晶显示器件包括液晶显示面板 100、时序控制器411、逻辑电路412、数据驱动电路413和栅驱动电路394。 在该实施方式中,视频信号源395、液晶显示面板100和栅驱动电路394大致 与前面第十实施方式的相同。因而对相同的组件给出相同的附图标记,省略对其的详细描述。时序控制器411的基本功能大致与上述图11的时序控制器101相同。此外,时序控制器411还将输入数字视频数据RGB分为奇数像素数字视频数据 RGBoddl和偶数像素数字视频数据RGBevenl,从而将供给到逻辑电路412 的数据的传输频率减小一半。为了阻止残留图像(即DC图像残留)和闪烁, 逻辑电路412接收栅开始脉冲GSP和第一极性控制信号POL,从而产生第二 极性控制信号FGDPOL,如图16中所示,并在每一第N倍帧周期处向下调制 输入数据。此外,逻辑电路412调制数据时序信号,从而在每一第N倍帧周 期处向液晶单元供给前一线的数据电压,其具有与将要显示的数据电压极性相 反的极性,从而减小当供给将要显示的数据电压时液晶单元中充入的电压量。 依照本发明第十一实施方式的典型液晶显示器件还包括连接在时序控制 器411与逻辑电路412之间以产生第三时钟信号CLK3的多路复用器。多路复 用器根据供给到其控制端子的控制信号,在从时序控制器411的内部振荡器供 给的第一时钟信号CLK1和从外部振荡器供给的第二时钟信号CLK2之间进行 选择。此外,多路复用器作为第三时钟信号CLK3向逻辑电路412供给选择的 时钟信号CLK1或CLK2。多路复用器的控制端子与任意引脚相连。该任意引 脚可由制造商指定选择性地连接到地电压源GND或电源电压Vcc。例如,如 果任意引脚与地电压源GND连接,则多路复用器具有供给有"0"的选择控 制信号SEL的控制端子,从而输出第一时钟信号CLK1作为第三时钟信号 CLK3。如果任意引脚与电源电压Vcc连接,则多路复用器具有供给有"l"的 选择控制信号SEL的控制端子,从而输出第二时钟信号CLK2作为第三时钟 信号CLK3。数据驱动电路413在时序控制器411的控制下锁存从逻辑电路412输出的 数字视频数据RGBodd2和RGBeven2。数据驱动电路413根据第二极性控制 信号FGDPOL将数字视频数据RGBodd2和RGBeven2转换为模拟正/负伽玛 补偿电压,从而产生正/负模拟数据电压,并向数据线Dl到Dm供给数据电压。 时序控制器411和逻辑电路412可集成为一个芯片。图42和43是图解依照本发明第十一实施方式的典型逻辑电路的电路图。 如图42中所示,逻辑电路412包括逻辑部分421、第一多路复用器422和第 二多路复用器423。逻辑部分421接收栅开始脉冲GSP、第一极性控制信号POL和第一源输出使能信号SOE,从而在第N倍帧周期处向下调制数据。为 了减小在每一第N倍帧周期处液晶单元中充入的电压量,逻辑部分421产生 第二极性控制信号FGDPOL,如图16中所示。由逻辑部分421调制的时序控 制信号是第一源输出使能信号SOE。逻辑部分421将第一源输出使能信号SOE 的脉冲宽度调节为变宽,从而在每一第N倍帧周期处产生第二源输出使能信 号FGDSOE。第一多路复用器422根据施加到控制端子的控制信号的逻辑值在第一极 性控制信号POL和第二极性控制信号FGDPOL之间进行选择。第二多路复用 器423根据施加到控制端子的控制信号的逻辑值在第一源输出使能信号SOE 和第二源输出使能信号FGDSOE之间进行选择。第一和第二多路复用器的控 制端子与任意引脚连接。该任意引脚可由制造商指定选择性地连接到地电压源 GND或电源电压Vcc。例如,如果任意引脚与地电压源GND连接,则第一多 路复用器422具有供给有"0"的选择控制信号SEL2的控制端子,从而输出 第二极性控制信号FGDPOL,第二多路复用器423具有供给有"0"的选择控 制信号SEL2的控制端子,从而输出第二源极输出使能信号FGDSOE。如果任 意引脚与电源电压Vcc连接,则第一多路复用器422具有供给有"1"的选择 控制信号SEL2的控制端子,从而输出第一极性控制信号POL,第二多路复用 器423具有供给有"1"的选择控制信号SEL2的控制端子,从而输出第一源 极输出使能信号SOE。依照本发明第十一实施方式的典型液晶显示器件控制第一和第二多路复 用器422和423,从而向数据驱动电路413以与图16所示的方式供给第二极 性控制信号FGDPOL,以图6所示的方式供给第二源输出使能信号FGDSOE如图43中所示,逻辑部分421包括帧计数器431 、 POL反相器432、 XOR 门433、 SOE时序分析器434、 SOE调节器435、第三多路复用器436和数据 调制器437。帧计数器431响应于在一个帧周期期间产生一次并与帧周期的开 始同时产生的栅开始脉冲GSP而输出帧计数信息Fcnt,其表示将要在液晶显 示面板100上显示的图像的帧数。此外,帧计数器431产生表示第N倍帧周 期的第N个帧信息。POL反相器432接收来自帧计数器431的帧计数信息Fcnt并对该帧计数 信息Fcnt用N进行取模操作,由此当取模操作的余数为"0"时产生逻辑反转的输出信号。输出信号是POL反转信号POLirw。因此,如图16中所示,对 于(N—l)个帧周期输出信号POLhw保持为高逻辑(或低逻辑),且当第N 个帧周期开始时反转为低逻辑(或高逻辑)。因此,从POL反相器432输出 的POL反转信号POLirw表示每个第N倍帧周期的开始时间。XOR 433对第 一极性控制信号POL和POL反转信号POLirw进行异或操作,从而产生第二 极性控制信号FGDPOL,其在第N倍帧周期中具有与前一帧周期相同的相位, 且其相位对于每一其他帧周期都反转。SOE时序分析器434以第三时钟信号CLK3为单位分析第一源输出使能 信号SOE,从而检测第一源输出使能信号SOE的上升沿、脉冲宽度和下降沿。 SOE调节器435使用来自SOE时序分析器434的SOE信息,在每一第N倍 帧周期处产生具有比第一源输出使能信号SOE宽的脉冲宽度的脉冲。根据来 自帧计数器431的第N个帧信息,第三多路复用器436在每一第N倍帧周期 处选择SOE调节器435的输出,并对于其他所有帧周期,第三多路复用器436 选择第一源输出使能信号SOE,从而产生第二源输出使能信号FGDSOE。数据调制器437从帧计数器431接收第N个帧信息Fcnt,从而向下调制 在第N倍帧周期处输入的数据RGBoddl和RGBevenl 。为此,数据调制器437 由每一第N倍帧周期处的第N个帧信息激活并使用査找表或减法器向下调制 数据。图44图解了依照本发明第十二实施方式的典型液晶显示器件。如图44 中所示,依照本发明第十二实施方式的典型液晶显示器件液晶显示面板100、 时序控制器441、第一逻辑电路442、数据驱动电路443、栅驱动电路444和 第二逻辑电路447。在该实施方式中,视频信号源395和液晶显示面板100大 致与前面实施方式的相同。因而对相同的组件给出相同的附图标记,省略对其的详细描述。时序控制器441的基本功能大致与上述图39B的时序控制器391相同。 第一逻辑电路442使用如图40中所示的电路产生第二极性控制信号FGDPOL, 其相位在第N倍帧周期之前的(N—1)个帧周期中的每个帧周期处都反转, 且其相位在第N倍帧周期中与前一帧周期的相同。第一逻辑电路442在每一 第N倍帧周期处向下调制RGBoddl和RGBevenl 。第二逻辑电路447调制栅时序控制信号,从而减小在每一第N倍帧周期一处液晶单元中充入的数据电压的量。通过栅时序调制,用具有与前一线相反极 性的数据电压对液晶单元预充电,然后用将要显示的数据电压进行充电。因此, 与其他帧周期相比,在每一第N倍帧周期处减小了液晶显示器中充入的数据 电压的量。调制栅时序信号的典型方法包括下列实施方式(1) 在第N倍帧周期中首次产生的栅移位时钟GSC之前产生预GSP时 钟,并在第N倍帧周期中首次产生的栅输出使能信号GOE1之前产生预GOE 的方法。(2) 对于N的倍数的帧周期来说,加宽栅开始脉冲GSP1的脉冲宽度的方法。(3) 增加栅移位时钟信号GSC1和栅输出使能信号GOE1的相位时序的方法。在(2)的调制栅时序的方法中,时序控制器441通过延迟供给到数据驱 动电路443的数字视频数据RGBoddl和RGBevenl,将首次接收扫描脉冲的 第一栅线的第一和第二扫描脉冲SP1, SP2的第二扫描脉冲SP2与第一数据同 步。时序控制器441以及第一和第二逻辑电路442和447可集成为一个芯片。数据驱动电路443锁存数字视频数据RGBodd2和RGBeven2。数据驱动 电路443根据第二极性控制信号FGDPOL将数字视频数据RGBodd2和 RGBeven2转换为模拟正/负伽马补偿电压,从而产生正/负模拟数据电压并将 数据电压供给到数据线Dl到Dm。栅驱动电路444包括多个驱动IC,每个驱动IC都包括移位寄存器、用于 将移位寄存器的输出信号的摆动宽度转换为适于驱动液晶单元的TFT的摆动 宽度的电平移位器和连接在电平移位器与栅线Gl到Gn之间的输出缓冲器。 栅驱动电路444响应于在第N倍帧周期处被调制的栅时序控制信号而顺序向 栅线供给一对扫描脉冲或加快扫描脉冲的输出时序。该对扫描脉冲包括连续产 生的第一和第二扫描脉冲。第一和第二扫描脉冲的至少一部分第一扫描脉冲与 给前一栅线供给的第二扫描脉冲交迭。图45图解了依照本发明第十二实施方式调制栅时序控制信号的典型方 法。如图45中所示,"源输出"是指从数据驱动电路443输出的数据电压波 形。在第十二实施方式中,由于极性控制信号FGPOL,数据电压的极性在每个水平周期处都反转。"GSC2"是指在第N倍帧周期处由第二逻辑电路447 调制的栅移位时钟,"GOE2"是指在第N倍帧周期处由第二逻辑电路447调 制的栅输出使能信号。如图44中所示,第二逻辑电路447在每一第N倍帧周期处调制栅移位时 钟信号GSC1和栅输出使能信号GOE1的相位。因此,扫描脉冲SP和数据电 压Vdata的相位在第N倍帧周期处变化。在第N倍帧周期期间的每个水平周 期处用来自前一线的数据电压对液晶单元预充电,然后用具有与前一线的数据 电压相反极性的将要显示的数据电压充电。结果,在每一第N倍帧周期处减 小了液晶单元的电荷量。图46是图解依照本发明第十三实施方式的液晶显示器件的典型驱动方法 的流程图。如图46中所示,依照本发明第十三实施方式的液晶显示器件的典 型驱动方法分析输入数据,从而判断输入数据是否是可能产生DC图像残留的 数据,如隔行扫描数据或巻动数据,并计算帧周期(S461和S462)。接着, 本发明使用线存储器和比较器反复比较两个线数据。如果相邻的两个线数据超 过预定的阈值,则本发明就确定相邻的两个线数据是隔行扫描数据。本发明还 使用帧存储器和比较器比较前一帧图像与当前帧图像,从而检测在当前帧中以 恒定速度移动的部分,由此检测巻动数据。如果当前输入数据是不会产生DC图像残留的数据且当前帧周期不是第N倍帧周期,则本发明就用第一极性控制信号POL控制数据电压的极性,不调 制数据和/或时序控制信号(S463、 S464和S466)。因此,如果当前输入数据 是不产生DC图像残留的数据且当前帧周期不是第N倍帧周期,则液晶单元没 有用具有相反极性的电压充电。结果,没有降低液晶单元中充入的数据电压的另一方面,如果当前输入数据是可能产生DC图像残留的数据且当前帧周 期是第N倍帧周期,则本发明的第十三实施方式就用第二极性控制信号 FGDPOL控制数据电压的极性,并以上述实施方式中所述的方式在第N倍帧 周期处调制数据和/或时序控制信号(S463、 S465和S467)。因此,如果当前 输入数据是可能产生DC图像残留的数据且当前帧周期是第N倍帧周期,则与 其他帧周期相比,降低了液晶单元中充入的数据电压的量。图47图解了依照本发明第十三实施方式的典型液晶显示器件。在第十三实施方式中,视频信号源、液晶显示面板、数据驱动电路和栅驱动电路大致与 前面实施方式的相同。因而,省略其详细描述。如图28中所示,依照本发明第十三实施方式的典型液晶显示器件包括时序控制器471、图像分析器472、 数据调制器473、第一时序控制信号调制器474和第二时序控制信号调制器 475。时序控制器471接收时序信号,如垂直/水平同步信号Vsync和Hsync、 数据使能信号、时钟信号CLK和其他信号,从而产生控制数据驱动电路、栅 驱动电路、数据调制器473以及第一和第二时序控制信号调制器284和285 的操作时序的时序控制信号。时序控制信号包括栅时序控制信号,如栅开始脉 冲GSP1、栅移位时钟GSC1和栅输出使能信号GOE1等。时序控制信号还包 括数据时序控制信号,如源开始脉冲SSP、源采样时钟SSC、源输出使能信号 S0E1和极性控制信号POL1等。图像分析器472确定当前输入图像的数字视频数据是否是可能产生DC图 像残留的数据。图像分析器472比较在一帧图像中的相邻线之间的数据,且如 果该相邻线之间的数据不小于预定的阈值,则就确定当前输入数据是隔行扫描 数据。此外,图像分析器472以帧为单位比较每个像素的数据并检测显示图像 的移动图像和移动图像的速度。如果移动图像以预定速度移动,则确定具有移 动图像的帧数据为巻动数据。从图像分析的结果可得出,如果输入可能产生DC图像残留的数据,如隔 行扫描数据或巻动数据,则图像分析器472就产生激活数据调制器473、第一 时序控制信号调制器474和第二时序控制信号调制器475的选择信号SEL4、 SEL5和SEE6。数据调制器473接收可能产生DC图像残留的数据,并当当前帧周期是第 N倍帧周期时其响应于第六选择信号SEL6而向下调制来自时序控制器471的 数据RGBoddl和RGBevenl 。第一时序控制信号调制器474接收可能产生DC图像残留的数据,且当当 前帧周期是第N倍帧周期时其响应于第四选择信号SEL4而调制从时序控制器 471输入的数据时序控制信号。调制过的源输出使能信号SOE2输入到数据驱 动电路,从而降低在第N倍帧周期处液晶单元中充入的数据电压的量。调制 过的极性控制信号FGDPOL输入到数据驱动电路,从而如此控制数据电压的极性,即第N倍帧周期中的极性图案与前一帧周期中的相同。调制过的极性控制信号FGDPOL在每个帧周期处还反转帧极性图案,从而控制所有其他帧 周期中的数据电压的极性。第二时序控制信号调制器475接收可能产生DC图像残留的数据,且当当 前帧周期是第N倍帧周期时其响应于第四选择信号SEL4而调制从时序控制器 471输入的栅时序控制信号。调制过的栅开始脉冲GSP2、调制过的栅移位时 钟GSC2和调制过的栅输出使能信号GOE2输入到栅驱动电路,从而降低在第 N倍帧周期处液晶单元中充入的数据电压的量。在不脱离本发明的精神或范围的情况下可在本发明的液晶显示器及其驱 动方法中做各种修改和变化,这对于本领域普通技术人员来说是显而易见的。 因此,本发明意在覆盖落入所附权利要求及其等价物范围中的本发明的修改和 变化。
权利要求
1.一种液晶显示器件,包括液晶显示面板,其包括供给有数据电压的多条数据线、供给有栅脉冲的多条栅线和多个液晶单元;数据驱动电路,其响应于极性控制信号而将数据电压的极性反转,并响应于源输出使能信号而向数据线输出数据电压;栅驱动电路,其向栅线供给栅脉冲;和POL/SOE逻辑电路,其对于除第N(其中N是正整数)倍帧周期之外的其他每一帧周期都反转极性控制信号,其中所述POL/SOE逻辑电路在每一第N倍帧周期处如此控制极性控制信号,即数据电压的极性与前一帧周期相同,并将在每一第N倍帧周期处的源输出使能信号的脉冲宽度控制为比其他帧周期长。
2. 根据权利要求1所述的液晶显示器件,其特征在于,在除第N倍帧周 期之外的其他每一帧周期处液晶单元用数据电压充电,且在每一第N倍帧周 期处液晶单元在用公共电压和电荷共享电压充电之后用数据电压充电,该公共 电压是大致与供给到液晶单元的公共电极的电压相同的电压,该电荷共享电压 是供给到相邻数据线的正数据电压和负数据电压的平均电压。
3. 根据权利要求1所述的液晶显示器件,其特征在于,对于除每一第N 倍帧周期之外的每一帧周期产生的源输出使能信号的脉冲宽度为1,儿对于每 一第N倍帧周期产生的源输出使能信号的脉冲宽度为大约1.36_1.71。
4. 根据权利要求1所述的液晶显示器件,还进一步包括时序控制器,其 用于产生在每一帧周期处都反转的基准极性控制信号、脉冲宽度对于所有帧周 期都固定的基准源输出使能信号和表示在帧周期的开始点处栅脉冲开始的栅 开始脉冲。
5. 根据权利要求4所述的液晶显示器件,其特征在于,所述POL/SOE 控制电路包括逻辑部分,其使用栅开始脉冲、基准极性控制信号、基准源输出使能信号 和时钟信号产生在每一第N倍帧周期处具有与前一帧周期相同相位的极性控 制信号以及在每一第N倍帧周期处脉冲宽度加宽的源输出使能信号,第一多路复用器,其选择基准极性控制信号和所述极性控制信号中的任意 一个,和第二多路复用器,其选择基准源输出使能信号和所述源输出使能信号中的 任意一个。
6. 根据权利要求5所述的液晶显示器件,其特征在于,所述逻辑部分包括帧计数器,其通过计算栅开始脉冲而产生帧计数信息,极性反相器,其使用帧计数器的输出产生在第N倍帧周期开始时反转的 极性反转信号,异或门,其通过对基准极性控制信号和极性反转信号进行异或操作而产生 极性控制信号,时序分析器,其通过使用时钟信号检测基准源输出使能信号的上升沿、脉 冲宽度和下降沿而产生时序分析信号,脉冲宽度调节器,其使用时序分析信号产生具有比基准源输出使能信号的 脉冲宽度宽的脉冲宽度的源输出使能信号,和第三多路复用器,其响应于帧计数器的输出,通过对于第N倍帧周期选择脉冲宽度调节器的输出并对于所有其他帧周期选择基准源输出使能信号而 输出源输出使能信号。
7. —种液晶显示器件,包括液晶显示面板,其包括供给有数据电压的多条数据线、供给有栅脉冲的多条栅线和多个液晶单元;图像分析电路,其在输入图像中检测隔行扫描数据和巻动数据中的任意一种;数据驱动电路,其响应于极性控制信号将数据电压的极性反转,并响应于 源输出使能信号向数据线输出数据电压; 栅驱动电路,其向栅线供给栅脉冲;和POL/SOE逻辑电路,其对于除第N (其中N是正整数)倍帧周期之外的 其他每一帧周期反转极性控制信号,其中当图像分析电路检测到输入图像数据 是隔行扫描数据和巻动数据中的任意一种时,该POL/SOE逻辑电路在每一第 N倍帧周期处控制极性控制信号以使数据电压的极性与前一帧周期相同,并将在每一第N倍帧周期处的源输出使能信号的脉冲宽度控制为比其他帧周期的 长。
8. —种液晶显示器件,包括液晶显示面板,其包括供给有数据电压的多条数据线、供给有栅脉冲的多 条栅线和多个液晶单元;数据驱动电路,其响应于极性控制信号将数据电压的极性反转,并响应于 源输出使能信号向数据线输出数据电压;栅驱动电路,其向栅线供给扫描脉冲;和图像分析电路,其检测在输入图像中的隔行扫描数据和巻动数据中的任意 一种;第一控制器,其在老化周期期间增加液晶单元的数据电荷量,该老化周期 从产生驱动电路的电力开始一直到之后的预定时间,并当在老化周期之后的正 常驱动周期期间通过图像分析电路检测到隔行扫描数据和巻动数据中的任意 一种时,该第一控制器使用源输出使能信号在每一第N (其中N是正整数) 倍帧周期处降低液晶单元的数据电荷量;以及第二控制器,当在正常驱动周期期间通过图像分析电路检测到隔行扫描数 据和巻动数据中的任意一种时,其将在每一第N倍帧周期处供给到液晶单元 的数据极性控制为与前一帧周期的相同,并使用极性控制信号在所有其他帧周 期处反转供给到液晶单元的数据极性。
9. 根据权利要求8所述的液晶显示器件,其特征在于,所述源输出使能 信号的脉冲和栅脉冲在第N倍帧周期期间交迭。
10. 根据权利要求8所述的液晶显示器件,其特征在于,在第N倍帧周 期期间,对于包括液晶单元用前一线的数据电压充电的第一周期、液晶单元用 公共电压和正数据电压与负数据电压之间的电荷共享电压的任意之一进行充 电的第二周期和液晶单元用具有与前一线的数据电压相反极性的数据电压进 行充电的第三周期的大约每个水平周期,液晶单元被顺序用数据电压充电。
11. 根据权利要求10所述的液晶显示器件,其特征在于,当每个水平周 期被定义为100%时,第一周期为大约30%到大约40%,第二周期为大约0 %到大约20%,第三周期为大约40%到大约60°%。
12. 根据权利要求8所述的液晶显示器件,还进一步包括第三控制器,其用于产生栅时序控制信号,栅驱动电路根据该栅时序控制信号向栅线供给扫描 脉冲。
13. 根据权利要求12所述的液晶显示器件,其特征在于,所述栅时序控制信号包括在除第N倍帧周期之外的其他每一帧周期处的第一栅移位时钟信号和第一栅输出使能信号,和在每一第N倍帧周期处的第二栅移位时钟信号和第二栅输出使能信号,与第一栅移位时钟信号相比,该第二栅移位时钟信号具有较快的相位,并且与 第一栅输出使能信号相比,该第二栅输出使能信号具有较快的相位。
14. 根据权利要求13所述的液晶显示器件,其特征在于,所述第三控制器包括帧计数器,其通过计算栅开始脉冲而输出表示第N倍帧周期的N帧信息, 第一相位调节器,其快速调节第一栅移位时钟信号的相位以产生第二栅移 位时钟信号,第二相位调节器,其快速调节第一栅移位时钟信号的相位以产生第二栅移 位时钟信号,第一多路复用器,对于第N倍帧周期之前的(N—l)个帧周期,其向栅 驱动电路供给第一栅移位时钟信号,并在第N倍帧周期处响应于所述N帧信 息而向栅驱动电路供给第二栅移位时钟信号,和第二多路复用器,对于第N倍帧周期之前的(N—l)个帧周期,其向栅 驱动电路供给第一栅输出使能信号,并在第N倍帧周期处响应于所述N帧信 息而向栅驱动电路供给第二栅输出使能信号。
15. 根据权利要求12所述的液晶显示器件,其特征在于,所述栅时序控 制信号包括输入到栅驱动电路中的移位寄存器的栅开始脉冲以表示第一扫描脉冲的 开始点,输入到栅驱动电路中的移位寄存器的栅移位时钟信号以顺序移位栅开始 脉冲,和栅输出使能信号,其表示栅驱动电路的输出。
16. 根据权利要求12所述的液晶显示器件,其特征在于,所述第三控制器产生与栅开始脉冲交迭的预栅移位时钟以及第一栅移位时钟,从而对于第N 倍帧周期来说预栅移位时钟和第一栅移位时钟与栅开始脉冲交迭,并对于第N 倍帧周期来说还产生与预栅移位时钟的上升沿交迭的预栅输出使能信号以及 与预栅移位时钟的下降沿交迭的第一栅输出使能信号。
17. 根据权利要求16所述的液晶显示器件,其特征在于,所述数据驱动 电路在第一栅输出使能信号之后输出数据电压。
18. 根据权利要求17所述的液晶显示器件,其特征在于,对于第N倍帧 周期来说,栅驱动电路响应于具有栅开始脉冲、预栅移位时钟和第一栅移位时 钟的调制过的栅移位时钟以及具有预栅输出使能信号和第一栅输出使能信号 的调制过的栅输出使能信号,顺序向栅线供给包括第一扫描脉冲和第二扫描脉 冲的一对扫描脉冲,其中供给到第(i一O (其中i为正整数)条栅线的第二 扫描脉冲预供给到第i条栅线的第一扫描脉冲交迭。
19. 根据权利要求18所述的液晶显示器件,其特征在于,所述数据驱动 电路响应于极性控制信号,使与第一扫描脉冲同步输出的数据电压的极性和与 第二扫描脉冲同步输出的数据电压的极性不同。
全文摘要
本发明公开了一种液晶显示器件,其包括液晶显示面板,该面板包括供给有数据电压的多条数据线、供给有栅脉冲的多条栅线和多个液晶单元;数据驱动电路,其响应于极性控制信号将数据电压的极性反转,并响应于源输出使能信号向数据线输出数据电压;栅驱动电路,其向栅线供给栅脉冲;和POL/SOE逻辑电路,其对于除第N(其中N是正整数)倍帧周期之外的其他每一帧周期反转极性控制信号,其中POL/SOE逻辑电路在每一第N倍帧周期处控制极性控制信号以使数据电压的极性与前一帧周期的相同,并将在每一第N倍帧周期处的源输出使能信号的脉冲宽度控制为比其他帧周期的长。
文档编号G09G3/36GK101226724SQ20071030632
公开日2008年7月23日 申请日期2007年12月28日 优先权日2007年1月15日
发明者宋鸿声, 崔秉辰, 张修赫, 金东一, 闵雄基 申请人:Lg.菲利浦Lcd株式会社